两个人的电影免费视频_国产精品久久久久久久久成人_97视频在线观看播放_久久这里只有精品777_亚洲熟女少妇二三区_4438x8成人网亚洲av_内谢国产内射夫妻免费视频_人妻精品久久久久中国字幕

移位寄存器單元、移位寄存器電路、顯示面板的制作方法

文檔序號(hào):12787728閱讀:275來(lái)源:國(guó)知局
移位寄存器單元、移位寄存器電路、顯示面板的制作方法與工藝

本公開(kāi)涉及顯示技術(shù)領(lǐng)域,尤其涉及一種移位寄存器單元、移位寄存器電路、顯示面板。



背景技術(shù):

隨著光學(xué)技術(shù)和半導(dǎo)體技術(shù)的發(fā)展,以液晶顯示器(Liquid Crystal Display,LCD)和有機(jī)發(fā)光二極管顯示器(Organic Light Emitting Diode,OLED)為代表的平板顯示器具有輕薄、能耗低、反應(yīng)速度快、色純度佳、以及對(duì)比度高等特點(diǎn),在顯示領(lǐng)域占據(jù)了主導(dǎo)地位。近些年來(lái)顯示裝置呈現(xiàn)出了高集成度以及低成本的發(fā)展趨勢(shì)。以陣列基板行驅(qū)動(dòng)(Gate Driver on Array,GOA)技術(shù)為代表,利用GOA技術(shù)將柵極驅(qū)動(dòng)電路集成于陣列基板的周邊區(qū)域,可在實(shí)現(xiàn)窄邊框設(shè)計(jì)的同時(shí),有效降低顯示裝置的制造成本、提升模組工藝產(chǎn)量。

圖1為現(xiàn)有技術(shù)中的一種GOA單元結(jié)構(gòu)圖,其級(jí)聯(lián)關(guān)系參考圖2所示。以6CLK電路模型為例,第N行GOA單元的信號(hào)輸出端Output的輸出信號(hào)是第N+3行GOA單元的信號(hào)輸入端Input的輸入信號(hào),第N+3行GOA單元的信號(hào)輸出端Output的輸出信號(hào)是第N行GOA單元的第一復(fù)位信號(hào)端Reset1的第一復(fù)位信號(hào),第N+4行GOA單元的信號(hào)輸出端Output的輸出信號(hào)是第N行GOA單元的第二復(fù)位信號(hào)端Reset2的第二復(fù)位信號(hào)。針對(duì)于第N+3行GOA單元的信號(hào)輸入端Input的輸入信號(hào)而言,第N行GOA單元的信號(hào)輸出端Output的輸出信號(hào)既是第一晶體管T1的柵極控制信號(hào),又是第一晶體管T1的源極輸入信號(hào)。由于第N行GOA單元的信號(hào)輸出端Output同時(shí)連接著有效顯示區(qū)(AA區(qū))的像素,因此第N+3行GOA單元的信號(hào)輸入端Input的輸入信號(hào)不可避免的存在一定的信號(hào)延遲。

需要說(shuō)明的是,在上述背景技術(shù)部分公開(kāi)的信息僅用于加強(qiáng)對(duì)本公開(kāi)的背景的理解,因此可以包括不構(gòu)成對(duì)本領(lǐng)域普通技術(shù)人員已知的現(xiàn)有技術(shù)的信息。



技術(shù)實(shí)現(xiàn)要素:

本公開(kāi)的目的在于提供一種移位寄存器單元、移位寄存器電路、顯示面板,進(jìn)而至少在一定程度上克服由于相關(guān)技術(shù)的限制和缺陷而導(dǎo)致的一個(gè)或者多個(gè)問(wèn)題。

本公開(kāi)的其他特性和優(yōu)點(diǎn)將通過(guò)下面的詳細(xì)描述變得顯然,或部分地通過(guò)本公開(kāi)的實(shí)踐而習(xí)得。

根據(jù)本公開(kāi)的一個(gè)方面,提供一種移位寄存器單元,包括:

輸入模塊,連接信號(hào)輸入端、電源信號(hào)端、以及上拉節(jié)點(diǎn),用于響應(yīng)輸入信號(hào)以將電源信號(hào)傳輸至所述上拉節(jié)點(diǎn);

輸出模塊,連接所述上拉節(jié)點(diǎn)、時(shí)鐘信號(hào)端、以及信號(hào)輸出端,用于響應(yīng)所述上拉節(jié)點(diǎn)的電壓信號(hào)以將時(shí)鐘信號(hào)傳輸至所述信號(hào)輸出端;

復(fù)位模塊,連接復(fù)位信號(hào)端、參考信號(hào)端、所述上拉節(jié)點(diǎn)、以及所述信號(hào)輸出端,用于響應(yīng)復(fù)位信號(hào)以將參考信號(hào)傳輸至所述上拉節(jié)點(diǎn)和所述信號(hào)輸出端;

第一下拉控制模塊,連接所述上拉節(jié)點(diǎn)、所述參考信號(hào)端、下拉控制節(jié)點(diǎn)、以及下拉節(jié)點(diǎn),用于響應(yīng)所述上拉節(jié)點(diǎn)的電壓信號(hào)以將所述參考信號(hào)分別傳輸至所述下拉控制節(jié)點(diǎn)和所述下拉節(jié)點(diǎn);

第二下拉控制模塊,連接所述電源信號(hào)端、所述下拉控制節(jié)點(diǎn)、以及所述下拉節(jié)點(diǎn),用于響應(yīng)所述電源信號(hào)以將所述電源信號(hào)傳輸至所述下拉控制節(jié)點(diǎn)和所述下拉節(jié)點(diǎn);

下拉模塊,連接所述下拉節(jié)點(diǎn)、所述參考信號(hào)端、所述上拉節(jié)點(diǎn)、以及所述信號(hào)輸出端,用于響應(yīng)所述下拉節(jié)點(diǎn)的電壓信號(hào)以將所述參考信號(hào)傳輸至所述上拉節(jié)點(diǎn)和所述信號(hào)輸出端。

本公開(kāi)的一種示例性實(shí)施例中,所述電源信號(hào)端包括第一電源信號(hào)端和第二電源信號(hào)端;

其中,所述第一電源信號(hào)端提供的第一電源信號(hào)與所述第二電源信號(hào)端提供的第二電源信號(hào)為同頻反向信號(hào)。

本公開(kāi)的一種示例性實(shí)施例中,所述輸入模塊包括:

第一開(kāi)關(guān)元件,控制端連接所述信號(hào)輸入端、第一端連接上拉控制節(jié)點(diǎn)、第二端連接所述上拉節(jié)點(diǎn);

第二開(kāi)關(guān)元件,控制端和第一端連接所述第一電源信號(hào)端、第二端連接所述上拉控制節(jié)點(diǎn);

第三開(kāi)關(guān)元件,控制端和第一端連接所述第二電源信號(hào)端、第二端連接所述上拉控制節(jié)點(diǎn)。

本公開(kāi)的一種示例性實(shí)施例中,所述下拉控制節(jié)點(diǎn)包括第一下拉控制節(jié)點(diǎn),所述下拉節(jié)點(diǎn)包括第一下拉節(jié)點(diǎn);

所述第一下拉控制模塊包括:

第四開(kāi)關(guān)元件,控制端連接所述上拉節(jié)點(diǎn)、第一端連接所述參考信號(hào)端、第二端連接所述第一下拉控制節(jié)點(diǎn);

第五開(kāi)關(guān)元件,控制端連接所述上拉節(jié)點(diǎn)、第一端連接所述參考信號(hào)端、第二端連接所述第一下拉節(jié)點(diǎn);

所述第二下拉控制模塊包括:

第六開(kāi)關(guān)元件,控制端和第一端連接所述第一電源信號(hào)端、第二端連接所述第一下拉控制節(jié)點(diǎn);

第七開(kāi)關(guān)元件,控制端連接所述第一下拉控制節(jié)點(diǎn)、第一端連接所述第一電源信號(hào)端、第二端連接所述第一下拉節(jié)點(diǎn)。

本公開(kāi)的一種示例性實(shí)施例中,所述下拉控制節(jié)點(diǎn)還包括第二下拉控制節(jié)點(diǎn),所述下拉節(jié)點(diǎn)還包括第二下拉節(jié)點(diǎn);

所述第一下拉控制模塊還包括:

第八開(kāi)關(guān)元件,控制端連接所述上拉節(jié)點(diǎn)、第一端連接所述參考信號(hào)端、第二端連接所述第二下拉控制節(jié)點(diǎn);

第九開(kāi)關(guān)元件,控制端連接所述上拉節(jié)點(diǎn)、第一端連接所述參考信號(hào)端、第二端連接所述第二下拉節(jié)點(diǎn);

所述第二下拉控制模塊還包括:

第十開(kāi)關(guān)元件,控制端和第一端連接所述第二電源信號(hào)端、第二端連接所述第二下拉控制節(jié)點(diǎn);

第十一開(kāi)關(guān)元件,控制端連接所述第二下拉控制節(jié)點(diǎn)、第一端連接所述第二電源信號(hào)端、第二端連接所述第二下拉節(jié)點(diǎn)。

本公開(kāi)的一種示例性實(shí)施例中,所述下拉模塊包括:

第十二開(kāi)關(guān)元件,控制端連接所述第一下拉節(jié)點(diǎn)、第一端連接所述參考信號(hào)端、第二端連接所述上拉節(jié)點(diǎn);

第十三開(kāi)關(guān)元件,控制端連接所述第一下拉節(jié)點(diǎn)、第一端連接所述參考信號(hào)端、第二端連接所述信號(hào)輸出端;

第十四開(kāi)關(guān)元件,控制端連接所述第二下拉節(jié)點(diǎn)、第一端連接所述參考信號(hào)端、第二端連接所述上拉節(jié)點(diǎn);

第十五開(kāi)關(guān)元件,控制端連接所述第二下拉節(jié)點(diǎn)、第一端連接所述參考信號(hào)端、第二端連接所述信號(hào)輸出端。

本公開(kāi)的一種示例性實(shí)施例中,所述輸出模塊包括:

第十六開(kāi)關(guān)元件,控制端連接所述上拉節(jié)點(diǎn)、第一端連接所述時(shí)鐘信號(hào)端、第二端連接所述信號(hào)輸出端;

存儲(chǔ)電容,連接在所述上拉節(jié)點(diǎn)和所述信號(hào)輸出端之間。

本公開(kāi)的一種示例性實(shí)施例中,所述復(fù)位信號(hào)端包括第一復(fù)位信號(hào)端和第二復(fù)位信號(hào)端;

所述復(fù)位模塊包括:

第十七開(kāi)關(guān)元件,控制端連接所述第一復(fù)位信號(hào)端、第一端連接所述參考信號(hào)端、第二端連接所述上拉節(jié)點(diǎn);

第十八開(kāi)關(guān)元件,控制端連接所述第二復(fù)位信號(hào)端、第一端連接所述參考信號(hào)端、第二端連接所述信號(hào)輸出端。

根據(jù)本公開(kāi)的一個(gè)方面,提供一種移位寄存器電路,包括多個(gè)級(jí)聯(lián)的上述的移位寄存器單元;

在復(fù)位信號(hào)端包括第一復(fù)位信號(hào)端和第二復(fù)位信號(hào)端時(shí),

第N-3級(jí)所述移位寄存器單元的信號(hào)輸出端連接第N級(jí)所述移位寄存器單元的信號(hào)輸入端;

第N+3級(jí)所述移位寄存器單元的信號(hào)輸出端連接第N級(jí)所述移位寄存器單元的第二復(fù)位信號(hào)端;

第N+4級(jí)所述移位寄存器單元的信號(hào)輸出端連接第N級(jí)所述移位寄存器單元的第一復(fù)位信號(hào)端;

其中,N為整數(shù)且N≥3。

根據(jù)本公開(kāi)的一個(gè)方面,提供一種顯示面板,包括顯示區(qū)域和周邊區(qū)域;所述周邊區(qū)域設(shè)置有上述的移位寄存器電路。

本公開(kāi)示例性實(shí)施方式提供一種移位寄存器單元、移位寄存器電路、以及顯示面板。該移位寄存器單元的輸入模塊在信號(hào)輸入端的控制下,可將電源信號(hào)端的電源信號(hào)傳輸至上拉節(jié)點(diǎn),以使輸出模塊在上拉節(jié)點(diǎn)的控制下將時(shí)鐘信號(hào)端的時(shí)鐘信號(hào)傳輸至信號(hào)輸出端,從而實(shí)現(xiàn)移位寄存器單元的信號(hào)輸出。由于所述移位寄存器單元的輸入模塊是以電源信號(hào)作為上拉節(jié)點(diǎn)的充電信號(hào)的,而該電源信號(hào)是由印刷電路板(Printed Circuit Board,PCB)的信號(hào)端直接提供的,因此本示例實(shí)施方式所提供的移位寄存器單元可以明顯的改善上拉節(jié)點(diǎn)的充電信號(hào)的級(jí)聯(lián)延遲現(xiàn)象,從而提高柵極驅(qū)動(dòng)的品質(zhì)。

應(yīng)當(dāng)理解的是,以上的一般描述和后文的細(xì)節(jié)描述僅是示例性和解釋性的,并不能限制本公開(kāi)。

附圖說(shuō)明

此處的附圖被并入說(shuō)明書(shū)中并構(gòu)成本說(shuō)明書(shū)的一部分,示出了符合本公開(kāi)的實(shí)施例,并與說(shuō)明書(shū)一起用于解釋本公開(kāi)的原理。顯而易見(jiàn)地,下面描述中的附圖僅僅是本公開(kāi)的一些實(shí)施例,對(duì)于本領(lǐng)域普通技術(shù)人員來(lái)講,在不付出創(chuàng)造性勞動(dòng)的前提下,還可以根據(jù)這些附圖獲得其他的附圖。

圖1示意性示出現(xiàn)有技術(shù)中GOA單元的結(jié)構(gòu)示意圖;

圖2示意性示出現(xiàn)有技術(shù)中GOA電路的級(jí)聯(lián)結(jié)構(gòu)圖;

圖3示意性示出本公開(kāi)示例性實(shí)施例中移位寄存器單元的結(jié)構(gòu)框圖;

圖4示意性示出本公開(kāi)示例性實(shí)施例中移位寄存器單元的結(jié)構(gòu)示意圖;

圖5示意性示出本公開(kāi)示例性實(shí)施例中移位寄存器單元的時(shí)序信號(hào)圖;

圖6示意性示出本公開(kāi)示例性實(shí)施例中移位寄存器單元的輸出信號(hào)模擬效果圖。

具體實(shí)施方式

現(xiàn)在將參考附圖更全面地描述示例實(shí)施方式。然而,示例實(shí)施方式能夠以多種形式實(shí)施,且不應(yīng)被理解為限于在此闡述的范例;相反,提供這些實(shí)施方式使得本公開(kāi)將更加全面和完整,并將示例實(shí)施方式的構(gòu)思全面地傳達(dá)給本領(lǐng)域的技術(shù)人員。所描述的特征、結(jié)構(gòu)或特性可以以任何合適的方式結(jié)合在一個(gè)或更多實(shí)施方式中。

此外,附圖僅為本公開(kāi)的示意性圖解,并非一定是按比例繪制。圖中相同的附圖標(biāo)記表示相同或類似的部分,因而將省略對(duì)它們的重復(fù)描述。附圖中所示的一些方框圖是功能實(shí)體,不一定必須與物理或邏輯上獨(dú)立的實(shí)體相對(duì)應(yīng)??梢圆捎密浖问絹?lái)實(shí)現(xiàn)這些功能實(shí)體,或在一個(gè)或多個(gè)硬件模塊或集成電路中實(shí)現(xiàn)這些功能實(shí)體,或在不同網(wǎng)絡(luò)和/或處理器裝置和/或微控制器裝置中實(shí)現(xiàn)這些功能實(shí)體。

本示例實(shí)施方式提供了一種移位寄存器單元,用于提供柵極驅(qū)動(dòng)信號(hào);如圖3所示,所述移位寄存器單元可以包括:

輸入模塊10,連接信號(hào)輸入端Input、電源信號(hào)端VDD、以及上拉節(jié)點(diǎn)PU,用于響應(yīng)輸入信號(hào)以將電源信號(hào)傳輸至上拉節(jié)點(diǎn)PU;

輸出模塊20,連接上拉節(jié)點(diǎn)PU、時(shí)鐘信號(hào)端CLK、以及信號(hào)輸出端Output,用于響應(yīng)上拉節(jié)點(diǎn)PU的電壓信號(hào)以將時(shí)鐘信號(hào)傳輸至信號(hào)輸出端Output;

復(fù)位模塊30,連接復(fù)位信號(hào)端Reset、參考信號(hào)端VSS、上拉節(jié)點(diǎn)PU、以及信號(hào)輸出端Output,用于響應(yīng)復(fù)位信號(hào)以將參考信號(hào)傳輸至上拉節(jié)點(diǎn)PU和信號(hào)輸出端Output;

第一下拉控制模塊40,連接上拉節(jié)點(diǎn)PU、參考信號(hào)端VSS、下拉控制節(jié)點(diǎn)PD-CN、以及下拉節(jié)點(diǎn)PD,用于響應(yīng)上拉節(jié)點(diǎn)PU的電壓信號(hào)以將參考信號(hào)分別傳輸至下拉控制節(jié)點(diǎn)PD-CN和下拉節(jié)點(diǎn)PD;

第二下拉控制模塊50,連接電源信號(hào)端VDD、下拉控制節(jié)點(diǎn)PD-CN、以及下拉節(jié)點(diǎn)PD,用于響應(yīng)電源信號(hào)以將電源信號(hào)傳輸至下拉控制節(jié)點(diǎn)PD-CN和下拉節(jié)點(diǎn)PD;

下拉模塊60,連接下拉節(jié)點(diǎn)PD、參考信號(hào)端VSS、上拉節(jié)點(diǎn)PU、以及信號(hào)輸出端Output,用于響應(yīng)下拉節(jié)點(diǎn)PD的電壓信號(hào)以將參考信號(hào)傳輸至上拉節(jié)點(diǎn)PU和信號(hào)輸出端Output。

其中,所述輸入信號(hào)為信號(hào)輸入端Input的電壓信號(hào),所述電源信號(hào)為電源信號(hào)端VDD的電壓信號(hào),所述時(shí)鐘信號(hào)為時(shí)鐘信號(hào)端CLK的電壓信號(hào),所述復(fù)位信號(hào)為復(fù)位信號(hào)端Reset的電壓信號(hào),所述參考信號(hào)為參考信號(hào)端VSS的電壓信號(hào)。

本公開(kāi)示例性實(shí)施方式所提供的移位寄存器單元,其輸入模塊10在信號(hào)輸入端Input的控制下,可將電源信號(hào)端VDD的電源信號(hào)傳輸至上拉節(jié)點(diǎn)PU,以使輸出模塊20在上拉節(jié)點(diǎn)PU的控制下將時(shí)鐘信號(hào)端CLK的時(shí)鐘信號(hào)傳輸至信號(hào)輸出端Output,從而實(shí)現(xiàn)移位寄存器單元的信號(hào)輸出。由于所述移位寄存器單元的輸入模塊10是以電源信號(hào)作為上拉節(jié)點(diǎn)PU的充電信號(hào)的,而該電源信號(hào)是由PCB板的信號(hào)端直接提供的,因此本示例實(shí)施方式所提供的移位寄存器單元可以明顯的改善上拉節(jié)點(diǎn)PU的充電信號(hào)的級(jí)聯(lián)延遲現(xiàn)象,從而提高柵極驅(qū)動(dòng)的品質(zhì)。

考慮到移位寄存器單元的使用壽命,本實(shí)施例可將第一下拉控制模塊40、第二下拉控制模塊50、以及下拉模塊60分成兩組交替作用的工作單元,例如第一下拉控制模塊40可以包括第一下拉控制單元和第三下拉控制單元,第二下拉控制模塊50可以包括第二下拉控制單元和第四下拉控制單元,下拉模塊60可以包括第一下拉單元和第二下拉單元。其中,第一下拉控制單元和第二下拉控制單元可以連接第一下拉控制節(jié)點(diǎn)PD-CN1和第一下拉節(jié)點(diǎn)PD1,第三下拉控制單元和第四下拉控制單元可以連接第二下拉控制節(jié)點(diǎn)PD-CN2和第二下拉節(jié)點(diǎn)PD2,第一下拉單元可以連接第一下拉節(jié)點(diǎn)PD1,第二下拉單元可以連接第二下拉節(jié)點(diǎn)PD2。

在此情況下,參考圖4所示,所述電源信號(hào)端VDD可以包括第一電源信號(hào)端VDD1和第二電源信號(hào)端VDD2,且第一電源信號(hào)端VDD1提供的第一電源信號(hào)與第二電源信號(hào)端VDD2提供的第二電源信號(hào)為同頻反向信號(hào)。

下面將結(jié)合圖4對(duì)本示例實(shí)施方式中的移位寄存器單元的結(jié)構(gòu)進(jìn)行詳細(xì)的說(shuō)明。

所述輸入模塊10可以包括:

第一開(kāi)關(guān)元件M1,其控制端連接信號(hào)輸入端Input、第一端連接上拉控制節(jié)點(diǎn)PU-CN、第二端連接上拉節(jié)點(diǎn)PU;

第二開(kāi)關(guān)元件M2,其控制端和第一端連接第一電源信號(hào)端VDD1、第二端連接上拉控制節(jié)點(diǎn)PU-CN;

第三開(kāi)關(guān)元件M3,其控制端和第一端連接第二電源信號(hào)端VDD2、第二端連接上拉控制節(jié)點(diǎn)PU-CN;

其中,第一電源信號(hào)和第二電源信號(hào)為同頻反向信號(hào),即第一電源信號(hào)端VDD1和第二電源信號(hào)端VDD2交替工作。

所述輸入模塊10的工作原理為:在第一電源信號(hào)的控制下,第二開(kāi)關(guān)元件M2導(dǎo)通以將第一電源信號(hào)傳輸至該上拉控制節(jié)點(diǎn)PU-CN,進(jìn)而在輸入信號(hào)的控制下,第一開(kāi)關(guān)元件M1導(dǎo)通以將上拉控制節(jié)點(diǎn)PU-CN的電壓信號(hào)傳輸至上拉節(jié)點(diǎn)PU;或者,在第二電源信號(hào)的控制下,第三開(kāi)關(guān)元件M3導(dǎo)通以將第二電源信號(hào)傳輸至該上拉控制節(jié)點(diǎn)PU-CN,進(jìn)而在輸入信號(hào)的控制下,第一開(kāi)關(guān)元件M1導(dǎo)通以將上拉控制節(jié)點(diǎn)PU-CN的電壓信號(hào)傳輸至上拉節(jié)點(diǎn)PU。由此可知,所述上拉節(jié)點(diǎn)PU的電壓信號(hào)實(shí)際上來(lái)自于第一電源信號(hào)或者第二電源信號(hào);也就是說(shuō),本實(shí)施例是由第一電源信號(hào)或者第二電源信號(hào)為所述上拉節(jié)點(diǎn)PU充電的。

需要說(shuō)明的是:本實(shí)施例僅限定了第一電源信號(hào)端VDD1和第二電源信號(hào)端VDD2交替工作,但對(duì)于第一電源信號(hào)和第二電源信號(hào)的工作周期并未具體限定,只要能夠保證二者之一正在工作即可。

所述輸出模塊20可以包括:

第十六開(kāi)關(guān)元件M16,其控制端連接上拉節(jié)點(diǎn)PU、第一端連接時(shí)鐘信號(hào)端CLK、第二端連接信號(hào)輸出端Output;

存儲(chǔ)電容C,連接在上拉節(jié)點(diǎn)PU和信號(hào)輸出端Output之間。

所述輸出模塊20的工作原理為:所述上拉節(jié)點(diǎn)PU的充電電壓保存在存儲(chǔ)電容C中,待充電階段結(jié)束后,上拉節(jié)點(diǎn)PU的電壓由存儲(chǔ)電容C保持,在上拉節(jié)點(diǎn)PU的電壓信號(hào)的控制下,第十六開(kāi)關(guān)元件M16導(dǎo)通以將時(shí)鐘信號(hào)傳輸至信號(hào)輸出端Output,從而實(shí)現(xiàn)本級(jí)移位寄存器單元的信號(hào)輸出。

所述第一下拉控制模塊40可以包括:

第四開(kāi)關(guān)元件M4,其控制端連接上拉節(jié)點(diǎn)PU、第一端連接參考信號(hào)端VSS、第二端連接第一下拉控制節(jié)點(diǎn)PD-CN1;

第五開(kāi)關(guān)元件M5,其控制端連接上拉節(jié)點(diǎn)PU、第一端連接參考信號(hào)端VSS、第二端連接第一下拉節(jié)點(diǎn)PD1。

所述第一下拉控制模塊40還可以包括:

第八開(kāi)關(guān)元件M8,其控制端連接上拉節(jié)點(diǎn)PU、第一端連接參考信號(hào)端VSS、第二端連接第二下拉控制節(jié)點(diǎn)PD-CN2;

第九開(kāi)關(guān)元件M9,其控制端連接上拉節(jié)點(diǎn)PU、第一端連接參考信號(hào)端VSS、第二端連接第二下拉節(jié)點(diǎn)PD2。

其中,第四開(kāi)關(guān)元件M4和第五開(kāi)關(guān)元件M5可以組成第一下拉控制單元,用于拉低第一下拉節(jié)點(diǎn)PD-CN1和第一下拉節(jié)點(diǎn)PD1的電壓;第八開(kāi)關(guān)元件M8和第九開(kāi)關(guān)元件M9可以組成第三下拉控制單元,用于拉低第二下拉節(jié)點(diǎn)PD-CN2和第二下拉節(jié)點(diǎn)PD2的電壓。

所述第一下拉控制模塊40的工作原理為:在上拉節(jié)點(diǎn)PU的控制下,第四開(kāi)關(guān)元件M4導(dǎo)通以將參考信號(hào)傳輸至第一下拉控制節(jié)點(diǎn)PD-CN1,第五開(kāi)關(guān)元件M5導(dǎo)通以將參考信號(hào)傳輸至第一下拉節(jié)點(diǎn)PD1,第八開(kāi)關(guān)元件M8導(dǎo)通以將參考信號(hào)傳輸至第二下拉控制節(jié)點(diǎn)PD-CN2,第九開(kāi)關(guān)元件M9導(dǎo)通以將參考信號(hào)傳輸至第二下拉節(jié)點(diǎn)PD2,從而保證第一下拉節(jié)點(diǎn)PD1和第二下拉節(jié)點(diǎn)PD2為低電平狀態(tài)。

所述第二下拉控制模塊50可以包括:

第六開(kāi)關(guān)元件M6,其控制端和第一端連接第一電源信號(hào)端VDD1、第二端連接第一下拉控制節(jié)點(diǎn)PD-CN1;

第七開(kāi)關(guān)元件M7,其控制端連接第一下拉控制節(jié)點(diǎn)PD-CN1、第一端連接第一電源信號(hào)端VDD1、第二端連接第一下拉節(jié)點(diǎn)PD1。

所述第二下拉控制模塊50還可以包括:

第十開(kāi)關(guān)元件M10,其控制端和第一端連接第二電源信號(hào)端VDD2、第二端連接第二下拉控制節(jié)點(diǎn)PD-CN2;

第十一開(kāi)關(guān)元件M11,其控制端連接第二下拉控制節(jié)點(diǎn)PD-CN2、第一端連接第二電源信號(hào)端VDD2、第二端連接第二下拉節(jié)點(diǎn)PD2。

其中,第六開(kāi)關(guān)元件M6和第七開(kāi)關(guān)元件M7可以組成第二下拉控制單元,用于拉高第一下拉節(jié)點(diǎn)PD-CN1和第一下拉節(jié)點(diǎn)PD1的電壓;第十開(kāi)關(guān)元件M10和第十一開(kāi)關(guān)元件M11可以組成第四下拉控制單元,用于拉高第二下拉控制節(jié)點(diǎn)PD-CN2和第二下拉節(jié)點(diǎn)PD2的電壓。

所述第二下拉控制模塊50的工作原理為:在第一電源信號(hào)的控制下,第六開(kāi)關(guān)元件M6導(dǎo)通以將第一電源信號(hào)傳輸至第一下拉控制節(jié)點(diǎn)PD-CN1,進(jìn)而在第一下拉控制節(jié)點(diǎn)PD-CN1的電壓信號(hào)的控制下,第七開(kāi)關(guān)元件M7導(dǎo)通以將第一電源信號(hào)傳輸至第一下拉節(jié)點(diǎn)PD1;或者,在第二電源信號(hào)的控制下,第十開(kāi)關(guān)元件M10導(dǎo)通以將第二電源信號(hào)傳輸至第二下拉控制節(jié)點(diǎn)PD-CN2,進(jìn)而在第二下拉控制節(jié)點(diǎn)PD-CN2的電壓信號(hào)的控制下,第十一開(kāi)關(guān)元件M11導(dǎo)通以將第二電源信號(hào)傳輸至第二下拉節(jié)點(diǎn)PD2;其中,由于第一電源信號(hào)和第二電源信號(hào)為同頻反向信號(hào),因此第二下拉控制單元和第四下拉控制單元交替工作,從而保證第一下拉節(jié)點(diǎn)PD1和第二下拉節(jié)點(diǎn)PD2中的一個(gè)為高電平狀態(tài)。

所述下拉模塊60可以包括:

第十二開(kāi)關(guān)元件M12,其控制端連接第一下拉節(jié)點(diǎn)PD1、第一端連接參考信號(hào)端VSS、第二端連接上拉節(jié)點(diǎn)PU;

第十三開(kāi)關(guān)元件M13,其控制端連接第一下拉節(jié)點(diǎn)PD1、第一端連接參考信號(hào)端VSS、第二端連接信號(hào)輸出端Output;

第十四開(kāi)關(guān)元件M14,其控制端連接第二下拉節(jié)點(diǎn)PD2、第一端連接參考信號(hào)端VSS、第二端連接上拉節(jié)點(diǎn)PU;

第十五開(kāi)關(guān)元件M15,其控制端連接第二下拉節(jié)點(diǎn)PD2、第一端連接參考信號(hào)端VSS、第二端連接信號(hào)輸出端Output。

其中,第十二開(kāi)關(guān)元件M12和第十三開(kāi)關(guān)元件M13可以組成第一下拉單元,用于在第一下拉節(jié)點(diǎn)PD1的電壓信號(hào)的控制下拉低上拉節(jié)點(diǎn)PU和信號(hào)輸出端Output的電壓;第十四開(kāi)關(guān)元件M14和第十五開(kāi)關(guān)元件M15可以組成第二下拉單元,用于在第二下拉節(jié)點(diǎn)PD2的電壓信號(hào)的控制下拉低上拉節(jié)點(diǎn)PU和信號(hào)輸出端Output的電壓。

所述下拉模塊60的工作原理為:在第一下拉節(jié)點(diǎn)PD1的控制下,第十二開(kāi)關(guān)元件M12導(dǎo)通以將參考信號(hào)傳輸至上拉節(jié)點(diǎn)PU,第十三開(kāi)關(guān)元件M13導(dǎo)通以將參考信號(hào)傳輸至信號(hào)輸出端Output;或者,在第二下拉節(jié)點(diǎn)PD2的控制下,第十四開(kāi)關(guān)元件M14導(dǎo)通以將參考信號(hào)傳輸至上拉節(jié)點(diǎn)PU,第十五開(kāi)關(guān)元件M15導(dǎo)通以將參考信號(hào)傳輸至信號(hào)輸出端Output;其中,第一下拉單元和第二下拉單元交替工作,從而保證拉低上拉節(jié)點(diǎn)PU和信號(hào)輸出端Output的電壓。

所述復(fù)位模塊30可以包括:

第十七開(kāi)關(guān)元件M17,其控制端連接第一復(fù)位信號(hào)端Reset1、第一端連接參考信號(hào)端VSS、第二端連接上拉節(jié)點(diǎn)PU;

第十八開(kāi)關(guān)元件M18,其控制端連接第二復(fù)位信號(hào)端Reset2、第一端連接參考信號(hào)端VSS、第二端連接信號(hào)輸出端Output。

所述復(fù)位模塊30的工作原理為:在第一復(fù)位信號(hào)的控制下,第十七開(kāi)關(guān)元件M17導(dǎo)通以將參考信號(hào)傳輸至上拉節(jié)點(diǎn)PU,在第二復(fù)位信號(hào)的控制下,第十八開(kāi)關(guān)元件M18導(dǎo)通以將參考信號(hào)傳輸至信號(hào)輸出端Output,從而實(shí)現(xiàn)上拉節(jié)點(diǎn)PU以及信號(hào)輸出端Output的復(fù)位。

在本示例實(shí)施方式中,所有開(kāi)關(guān)元件均可以采用MOS(Metal Oxide Semiconductor,金屬-氧化物-半導(dǎo)體場(chǎng)效應(yīng)晶體管)場(chǎng)效應(yīng)晶體管,其具體可以均采用P型MOS管或者均采用N型MOS管。需要說(shuō)明的是:針對(duì)不同的晶體管類型,各個(gè)信號(hào)端的電平信號(hào)需要相應(yīng)的調(diào)整變化。

基于上述結(jié)構(gòu),以所有開(kāi)關(guān)元件均為NMOS為例,結(jié)合圖5所示的時(shí)序信號(hào)圖對(duì)本實(shí)施例中的移位寄存器單元的工作過(guò)程進(jìn)行具體的說(shuō)明。其中,參考信號(hào)端VSS的參考信號(hào)為低電平信號(hào);第一電源信號(hào)端VDD1的第一電源信號(hào)和第二電源信號(hào)端VDD2的第二電源信號(hào)互為同頻反向信號(hào),即始終有一個(gè)在工作,這里以第一電源信號(hào)的高電平時(shí)段為例進(jìn)行說(shuō)明。

充電階段:第一電源信號(hào)為高電平,第二開(kāi)關(guān)元件M2導(dǎo)通以將第一電源信號(hào)傳輸至上拉控制節(jié)點(diǎn)PC-CN;輸入信號(hào)為高電平,第一開(kāi)關(guān)元件M1導(dǎo)通以將上拉控制節(jié)點(diǎn)PC-CN的電壓信號(hào)傳輸至上拉節(jié)點(diǎn)PU并對(duì)存儲(chǔ)電容C充電,則上拉節(jié)點(diǎn)PU為高電平;在上拉節(jié)點(diǎn)PU的作用下,第四開(kāi)關(guān)元件M4和第五開(kāi)關(guān)元件M5導(dǎo)通以將參考信號(hào)分別傳輸至第一下拉控制節(jié)點(diǎn)PD-CN1和第一下拉節(jié)點(diǎn)PD1,第八開(kāi)關(guān)元件M8和第九開(kāi)關(guān)元件M9導(dǎo)通以將參考信號(hào)分別傳輸至第二下拉控制節(jié)點(diǎn)PD-CN2和第二下拉節(jié)點(diǎn)PD2。

輸出階段:時(shí)鐘信號(hào)為高電平,在上拉節(jié)點(diǎn)PU的作用下,第十六開(kāi)關(guān)元件M16導(dǎo)通并通過(guò)存儲(chǔ)電容C的自舉作用使得上拉節(jié)點(diǎn)PU具有更高的電位,則第十六開(kāi)關(guān)元件M16充分導(dǎo)通以將時(shí)鐘信號(hào)傳輸至信號(hào)輸出端Output,從而輸出高電平信號(hào)。

放電階段:上拉節(jié)點(diǎn)PU的電位逐漸降低,在第一電源信號(hào)的作用下,第六開(kāi)關(guān)元件M6導(dǎo)通以將第一電源信號(hào)傳輸至第一下拉控制節(jié)點(diǎn)PD-CN1,并在第一下拉控制節(jié)點(diǎn)PD-CN1的作用下,第七開(kāi)關(guān)元件M7導(dǎo)通以將第一電源信號(hào)傳輸至第一下拉節(jié)點(diǎn)PD1,則第一下拉節(jié)點(diǎn)PD1為高電平;在第一下拉節(jié)點(diǎn)PD1的作用下,第十二開(kāi)關(guān)元件M12導(dǎo)通以將參考信號(hào)傳輸至上拉節(jié)點(diǎn)PU,第十三開(kāi)關(guān)元件M13導(dǎo)通以將參考信號(hào)傳輸至信號(hào)輸出端Output,從而拉低上拉節(jié)點(diǎn)PU和信號(hào)輸出端Output的電壓。

復(fù)位階段:第二復(fù)位信號(hào)為高電平,第十八開(kāi)關(guān)元件M18導(dǎo)通以將參考信號(hào)傳輸至信號(hào)輸出端Output,從而對(duì)信號(hào)輸出端Output復(fù)位;第一復(fù)位信號(hào)為高電平,第十七開(kāi)關(guān)元件M17導(dǎo)通以將參考信號(hào)傳輸至上拉節(jié)點(diǎn)PU,從而對(duì)上拉節(jié)點(diǎn)PU復(fù)位。

需要說(shuō)明的是:圖5中的第一電源信號(hào)和第二電源信號(hào)的周期與其它信號(hào)例如時(shí)鐘信號(hào)的周期無(wú)必然聯(lián)系,僅為示例性的表達(dá)。

基于上述描述可知,當(dāng)?shù)谝浑娫葱盘?hào)為高電平,第二電源信號(hào)為低電平時(shí),上拉節(jié)點(diǎn)PU的電壓實(shí)際上來(lái)自于該第一電源信號(hào);同理,當(dāng)?shù)诙娫葱盘?hào)為高電平,第一電源信號(hào)為低電平時(shí),上拉節(jié)點(diǎn)PU的電壓實(shí)際上來(lái)自于該第二電源信號(hào)。由此可知,上拉節(jié)點(diǎn)PU的充電信號(hào)是由電源信號(hào)直接提供的,而非通過(guò)電路級(jí)聯(lián)結(jié)構(gòu)的前級(jí)輸出信號(hào)提供,因此信號(hào)延遲得到了明顯的改善,具體改善效果可參考圖6所示的Smartspice模擬圖。從輸出波形的放大圖可知,相比于現(xiàn)有技術(shù),本示例實(shí)施方式所提供的移位寄存器單元的輸出信號(hào)的上升時(shí)間Tr有所減小,并且輸出信號(hào)的峰值電壓Vmax也有所升高,即本實(shí)施例的輸出波形的信號(hào)延遲有所改善。

本示例實(shí)施方式還提出了一種移位寄存器電路,可用作柵極驅(qū)動(dòng)電路。參考圖2所示,所述移位寄存器電路可以包括多個(gè)級(jí)聯(lián)的上述移位寄存器單元;第N-3級(jí)移位寄存器單元的信號(hào)輸出端Output連接第N級(jí)移位寄存器單元的信號(hào)輸入端Input;第N+3級(jí)移位寄存器單元的信號(hào)輸出端Output連接第N級(jí)移位寄存器單元的第二復(fù)位信號(hào)端Reset2;第N+4級(jí)移位寄存器單元的信號(hào)輸出端Output連接第N級(jí)移位寄存器單元的第一復(fù)位信號(hào)端Reset1;N為整數(shù)且N≥3。其中,第1-3級(jí)移位寄存器單元的輸入信號(hào)可以由起始信號(hào)STV提供。

本示例實(shí)施方式中,所述移位寄存器電路級(jí)聯(lián)結(jié)構(gòu)的信號(hào)端連接方式不限于此,其可以根據(jù)實(shí)際情況進(jìn)行調(diào)整,這里不做具體限定。

需要說(shuō)明的是:所述移位寄存器電路中的各模塊單元的具體細(xì)節(jié)已經(jīng)在對(duì)應(yīng)的移位寄存器單元中進(jìn)行了詳細(xì)的描述,因此這里不再贅述。

本示例實(shí)施方式還提出了一種顯示面板,包括顯示區(qū)域和周邊區(qū)域;其中,所述顯示面板的周邊區(qū)域可以設(shè)置上述的移位寄存器電路。在此基礎(chǔ)上,所述顯示面板的顯示區(qū)域可以包括橫縱交錯(cuò)的多條柵線和多條數(shù)據(jù)線,以及由相鄰所述柵線和相鄰所述數(shù)據(jù)線限定的多個(gè)像素單元:其中,所述柵線用于傳輸所述移位寄存器電路提供的掃描信號(hào),所述數(shù)據(jù)線用于傳輸源極驅(qū)動(dòng)器提供的數(shù)據(jù)信號(hào)。

本示例實(shí)施方式利用GOA技術(shù)將移位寄存器電路集成于顯示面板的周邊,從而在實(shí)現(xiàn)窄邊框面板設(shè)計(jì)的同時(shí),還可有效降低顯示面板的制造成本、提升顯示模組的工藝產(chǎn)量。

本示例實(shí)施方式中,所述顯示面板具體可以為L(zhǎng)CD顯示面板、OLED顯示面板、PLED(Polymer Light-Emitting Diode,高分子發(fā)光二極管)顯示面板、PDP(Plasma Display Panel,等離子顯示面板)等,這里對(duì)于顯示面板的適用不做具體的限制。

本示例實(shí)施方式還提供一種顯示裝置,包括上述的顯示面板。其中,所述顯示裝置例如可以包括手機(jī)、平板電腦、電視機(jī)、筆記本電腦、數(shù)碼相框、導(dǎo)航儀等任何具有顯示功能的產(chǎn)品或部件。

應(yīng)當(dāng)注意,盡管在上文詳細(xì)描述中提及了用于動(dòng)作執(zhí)行的設(shè)備的若干模塊或者單元,但是這種劃分并非強(qiáng)制性的。實(shí)際上,根據(jù)本公開(kāi)的實(shí)施方式,上文描述的兩個(gè)或更多模塊或者單元的特征和功能可以在一個(gè)模塊或者單元中具體化。反之,上文描述的一個(gè)模塊或者單元的特征和功能可以進(jìn)一步劃分為由多個(gè)模塊或者單元來(lái)具體化。

此外,盡管在附圖中以特定順序描述了本公開(kāi)中方法的各個(gè)步驟,但是,這并非要求或者暗示必須按照該特定順序來(lái)執(zhí)行這些步驟,或是必須執(zhí)行全部所示的步驟才能實(shí)現(xiàn)期望的結(jié)果。附加的或備選的,可以省略某些步驟,將多個(gè)步驟合并為一個(gè)步驟執(zhí)行,以及/或者將一個(gè)步驟分解為多個(gè)步驟執(zhí)行等。

通過(guò)以上的實(shí)施方式的描述,本領(lǐng)域的技術(shù)人員易于理解,這里描述的示例實(shí)施方式可以通過(guò)軟件實(shí)現(xiàn),也可以通過(guò)軟件結(jié)合必要的硬件的方式來(lái)實(shí)現(xiàn)。因此,根據(jù)本公開(kāi)實(shí)施方式的技術(shù)方案可以以軟件產(chǎn)品的形式體現(xiàn)出來(lái),該軟件產(chǎn)品可以存儲(chǔ)在一個(gè)非易失性存儲(chǔ)介質(zhì)(可以是CD-ROM,U盤,移動(dòng)硬盤等)中或網(wǎng)絡(luò)上,包括若干指令以使得一臺(tái)計(jì)算設(shè)備(可以是個(gè)人計(jì)算機(jī)、服務(wù)器、移動(dòng)終端、或者網(wǎng)絡(luò)設(shè)備等)執(zhí)行根據(jù)本公開(kāi)實(shí)施方式的方法。

本領(lǐng)域技術(shù)人員在考慮說(shuō)明書(shū)及實(shí)踐這里公開(kāi)的發(fā)明后,將容易想到本公開(kāi)的其它實(shí)施方案。本申請(qǐng)旨在涵蓋本公開(kāi)的任何變型、用途或者適應(yīng)性變化,這些變型、用途或者適應(yīng)性變化遵循本公開(kāi)的一般性原理并包括本公開(kāi)未公開(kāi)的本技術(shù)領(lǐng)域中的公知常識(shí)或慣用技術(shù)手段。說(shuō)明書(shū)和實(shí)施例僅被視為示例性的,本公開(kāi)的真正范圍和精神由所附的權(quán)利要求指出。

當(dāng)前第1頁(yè)1 2 3 
網(wǎng)友詢問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1
新邵县| 兴隆县| 安义县| 临夏县| 镇赉县| 连城县| 通山县| 巍山| 宣武区| 云和县| 沾益县| 乐陵市| 宁化县| 新沂市| 华安县| 全南县| 深圳市| 石泉县| 咸丰县| 栾川县| 通化县| 衡阳县| 永寿县| 文山县| 巴南区| 泾源县| 安宁市| 孟州市| 桐庐县| 敖汉旗| 青河县| 阿克苏市| 五华县| 延津县| 双城市| 南陵县| 梓潼县| 水富县| 云林县| 页游| 嵩明县|