本申請(qǐng)涉及集成電路,具體涉及一種鎖相環(huán)電路、芯片以及電子設(shè)備。
背景技術(shù):
1、鎖相環(huán)(phase-locked?loops,pll)是一種利用反饋控制原理實(shí)現(xiàn)參考時(shí)鐘與輸出時(shí)鐘的頻率及相位同步的技術(shù),被廣泛應(yīng)用于通信、雷達(dá)、測(cè)量和自動(dòng)化控制等領(lǐng)域。
2、然而,目前在一些場(chǎng)景中,鎖相環(huán)電路可能存在參考時(shí)鐘丟失現(xiàn)象,在參考時(shí)鐘丟失后,鎖相環(huán)電路會(huì)迅速跟隨參考時(shí)鐘的變化,并使得輸出時(shí)鐘快速降低到零,最終導(dǎo)致芯片因失去主時(shí)鐘而失效甚至燒片的現(xiàn)象。
技術(shù)實(shí)現(xiàn)思路
1、本申請(qǐng)?zhí)峁┮环N鎖相環(huán)電路、芯片以及電子設(shè)備,旨在解決以上技術(shù)問(wèn)題。
2、第一方面,本申請(qǐng)?zhí)峁┮环N鎖相環(huán)電路,包括:相位比較模塊,相位比較模塊用于比較參考時(shí)鐘信號(hào)與反饋時(shí)鐘信號(hào)的相位并輸出相位差脈沖信號(hào);脈沖調(diào)制模塊,脈沖調(diào)制模塊用于根據(jù)相位差脈沖信號(hào)輸出調(diào)制脈沖信號(hào),相位差脈沖信號(hào)的脈沖與調(diào)制脈沖信號(hào)的脈沖相互對(duì)應(yīng);控制模塊,控制模塊用于根據(jù)調(diào)制脈沖信號(hào)輸出控制信號(hào);振蕩模塊,振蕩模塊用于在控制信號(hào)控制下輸出目標(biāo)時(shí)鐘信號(hào)以及反饋時(shí)鐘信號(hào);其中,脈沖調(diào)制模塊具有脈沖調(diào)制模式,在脈沖調(diào)制模式下,當(dāng)相位差脈沖信號(hào)的第一脈沖的寬度大于第一預(yù)設(shè)值時(shí),調(diào)制脈沖信號(hào)與第一脈沖對(duì)應(yīng)的第二脈沖的寬度小于第一脈沖的寬度。
3、在一些實(shí)施例中,當(dāng)相位差脈沖信號(hào)的第一脈沖的寬度小于或等于第一預(yù)設(shè)值時(shí),調(diào)制脈沖信號(hào)與第一脈沖對(duì)應(yīng)的第二脈沖的寬度等于第一脈沖的寬度;當(dāng)相位差脈沖信號(hào)的第一脈沖的寬度大于第一預(yù)設(shè)值時(shí),調(diào)制脈沖信號(hào)與第一脈沖對(duì)應(yīng)的第二脈沖的寬度等于第一預(yù)設(shè)值。
4、在一些實(shí)施例中,脈沖調(diào)制模塊還具有脈沖還原模式;在脈沖還原模式,相位差脈沖信號(hào)的第一脈沖的寬度等于調(diào)制脈沖信號(hào)的第二脈沖的寬度。
5、在一些實(shí)施例中,在鎖相環(huán)電路的環(huán)路穩(wěn)定之前,脈沖調(diào)制模塊處于脈沖還原模式;在鎖相環(huán)電路的環(huán)路穩(wěn)定之后,脈沖調(diào)制模塊處于脈沖調(diào)制模式。
6、在一些實(shí)施例中,脈沖調(diào)制模塊包括第一延時(shí)單元、第一與非門以及第一與門;第一延時(shí)單元的輸入端接入相位差脈沖信號(hào),第一延時(shí)單元的輸出端與第一與非門的第一輸入端連接;第一與非門的第二輸入端接入相位差脈沖信號(hào),第一與非門的輸出端與第一與門的第一輸入端連接;第一與門的第二輸入端接入相位差脈沖信號(hào),第一與門的輸出端與控制模塊連接。
7、在一些實(shí)施例中,脈沖調(diào)制模塊還包括第一開關(guān)以及第二開關(guān);第一開關(guān)的一端接入相位差脈沖信號(hào),另外一端與控制模塊連接;第二開關(guān)的一端與第一與門的輸出端連接,另外一端與控制模塊連接。
8、在一些實(shí)施例中,鎖相環(huán)電路還包括穩(wěn)態(tài)檢測(cè)模塊;穩(wěn)態(tài)檢測(cè)模塊用于檢測(cè)鎖相環(huán)電路的環(huán)路是否穩(wěn)定并控制第一開關(guān)以及第二開關(guān);其中,在鎖相環(huán)電路的環(huán)路穩(wěn)定之前,第一開關(guān)處于閉合狀態(tài),且第二開關(guān)處于斷開狀態(tài);在鎖相環(huán)電路的環(huán)路穩(wěn)定之后,第一開關(guān)處于斷開狀態(tài),且第二開關(guān)處于閉合狀態(tài)。
9、在一些實(shí)施例中,鎖相環(huán)電路還包括脈沖寬度檢測(cè)模塊;脈沖寬度檢測(cè)模塊用于檢測(cè)相位差脈沖信號(hào)的寬度,并在相位差脈沖信號(hào)的寬度大于第二預(yù)設(shè)值時(shí)輸出第一使能信號(hào);其中,第一使能信號(hào)用于關(guān)閉控制模塊,以使得振蕩模塊處于開關(guān)自震蕩狀態(tài)。
10、第二方面,本申請(qǐng)實(shí)施例還提供一種芯片,包括上述的鎖相環(huán)電路。
11、第三方面,本申請(qǐng)實(shí)施例還提供一種電子設(shè)備,包括上述的芯片或鎖相環(huán)電路。
12、本申請(qǐng)通過(guò)在鎖相環(huán)電路中進(jìn)一步設(shè)置脈沖調(diào)制模塊,利用脈沖調(diào)制模塊根據(jù)相位差脈沖信號(hào)輸出調(diào)制脈沖信號(hào),再通過(guò)調(diào)制脈沖信號(hào)輸出控制信號(hào),使得振蕩模塊用于在控制信號(hào)控制下輸出目標(biāo)時(shí)鐘信號(hào)。由于脈沖調(diào)制模塊的脈沖調(diào)制模式下,當(dāng)相位差脈沖信號(hào)的第一脈沖的寬度小于或等于第一預(yù)設(shè)值時(shí),調(diào)制脈沖信號(hào)與第一脈沖對(duì)應(yīng)的第二脈沖的寬度等于第一脈沖的寬度;而在相位差脈沖信號(hào)的第一脈沖的寬度大于第一預(yù)設(shè)值時(shí),調(diào)制脈沖信號(hào)與第一脈沖對(duì)應(yīng)的第二脈沖的寬度小于第一脈沖的寬度,也就是說(shuō),當(dāng)相位差脈沖信號(hào)的脈沖寬度較大時(shí),調(diào)制脈沖信號(hào)的脈沖寬度將對(duì)應(yīng)減小,從而利用脈沖寬度減小的調(diào)制脈沖信號(hào)使得控制模塊減少對(duì)振蕩模塊的充放電量,因此可以避免在參考時(shí)鐘丟失時(shí)相位差脈沖信號(hào)的脈沖寬度較大進(jìn)而導(dǎo)致目標(biāo)時(shí)鐘信號(hào)快速下降,最終使得芯片因失去主時(shí)鐘而失效甚至燒片的現(xiàn)象。
1.一種鎖相環(huán)電路,其特征在于,包括:
2.如權(quán)利要求1所述的鎖相環(huán)電路,其特征在于,當(dāng)所述相位差脈沖信號(hào)的第一脈沖的寬度小于或等于第一預(yù)設(shè)值時(shí),所述調(diào)制脈沖信號(hào)與所述第一脈沖對(duì)應(yīng)的第二脈沖的寬度等于所述第一脈沖的寬度;
3.如權(quán)利要求1所述的鎖相環(huán)電路,其特征在于,所述脈沖調(diào)制模塊還具有脈沖還原模式;
4.如權(quán)利要求3所述的鎖相環(huán)電路,其特征在于,在所述鎖相環(huán)電路的環(huán)路穩(wěn)定之前,所述脈沖調(diào)制模塊處于所述脈沖還原模式;
5.如權(quán)利要求1所述的鎖相環(huán)電路,其特征在于,所述脈沖調(diào)制模塊包括第一延時(shí)單元、第一與非門以及第一與門;
6.如權(quán)利要求5所述的鎖相環(huán)電路,其特征在于,所述脈沖調(diào)制模塊還包括第一開關(guān)以及第二開關(guān);
7.如權(quán)利要求6所述的鎖相環(huán)電路,其特征在于,所述鎖相環(huán)電路還包括穩(wěn)態(tài)檢測(cè)模塊;
8.如權(quán)利要求1所述的鎖相環(huán)電路,其特征在于,所述鎖相環(huán)電路還包括脈沖寬度檢測(cè)模塊;
9.一種芯片,其特征在于,包括如權(quán)利要求1至8任一項(xiàng)所述的鎖相環(huán)電路。
10.一種電子設(shè)備,其特征在于,包括如權(quán)利要求9所述的芯片。