两个人的电影免费视频_国产精品久久久久久久久成人_97视频在线观看播放_久久这里只有精品777_亚洲熟女少妇二三区_4438x8成人网亚洲av_内谢国产内射夫妻免费视频_人妻精品久久久久中国字幕

無線接收解碼芯片判斷毛刺的電路的制作方法

文檔序號:7515074閱讀:306來源:國知局

專利名稱::無線接收解碼芯片判斷毛刺的電路的制作方法
技術領域
:本實用新型涉及一種毛刺的判斷電路,尤其涉及用于無線接收解碼芯片中毛刺干擾信號的判斷電路。
背景技術
:在現(xiàn)實生活當中,不同的工作環(huán)境下存在著各種不同的噪聲。對于解碼芯片來說更是如此,存在各種電磁波以及各種電子噪聲等的干擾。這些干擾信號在解碼芯片中的體現(xiàn)就是一個個高電平寬度不規(guī)則的毛刺。這些毛刺的存在一方面會影響解碼芯片的解碼效率,同時也影響數據的正確的傳送及接收?,F(xiàn)有的無線接收解碼芯片慮毛刺的方法近乎都是在信號接收后用D觸發(fā)器進行延時處理,從而達到濾毛刺整形的作用。然而這種方法只能籠統(tǒng)的處理很少一部分毛刺。而不能針對接收信號的高電平寬度來判斷是不是毛刺,靈活度不夠,且慮毛刺范圍很窄。
實用新型內容本實用新型的主要目的本實用新型的目的就是要解決上述技術問題,用硬件電路設計了一種新型的毛刺判斷電路,可以很方便的按照接收信號高電平寬度來判斷是不是毛刺,從而可以進一歩作相應的處理。為實現(xiàn)上述實用新型目的,本實用新型采取如下技術方案一種無線接收解碼芯片判斷毛刺的電路,其特征在于該電路包括計算高電平寬度模塊,控制邏輯模塊以及由計數器組成的設置低電平寬度容限模塊;所述計算高電平寬度模塊用于計算輸入信號高電平的寬度,并將計算的結果輸出給所述的控制邏輯模塊,所述控制邏輯模塊根據接收信號高電平寬度,經邏輯運算后輸出控制信號給所述設置低電平寬度容限模塊,以控制該設置低電平寬度容限模塊計數器的進制而設置出低電平寬度的容限;且所述設置低電平寬度容限模塊在輸入信號變?yōu)榈碗娖綍r開始計數至計滿后產生一用來判斷是否是毛刺的溢出信號。所述計算高電平寬度模塊由計數器構成,該等計數器由觸發(fā)器組成。所述計算高電平寬度模塊由M進制計數器構成,M由最大的毛刺寬度決定。所述控制邏輯模塊由邏輯門組合而成,且其輸入信號是所述計算高電平寬度模塊輸出值的直接連接或經邏輯組合后的連接。所述設置低電平寬度容限模塊由N進制計數器構成,該計數器由可清零置一的觸發(fā)器組成,且1《N《M。綜上所述,本實用新型無線接收解碼芯片判斷毛刺的電路是按照接收信號的高電平的寬度,將輸入信號通過計算高電平寬度模塊,邏輯控制模塊,以及設置低電平寬度容限模塊的邏輯計數及控制,給接收信號的高電平寬度設置一個低電平寬度的容限,若低電平寬度大于預設定的值,則數值控制信號為一毛剌(即干擾信號),該系統(tǒng)便可通知其他電路作相應的消除該干擾信號等的處理。反之,若輸出控制信號為低,則認為是一正常的接收信號。相對于現(xiàn)有技術,本實用新型無線接收解碼芯片判斷毛剌的電路的優(yōu)點在于,其判斷電路結構可以根據實際應用靈活設置,可以很方便的判斷出毛刺;且可靠性高,判斷毛刺的范圍寬。圖1為本實用新型無線接收解碼芯片中判斷毛刺的電路原理圖2為圖1中計算高電平寬度模塊的電路結構圖3為圖1中控制邏輯模塊的電路結構圖4為圖1中設置低電平寬度容限模塊的電路結構圖5為本實用新型應用于無線接收解碼芯片中的系統(tǒng)模塊圖6為本實用新型無線接收解碼芯片中判斷毛刺的電路結構圖。具體實施方式如圖,1所示,本實用新型無線接收解碼芯片判斷毛剌的電路包括計算高電平寬度模塊,控制邏輯模塊以及設置低電平寬度容限模塊;按照接收信號的高電平的寬度,將輸入信號通過計算高電平寬度模塊,邏輯控制模塊,以及設置低電平寬度容限模塊的邏輯計數及控制,給接收信號的高電平寬度設置一個低電平寬度的容限,若低電平寬度大于預設定的值,則數值控制信號為一毛剌(即干擾信號),該系統(tǒng)便可通知其他電路作相應的消除該干擾信號等的處理。反之,若輸出控制信號為低,則認為是一正常的接收信號。具體來說,當輸入信號signal是高電平時,經過邏輯控制后,使得時鐘CLKl-系統(tǒng)時鐘CLK,而時鐘CLK2關閉。此時計算高電平寬度模塊開始計算輸入信號signal高電平的寬度;當輸入信號signal變?yōu)榈碗娖綍r,計算高電平寬度模塊的輸出值(^1(^03...(^1會依據計數結果有相應的值,這些值將被輸入給控制邏輯模塊,在控制邏輯模塊里,根據不同的需求,給出相應的控制信號給設置低電平寬度容限模塊,這些信號是用來設置計數器的進制,這樣就起到了一個設定容限的作用。當輸入信號signal變?yōu)榈碗娖綍r,時鐘CLK1會關閉,而時鐘CLK2:系統(tǒng)時鐘CLK,此時設置低電平寬度容限模塊開始計數。直到計滿后,會產生一個溢出信號control—signal,當溢出時control—signal-l時,說明前面接收的高電平是一個毛刺干擾信號;當control—signal=0時,說明沒有溢出,信號接收正常。當下一個高電平來臨時,reset一及CLR會對本方案中的計數器進行復位清0,開始新一輪的判斷。假設輸入信號signal高電平寬度=4個系統(tǒng)時鐘周期,則計算高電平寬度模塊的輸出值Ql=0,Q2=0,Q3=l,Q4=...=Qm=0.令ENl=Ql,EN2=Q2,EN3=Q3,ENn=Qn,那么設置的低電平容限=4個系統(tǒng)時鐘周期。各個模塊具體電路及說明如下(一)、計算高電平寬度模塊如圖2示,該計算高電平寬度模塊由M進制計數器構成,該每一計數器由D觸發(fā)器組成。M由最大的毛剌寬度決定。時鐘CLK1是其計數的時鐘源,輸出信號是QlQ2Q3…Qm。當輸入信號是高電平時,這個模塊開始計算高電平的寬度,計數的結果給控制邏輯模塊。(二)、控制邏輯模塊如圖3示,該控制邏輯模塊由與門和或門等邏輯門組合而成。輸入信號是EN,EN1,EN2,EN3,ENn,reset—,signal—,輸出信號是set—1,set—2,set—n,clr—1,clr一2,clr一n,這些信號控制正是用來設置毛刺低電平寬度容限。每次有高電平來臨時都會有clr—l=dr_2=...=dr—n=0,對設置低電平寬度容限模塊中的計數器清0,當CLR=1或ENn=l時對set—n清0,對設置低電平寬度容限模塊中的計數器置1?!?gt;^1~£!111可以是(5102(^3...(^1直接連接,也可以是QlQ2Q3…Qm經過組合邏輯控制。這樣可根據需求隨意設定高電平范圍。例如EN1=Q1和ENl=QlandQ2andQ3。當輸入信號是高電平時signal—=0,若EN1-Q1,當Ql=l時,根據圖3結構有clr—l=l,set—1=0,此時clr—l=l,set—1=0就對后面的N進制計數器進行進制調整。當輸入信號是低電平時signall,此時clr_l=l,Set—l=l,不再對N進制計數器進行進制調整,保持先前的狀態(tài)。(三)、設置低電平寬度容限模塊如圖4示,該低電平寬度容限模塊的實現(xiàn)原理是通過調整計數器的進制,從而設置低電平寬度容限。該設置低電平寬度容限模塊由N進制可清0置1計數器組成,計數器由可清0置1的D觸發(fā)器實現(xiàn),且其中1《N《M;輸入信號有CLK2,set—1,set—2,set—n,clr—1,clr—2,dr—n輸出信號是control—signal,每次有新的高電平來臨,計數器由clr—l,clr—2,clr—n復位清0;只有當set—1,set—2,set—n有效時(低電平有效),才給D觸發(fā)器的Q端置l,Q_端置0。給0_端置0后,計數器就相當于增加了一個進制。例如當set_l=set—2=0時,此N進制計數器就是3進制計數器;當set_l=1,set—2=1,set—3=0時,則N進制計數器就變?yōu)?進制計數器;當set_l=set—2=...=Set_n=0時,是2n-1進制計數器。依據不同的控制信號可以設置不同進制的計數器。當計數器計滿時會有一個溢出信號control—signal,從而相當于設置了不同的溢出容限,這個容限=當前進制數*系統(tǒng)時鐘周期。溢出時control—signal=l。當control—signal=l時,說明前面接收的高電平是一個毛刺;當control—signal-0時,說明信號接收正常。實現(xiàn)本實用新型的最好方式是將其應用于無線接收解碼芯片電路中。無線接收解碼芯片系統(tǒng)模塊圖如圖5所示,假設解碼芯片采用連續(xù)解三幀才能正常解碼的方法,在連續(xù)接收兩幀碼后,第三幀碼出現(xiàn)干擾毛剌,倘若此時不采用本文設計的方法,即不對毛刺加以判斷,則不能進行相應的處理,那么會導致這一幀信號接收錯誤,導致必須重新解三幀碼的結果;而若此時采用本實用新型的設計方案,因為判斷出這個干擾毛刺,則可以把第三幀碼忽略,重新等待接收第四幀碼,只要第四幀碼和前面一二兩幀一致,則就可正常解碼,這樣明顯提高了解碼的效率。本方案可以很靈活的設定低電平判斷容限,只需增加相應的計數器級數即可。也可以很靈活的設定所需要判斷的高電平范圍,只需用組合邏輯電路靈活的設置ENn與Qn之間的關系。圖6為本實用新型較佳實施方式的電路結構圖,如圖示,取M=4,N=3,ENl=Q2andQ3—and(Q3norQ4),EN2=EN=Q3norQ4,and是邏輯與,nor是邏輯或非??梢耘袛嗟淖畲蟾唠娖綄挾仁?5個時鐘周期,若想增大這個范圍,可以增加D觸發(fā)器的級數。設定的高電平寬度與低電平寬度對應如下表:<table>tableseeoriginaldocumentpage7</column></row><table>對照上表,當接收信號后,若高電平寬度是2個時鐘周期,則低電平容限是2個時鐘周期,超過這個容限后,2進制計數器就會溢出。本實用新型的技術內容及技術特征已揭示如上,然而熟悉本領域的技術人員仍可能基于本實用新型的教示及揭示而作種種不背離本實用新型精神的替換及修飾,因此,本實用新型保護范圍應不限于實施例所揭示的內容,而應包括各種不背離本實用新型的替換及修飾,并為本專利申請權利要求所涵蓋。權利要求1.一種無線接收解碼芯片判斷毛刺的電路,其特征在于該電路包括計算高電平寬度模塊,控制邏輯模塊以及由計數器組成的設置低電平寬度容限模塊;所述計算高電平寬度模塊用于計算輸入信號高電平的寬度,并將計算的結果輸出給所述的控制邏輯模塊,所述控制邏輯模塊根據接收信號高電平寬度,經邏輯運算后輸出控制信號給所述設置低電平寬度容限模塊,以控制該設置低電平寬度容限模塊計數器的進制而設置出低電平寬度的容限;且所述設置低電平寬度容限模塊在輸入信號變?yōu)榈碗娖綍r開始計數至計滿后產生一用來判斷是否是毛刺的溢出信號。2.如權利要求l所述的無線接收解碼芯片判斷毛刺的電路,其特征在于所述計算高電平寬度模塊由計數器構成,該等計數器由觸發(fā)器組成。3.如權利要求2所述的無線接收解碼芯片判斷毛剌的電路,其特征在于所述計算高電平寬度模塊由M進制計數器構成,M由最大的毛刺寬度決定。4.如權利要求l所述的無線接收解碼芯片判斷毛刺的電路,其特征在于所述控制邏輯模塊由邏輯門組合而成,且其輸入信號是所述計算高電平寬度模塊輸出值的直接連接或經邏輯組合后的連接。5.如權利要求3所述的無線接收解碼芯片判斷毛刺的電路,其特征在于所述設置低電平寬度容限模塊由N進制計數器構成,該計數器由可清零置一的觸發(fā)器組成,且1《N《M。專利摘要本實用新型揭示一種無線接收解碼芯片判斷毛刺的電路,該電路包括計算高電平寬度模塊,控制邏輯模塊以及設置低電平寬度容限模塊;當輸入信號為高電平時,計算高電平寬度模塊開始計算輸入信號高電平的寬度,并根據計數結果輸出相應的值給控制邏輯模塊;控制邏輯模塊經過邏輯運算后輸出相應的控制信號給設置低電平寬度容限模塊來調整其計數器的進制,進而設置低電平寬度容限;當輸入信號變?yōu)榈碗娖綍r,設置低電平寬度容限模塊開始計數直至計滿后,產生一溢出信號,并根據該溢出信號判斷輸出信號是否為毛刺。本實用新型判斷毛刺的電路方便靈活,且可判斷的毛刺范圍較寬。文檔編號H03K5/1252GK201388187SQ200820180049公開日2010年1月20日申請日期2008年11月26日優(yōu)先權日2008年11月26日發(fā)明者張周平,猛江,江石根申請人:蘇州市華芯微電子有限公司
網友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1
宝兴县| 白城市| 和龙市| 吴堡县| 什邡市| 柘城县| 永清县| 湖北省| 张北县| 汝城县| 保定市| 三亚市| 台安县| 施甸县| 湖州市| 屏山县| 瓦房店市| 南宁市| 阿图什市| 墨脱县| 萝北县| 梅州市| 英德市| 沁水县| 池州市| 远安县| 钦州市| 拉萨市| 崇信县| 江安县| 滕州市| 利辛县| 建宁县| 永康市| 莆田市| 临泉县| 土默特左旗| 呼伦贝尔市| 海安县| 娄烦县| 泾川县|