两个人的电影免费视频_国产精品久久久久久久久成人_97视频在线观看播放_久久这里只有精品777_亚洲熟女少妇二三区_4438x8成人网亚洲av_内谢国产内射夫妻免费视频_人妻精品久久久久中国字幕

存儲器存取控制裝置的制作方法

文檔序號:6463458閱讀:205來源:國知局
專利名稱:存儲器存取控制裝置的制作方法
技術(shù)領(lǐng)域
本發(fā)明涉及由作為處理裝置的處理器使處理器內(nèi)部的時(shí)鐘停止來對存儲器進(jìn)行存取的存儲器存取控制裝置。
背景技術(shù)
目前,在處理器對存儲器進(jìn)行存取的情況下,處理器內(nèi)部的時(shí)鐘會停止。這是因?yàn)樵趫D1A所示的對存儲器的讀存取中,在將時(shí)鐘脈沖作為觸發(fā)脈沖來開始存取,到處理器內(nèi)部從存儲器取出讀出數(shù)據(jù),需要幾個(gè)時(shí)鐘的時(shí)間。即,在具有流水線的處理器內(nèi)部,在存儲器存取期間(access stage)中,在從存儲器取出數(shù)據(jù)前需要停止工作時(shí)鐘的控制。
將處理器停止工作的時(shí)鐘循環(huán)數(shù)設(shè)定為對存儲器的讀存取(read access)、寫存取(write access)沒有區(qū)別的相同循環(huán)數(shù)。因此,如圖1B所示,處理器即使在對存儲器的寫存取中也按照與讀存取情況相同的循環(huán)數(shù)停止操作來進(jìn)行存儲器存取。
但是,在從處理器對存儲器的寫存取中,如果從處理器內(nèi)部輸出寫數(shù)據(jù)、存取地址和控制信號,那么可以進(jìn)行對存儲器的寫入。即,處理器在寫存取中,可以對存儲器進(jìn)行寫入而不停止工作時(shí)鐘。
但是,在現(xiàn)有的存儲器存取方法中,處理器不僅對存儲器進(jìn)行讀存取,而且在進(jìn)行寫存取的情況下,也停止處理器的工作時(shí)鐘。因此,在處理器對存儲器進(jìn)行寫存取的情況下,存在處理器的處理能力下降的問題。

發(fā)明內(nèi)容
本發(fā)明的目的在于提供一種存儲器存取控制裝置,在從處理器對存儲器進(jìn)行寫存取的情況下,可以進(jìn)行寫存取而不停止處理器的工作時(shí)鐘。
本發(fā)明的存儲器存取控制裝置包括檢測部,檢測從處理器對存儲器的存取請求是寫入請求還是讀出請求,并輸出與該檢測結(jié)果對應(yīng)的時(shí)鐘控制請求信號;以及時(shí)鐘控制部,在時(shí)鐘控制請求信號表示對存儲器的讀出請求的情況下,使處理器的工作時(shí)鐘停止規(guī)定的時(shí)鐘循環(huán)數(shù),而在時(shí)鐘控制請求信號表示從處理器對存儲器的寫入請求的情況下,不停止處理器的工作時(shí)鐘;其中,在處理器對存儲器進(jìn)行存取時(shí),處理器按時(shí)鐘控制部控制的工作時(shí)鐘來進(jìn)行工作。
根據(jù)該結(jié)構(gòu),在從處理器對存儲器進(jìn)行寫存取的情況下,可以進(jìn)行存取而不停止處理器的工作時(shí)鐘,所以可以提高處理器的處理能力。
此外,本發(fā)明的存儲器存取控制裝置包括檢測部,檢測從處理器對存儲器的存取請求是寫入請求還是讀出請求,并輸出與該檢測結(jié)果對應(yīng)的時(shí)鐘控制請求信號;以及時(shí)鐘控制部,按照時(shí)鐘控制請求信號是表示對存儲器的讀出請求的情況還是時(shí)鐘控制請求信號表示從處理器對存儲器的寫入請求的情況,將處理器的工作時(shí)鐘停止分別設(shè)定的規(guī)定的時(shí)鐘循環(huán)數(shù);其中,在處理器對存儲器進(jìn)行存取時(shí),處理器按時(shí)鐘控制部控制的工作時(shí)鐘來進(jìn)行工作。
根據(jù)該結(jié)構(gòu),在從處理器對存儲器的讀存取時(shí)和寫存取時(shí),可以分別設(shè)定停止工作時(shí)鐘的循環(huán)數(shù)。因此,在寫存取時(shí)可以進(jìn)行存取而不停止處理器的工作時(shí)鐘,所以可以提高處理器的處理能力。
此外,本發(fā)明的存儲器存取控制裝置采用以下結(jié)構(gòu)包括任意設(shè)定使處理器的工作時(shí)鐘停止的時(shí)鐘循環(huán)數(shù)的時(shí)鐘停止循環(huán)設(shè)定部,時(shí)鐘控制部使工作時(shí)鐘停止設(shè)定于時(shí)鐘停止循環(huán)設(shè)定部中的停止的時(shí)鐘循環(huán)數(shù)。
根據(jù)該結(jié)構(gòu),對于配置在處理器周邊的存儲器來說,可以高效率地設(shè)定用于存儲器存取而需要停止的某個(gè)時(shí)鐘循環(huán)數(shù)。因此,可以提高處理器的處理能力。
本發(fā)明的存儲器存取控制裝置采用以下結(jié)構(gòu)包括觸發(fā)器,分別以相同的級數(shù)保持從處理器輸出的對存儲器進(jìn)行存取所需的控制信號、對存儲器的存取地址和對存儲器的寫入數(shù)據(jù),并輸出到存儲器。
根據(jù)該結(jié)構(gòu),對于遠(yuǎn)離處理器配置的存儲器的寫存取來說,可以進(jìn)行對存儲器的存取而不停止處理器的工作時(shí)鐘,所以可以提高處理器的處理能力。
本發(fā)明的移動臺裝置采用包括上述存儲器存取控制裝置的結(jié)構(gòu)。
通過在該結(jié)構(gòu)中包括可以高速進(jìn)行存儲器存取的處理器,可以提供能夠高效率地進(jìn)行通信的移動臺裝置。
本發(fā)明的存儲器存取控制方法采用以下構(gòu)成在處理器對存儲器進(jìn)行存取時(shí),檢測從處理器對存儲器的存取請求是寫入請求還是讀出請求,處理器按時(shí)鐘控制部控制的工作時(shí)鐘來工作,以便在存取請求表示對存儲器的讀出請求的情況下,將處理器的工作時(shí)鐘停止規(guī)定的時(shí)鐘循環(huán)數(shù),而在時(shí)鐘控制請求信號表示從處理器對存儲器的寫入請求的情況下,不停止所述處理器的工作時(shí)鐘。


圖1A是表示現(xiàn)有的對存儲器的讀存取操作的定時(shí)圖;圖1B是表示現(xiàn)有的對存儲器的寫存取操作的定時(shí)圖;圖2是表示本發(fā)明實(shí)施例1的存儲器存取控制裝置的結(jié)構(gòu)方框圖;圖3A是表示實(shí)施例1的寫存取操作的定時(shí)圖;圖3B是表示實(shí)施例1的讀存取操作的定時(shí)圖;圖4是表示本發(fā)明實(shí)施例2的存儲器存取控制裝置的結(jié)構(gòu)方框圖;圖5是表示本發(fā)明實(shí)施例3的存儲器存取控制裝置的結(jié)構(gòu)方框圖;圖6是表示本發(fā)明實(shí)施例3的存儲器存取控制裝置的結(jié)構(gòu)一例的方框圖;圖7是表示實(shí)施例3的寫存取操作的定時(shí)圖;圖8是表示實(shí)施例3的讀存取操作的定時(shí)圖;以及圖9是表示本發(fā)明實(shí)施例4的移動臺裝置的結(jié)構(gòu)方框圖。
具體實(shí)施例方式
本發(fā)明的存儲器存取控制裝置著眼于以下事實(shí)在處理器對存儲器進(jìn)行寫存取的情況下,可以進(jìn)行對存儲器的寫入而不停止工作時(shí)鐘。即,本發(fā)明的存儲器存取控制裝置在處理器對存儲器進(jìn)行寫存取的情況下不停止處理器的工作時(shí)鐘。具體地說,本發(fā)明的存儲器存取控制裝置在寫存取時(shí)和讀存取時(shí),采用分別設(shè)定停止處理器的工作時(shí)鐘的循環(huán)數(shù)的形態(tài)。由此,在寫存取時(shí)可以進(jìn)行存取而不停止處理器的工作時(shí)鐘,可以提高處理器的處理能力。
以下,參照附圖來詳細(xì)說明本發(fā)明的存儲器存取控制裝置。
(實(shí)施例1)
以下,用圖2來說明本發(fā)明的實(shí)施例1。圖2是表示本發(fā)明實(shí)施例1的存儲器存取控制裝置的方框圖。
從圖可知,在處理器10的內(nèi)部設(shè)置有命令解碼部11。命令解碼部11對輸入的命令代碼110進(jìn)行解碼,將對存儲器17的寫存取信號111和讀存取信號112輸出到讀/寫檢測部12。
讀/寫檢測部12根據(jù)從命令解碼部11輸出的寫存取信號111和讀存取信號112,來判斷對存儲器17的存取是寫存取還是讀存取,輸出表示寫存取或讀存取的時(shí)鐘控制請求信號113。時(shí)鐘控制請求信號113是用于根據(jù)處理器10對存儲器17進(jìn)行寫存取還是進(jìn)行讀存取,來決定在存儲器存取時(shí)停止的循環(huán)數(shù)的信號。
地址解碼部13對命令代碼110中包含的存取地址進(jìn)行解碼,輸出要進(jìn)行存取的與存儲器17對應(yīng)的存儲器選擇信號114。
時(shí)鐘發(fā)生部14輸出處理器10的系統(tǒng)時(shí)鐘(CLK)115。系統(tǒng)時(shí)鐘(CLK)115是不停止的時(shí)鐘。
時(shí)鐘控制部15根據(jù)從讀/寫檢測部12輸出的時(shí)鐘控制請求信號113和從地址解碼部13輸出的存儲器選擇信號114,來控制時(shí)鐘115并輸出處理器10的工作時(shí)鐘(PLCK)116。時(shí)鐘控制部15在需要停止工作時(shí)鐘(PLCK)116的情況下,相對于來自時(shí)鐘發(fā)生部14的時(shí)鐘115,輸出設(shè)定的循環(huán)數(shù)停止的時(shí)鐘116。該循環(huán)數(shù)對應(yīng)于處理器10和存儲器間的流水線中的存儲器存取期間的長度。
存取控制部16根據(jù)從命令解碼部11輸出的寫存取信號111或讀存取信號112、以及從地址解碼部13輸出的存儲器選擇信號114,在流水線的存儲器存取期間輸出存儲器存取所需的允許寫信號{WE}117和允許讀信號{RE}118及片選(chip select)信號{CS}119。用{}括起來的信號表示低活動率的信號。
然后,處理器10通過將允許寫信號{WE}117、允許讀信號{RE}118、片選信號{CS}119、地址(AD)120、以及寫數(shù)據(jù)(DO)121輸出到存儲器17,在流水線的存儲器存取期間對存儲器17進(jìn)行存取。
下面,對于上述結(jié)構(gòu)的存儲器存取控制裝置,用圖2、圖3A、圖3B來說明寫存取時(shí)使時(shí)鐘停止的循環(huán)數(shù)為0、而讀存取時(shí)使時(shí)鐘停止的循環(huán)數(shù)為3個(gè)循環(huán)來進(jìn)行存儲器存取的工作情況。
在實(shí)施例1中,以寫存取時(shí)使時(shí)鐘停止的循環(huán)數(shù)為0、而讀存取時(shí)使時(shí)鐘停止的循環(huán)數(shù)為3個(gè)循環(huán)作為缺省設(shè)定形態(tài)來進(jìn)行說明,但在除此之外的循環(huán)數(shù)也可以作為缺省設(shè)定。停止的循環(huán)數(shù)最好按照處理器10和存儲器17的距離來設(shè)定。例如,在處理器10和存儲器17的距離大的情況下,增多停止的循環(huán)數(shù)。這是因?yàn)槿绻幚砥?0和存儲器17的距離遠(yuǎn),那么從處理器10對存儲器進(jìn)行存取,并從存儲器17將數(shù)據(jù)返回到處理器10的時(shí)間增長。
圖3A是表示實(shí)施例1的寫存取時(shí)的操作的定時(shí)圖。圖3A是表示實(shí)施例1的讀存取時(shí)的操作的定時(shí)圖,在圖3A、圖3B中還分別同時(shí)表示相對于寫存取操作和讀存取操作的命令的流水線結(jié)構(gòu)。圖3A表示以四連續(xù)持續(xù)寫存取命令時(shí)的流水線的定時(shí),與最初的寫存取命令對應(yīng)的流水線期間分別用F(0)、D(0)、MA(0)、EX(0)來表示。各流水線期間分別是F是取出命令代碼110的命令取出期間,D是對命令代碼110進(jìn)行解碼的命令解碼期間,MA是根據(jù)已解碼的命令代碼110對存儲器17進(jìn)行存取的存儲器存取期間,EX是對存儲器進(jìn)行存取后執(zhí)行各種處理的執(zhí)行期間。
以后,與連續(xù)的寫存取命令對應(yīng)的流水線期間同樣為F(1)...EX(1)、F(2)...EX(2)、F(3)...EX(3)。另一方面,圖3B所示的有關(guān)讀存取命令的流水線期間同樣也用F(0)、D(0)、MA(0)、EX(0)來表示。
命令解碼部11在流水線的命令解碼期間對命令代碼110進(jìn)行解碼并輸出對存儲器17的寫存取信號111和讀存取信號112。讀/寫檢測部12根據(jù)從命令解碼部11輸出的寫存取信號111和讀存取信號112,輸出時(shí)鐘控制請求信號113。時(shí)鐘控制請求信號113在對存儲器17的寫存取的情況下為“Low(低)”電平,而在讀存取的情況下為“High(高)”電平。
地址解碼部13在流水線的命令解碼期間,對命令代碼110中包含的存取地址進(jìn)行解碼,輸出與要進(jìn)行存取的存儲器對應(yīng)的存儲器選擇信號114。作為存取對象的存儲器是存儲器17的情況下,相對于存儲器17的存儲器選擇信號114為“High”電平,而在作為存取對象的存儲器是存儲器17以外的情況下,相對于存儲器17的存儲器選擇信號114為“Low”電平。
由此,如果時(shí)鐘控制請求信號113的輸出為“Low”電平,并且存儲器選擇信號114為“High”電平的期間,那么時(shí)鐘控制部15可以判斷為處理器10處于對存儲器17進(jìn)行寫存取的情況。在該寫存取的情況下,時(shí)鐘控制部15在流水線的命令解碼期間,對于從時(shí)鐘發(fā)生部14輸出的不停止的時(shí)鐘115,輸出處理器的工作時(shí)鐘116,而不對處理器的工作時(shí)鐘施加停止控制。這是因?yàn)樵趯懘嫒r(shí)使時(shí)鐘停止的循環(huán)數(shù)是0。
如果時(shí)鐘控制請求信號113的輸出為“High”電平,并且存儲器選擇信號114為“High”電平的期間,那么時(shí)鐘控制部15可以判斷為處理器10處于對存儲器17進(jìn)行讀存取的情況。在該讀存取的情況下,時(shí)鐘控制部15對于從時(shí)鐘發(fā)生部14輸出的未停止的時(shí)鐘115,在流水線的存儲器存取期間輸出使時(shí)鐘115停止三個(gè)循環(huán)量時(shí)鐘的時(shí)鐘116。這是因?yàn)樵谧x存取時(shí)使時(shí)鐘停止的循環(huán)數(shù)是3。于是,在讀存取時(shí),在存儲器存取期間中停止處理器內(nèi)部的操作并進(jìn)行存儲器存取。
另一方面,存取控制部16根據(jù)來自命令解碼部11的寫存取信號111和讀存取信號112、以及從地址解碼部13輸出的存儲器選擇信號114,來輸出存儲器存取所需的允許寫信號{WE}117和允許讀信號{RE}118及片選信號{CS}119。
從圖3A還可知,在對存儲器17的寫存取時(shí),允許寫信號117和片選信號119在存儲器存取期間都成為“Low”電平的信號。在存儲器存取期間中,存儲器17將從時(shí)鐘發(fā)生部14輸出的時(shí)鐘115的變化作為觸發(fā)脈沖,將寫數(shù)據(jù)(D0)121寫入在存取地址(AD)120中。在圖3A中,進(jìn)行四次寫操作,所以允許寫信號117成為四個(gè)時(shí)鐘量的“Low”電平。
從圖3A可知,在讀存取時(shí),允許讀信號118和片選信號119在存儲器存取期間都成為“Low”電平的信號。存儲器17在時(shí)鐘控制部15為了使處理器的工作時(shí)鐘停止而延長的存儲器存取期間,將從時(shí)鐘發(fā)生部14輸出的時(shí)鐘115的變化作為觸發(fā)脈沖,從地址(AD)120指定的地址將讀數(shù)據(jù)(DI)122讀入到處理器內(nèi)部。
于是,實(shí)施例1的存儲器存取控制裝置在對存儲器的讀存取時(shí)和寫存取時(shí),在流水線的存儲器存取期間可以分別設(shè)定使時(shí)鐘停止的循環(huán)數(shù)。因此,在寫存取時(shí)可以進(jìn)行存取而不停止處理器的工作時(shí)鐘,所以可以提高處理器的處理能力。
(實(shí)施例2)本發(fā)明的實(shí)施例2具有實(shí)施例1的存儲器存取控制裝置,而且包括能夠任意地設(shè)定使工作時(shí)鐘停止的循環(huán)數(shù)的部件。
以下,用圖4來說明實(shí)施例2的存儲器存取控制裝置。圖4是表示實(shí)施例2的存儲器存取控制裝置的方框圖。
從圖中可知,處理器20在內(nèi)部設(shè)有命令解碼部21。命令解碼部21對輸入的命令代碼210進(jìn)行解碼并將對存儲器27的寫存取信號211和讀存取信號212輸出到讀/寫檢測部22。
讀/寫檢測部22根據(jù)從命令解碼部21輸出的寫存取信號211和讀存取信號212,判斷對存儲器27的存取是寫存取還是讀存取,輸出表示寫存取或讀存取的時(shí)鐘控制請求信號213。時(shí)鐘控制請求信號213是用于根據(jù)處理器20對存儲器27進(jìn)行寫存取還是進(jìn)行讀存取,來決定在存儲器存取時(shí)停止的循環(huán)數(shù)的信號。
地址解碼部23對命令代碼210中包含的存取地址進(jìn)行解碼,輸出與要進(jìn)行存取的存儲器27對應(yīng)的存儲器選擇信號214。
時(shí)鐘發(fā)生部24輸出處理器20的系統(tǒng)時(shí)鐘(CLK)215。系統(tǒng)時(shí)鐘(CLK)215是不停止的時(shí)鐘。
時(shí)鐘控制部25根據(jù)從讀/寫檢測部22輸出的時(shí)鐘控制請求信號213和從地址解碼部23輸出的存儲器選擇信號214,來控制時(shí)鐘215并輸出處理器20的工作時(shí)鐘(PLCK)216。時(shí)鐘控制部25在需要停止工作時(shí)鐘(PLCK)216的情況下,相對于來自時(shí)鐘發(fā)生部24的時(shí)鐘215,輸出停止設(shè)定的循環(huán)數(shù)的時(shí)鐘216。該循環(huán)數(shù)對應(yīng)于處理器20和存儲器間的流水線中的存儲器存取期間的長度。
時(shí)鐘停止循環(huán)設(shè)定部28是設(shè)定在存儲器存取時(shí)使時(shí)鐘停止時(shí)的循環(huán)數(shù)的部件。時(shí)鐘停止循環(huán)設(shè)定部28為用戶可從外部設(shè)定任意的循環(huán)數(shù)的部件。因此,可以按照處理器20和存儲器27的距離任意地設(shè)定停止的循環(huán)數(shù)。例如,在處理器20和存儲器27的距離大的情況下,可以增多停止的循環(huán)數(shù)。
因此,在時(shí)鐘控制部25需要停止時(shí)鐘的情況下,相對于來自時(shí)鐘發(fā)生部24的時(shí)鐘215,按照時(shí)鐘停止循環(huán)設(shè)定部28設(shè)定的停止循環(huán)數(shù),在流水線的存儲器存取期間輸出時(shí)鐘停止的工作時(shí)鐘216。
存取控制部26根據(jù)從命令解碼部21輸出的寫存取信號211和讀存取信號212、以及從地址解碼部23輸出的存儲器選擇信號214,在流水線的存儲器存取期間輸出存儲器存取所需的允許寫信號{WE}217和允許讀信號{RE}218及片選信號{CS}219。
然后,通過將從處理器20輸出的允許寫信號{WE}217、允許讀信號{RE}218、片選信號{CS}219、地址(AD)220、以及寫數(shù)據(jù)(DO)221輸出到存儲器27,在流水線的存儲器存取期間對存儲器27進(jìn)行存取。
下面,用圖4來說明實(shí)施例2的存儲器存取控制裝置的工作情況。
命令解碼部21在流水線的命令解碼期間對命令代碼210進(jìn)行解碼并輸出對存儲器27的寫存取信號211和讀存取信號212。讀/寫檢測部22根據(jù)從命令解碼部21輸出的寫存取信號211和讀存取信號212,輸出時(shí)鐘控制請求信號213。時(shí)鐘控制請求信號213在對存儲器27的寫存取的情況下為“Low”電平,而在讀存取的情況下為“High”電平。
地址解碼部23在流水線的命令解碼期間,對命令代碼210中包含的存取地址進(jìn)行解碼,輸出與要進(jìn)行存取的存儲器對應(yīng)的存儲器選擇信號214。在作為存取對象的存儲器是存儲器27的情況下,假設(shè)相對于存儲器27的存儲器選擇信號214為“High”電平,而在作為存取對象的存儲器是存儲器27以外的情況下,相對于存儲器27的存儲器選擇信號214為“Low”電平。
由此,如果時(shí)鐘控制請求信號213的輸出為“Low”電平,并且存儲器選擇信號214為“High”電平的期間,那么時(shí)鐘控制部25可以判斷為處理器20處于對存儲器27進(jìn)行寫存取的情況。在該寫存取的情況下,在流水線的命令解碼期間,時(shí)鐘控制部25根據(jù)時(shí)鐘停止循環(huán)設(shè)定部27設(shè)定的在寫存取時(shí)需要停止的時(shí)鐘循環(huán)數(shù),輸出對于從時(shí)鐘發(fā)生部24輸出的不停止的時(shí)鐘215施加時(shí)鐘停止控制的處理器的工作時(shí)鐘216。
如果時(shí)鐘控制請求信號213的輸出為“High”電平,并且存儲器選擇信號214為“High”電平的期間,那么時(shí)鐘控制部25可以判斷為處理器10處于對存儲器27進(jìn)行讀存取的情況。在該讀存取的情況下,時(shí)鐘控制部25根據(jù)由時(shí)鐘停止循環(huán)設(shè)定部28設(shè)定的、在讀存取時(shí)需要停止的時(shí)鐘循環(huán)數(shù),輸出對于從時(shí)鐘發(fā)生部24輸出的不停止的時(shí)鐘215施加時(shí)鐘停止控制的處理器的工作時(shí)鐘216。
另一方面,存取控制部26根據(jù)來自命令解碼部21的寫存取信號211和讀存取信號212、以及從地址解碼部23輸出的存儲器選擇信號214,來輸出存儲器存取所需的允許寫信號{WE}217和允許讀信號{RE}218及片選信號{CS}219。
在對存儲器27進(jìn)行寫存取時(shí),允許寫信號217和片選信號219在存儲器存取期間都成為“Low”電平的信號。在存儲器存取期間,存儲器27將從時(shí)鐘發(fā)生部24輸出的時(shí)鐘215的變化作為觸發(fā)脈沖,將寫數(shù)據(jù)(D0)221寫入在存取地址(AD)220中。
在讀存取時(shí),允許讀信號218和片選信號219在存儲器存取期間都成為“Low”電平的信號。通過時(shí)鐘控制部25,為了使處理器的工作時(shí)鐘停止,在延長的存儲器存取期間中將從時(shí)鐘發(fā)生部24輸出的時(shí)鐘215的變化作為觸發(fā)脈沖,根據(jù)地址(AD)220指定的地址,將讀數(shù)據(jù)(DI)222從存儲器27讀入到處理器內(nèi)部。
于是,實(shí)施例2的存儲器存取控制裝置可以通過用戶高效率地任意設(shè)定用于存儲器存取所需的時(shí)鐘循環(huán)數(shù),所以可以提高處理器的處理能力。
而且,在對存儲器的讀存取時(shí)和寫存取時(shí),在流水線的存儲器存取期間可以分別設(shè)定使時(shí)鐘停止的循環(huán)數(shù),所以可以提高處理器的處理能力。
根據(jù)實(shí)施例2,通過用戶操作可任意地改變停止的時(shí)鐘數(shù),所以根據(jù)處理器和其周邊配置的存儲器的位置關(guān)系等,可以高效率地設(shè)定存儲器存取需停止的工作時(shí)鐘的時(shí)鐘循環(huán)數(shù)。因此,可以提高處理器的處理能力而與硬件的設(shè)計(jì)無關(guān)。因此,存儲器存取控制裝置的通用性增強(qiáng)。
(實(shí)施例3)本發(fā)明的實(shí)施例3將實(shí)施例1或?qū)嵤├?中的處理器和存儲器之間通過觸發(fā)器來連接。由此,來自處理器的存取時(shí)間與必要的對存儲器的寫存取相關(guān)聯(lián),可始終以相同的定時(shí)來輸出控制信號和存取數(shù)據(jù)及寫數(shù)據(jù)。
以下,用圖5來說明實(shí)施例3的存儲器存取控制裝置。圖5是表示實(shí)施例3的存儲器存取控制裝置的方框圖。
從圖可知,處理器30在內(nèi)部設(shè)有命令解碼部31。命令解碼部31對輸入的命令代碼310進(jìn)行解碼,并將對存儲器37的寫存取信號311和讀存取312輸出到讀/寫檢測部32。
讀/寫檢測部32根據(jù)從命令解碼部31輸出的寫存取信號311和讀存取信號312,判斷對存儲器37的存取是寫存取還是讀存取,輸出表示寫存取或讀存取的時(shí)鐘控制請求信號313。時(shí)鐘控制請求信號313是用于根據(jù)處理器30對存儲器37進(jìn)行寫存取還是進(jìn)行讀存取,來決定在存儲器存取時(shí)停止的循環(huán)數(shù)的信號。
地址解碼部33對命令代碼310中包含的存取地址進(jìn)行解碼,輸出與要進(jìn)行存取的存儲器37對應(yīng)的存儲器選擇信號314。
時(shí)鐘發(fā)生部34輸出處理器30的系統(tǒng)時(shí)鐘(CLK)315。系統(tǒng)時(shí)鐘(CLK)315是不停止的時(shí)鐘。
時(shí)鐘控制部35根據(jù)從讀/寫檢測部32輸出的時(shí)鐘控制請求信號313和從地址解碼部33輸出的存儲器選擇信號314,來控制時(shí)鐘315并輸出處理器30的工作時(shí)鐘(PLCK)316。時(shí)鐘控制部35在需要停止工作時(shí)鐘(PLCK)316的情況下,相對于來自時(shí)鐘發(fā)生部34的時(shí)鐘315,輸出設(shè)定的循環(huán)數(shù)停止的時(shí)鐘316。
存取控制部36根據(jù)從命令解碼部31輸出的寫存取信號311和讀存取信號312、以及從地址解碼部33輸出的存儲器選擇信號314,在流水線的存儲器存取期間輸出存儲器存取所需的允許寫信號{WE}317和允許讀信號{RE}318及片選信號{CS}319。
處理器30和存儲器37通過觸發(fā)器38來連接。觸發(fā)器38在處理器30和存儲器37間分別相同級數(shù)地保持從處理器30輸出的允許寫信號317、允許讀信號318、片選信號319、存取地址(AD)320、以及寫數(shù)據(jù)321(DO)。而且,觸發(fā)器38將從時(shí)鐘發(fā)生部34輸出的時(shí)鐘315作為觸發(fā)脈沖,輸出允許寫信號{WE_Q}323、允許讀信號{RE_Q}324、片選信號{CS_Q}325、地址(AD_Q)326、寫數(shù)據(jù)(DO_Q)327。
然后,在對存儲器37的寫存取時(shí),存儲器37根據(jù)從觸發(fā)器38輸出的允許寫信號{WE_Q}323、允許讀信號{RE_Q}324、片選信號{CS_Q}325、地址(AD_Q)326、寫數(shù)據(jù)(DO_Q)327來進(jìn)行存取。然后,存儲器37將從時(shí)鐘發(fā)生部34輸出的時(shí)鐘315的變化作為觸發(fā)脈沖,在存取地址(AD_Q)326中寫入寫數(shù)據(jù)(DO_Q)327。
下面,對于上述結(jié)構(gòu)的存儲器存取控制裝置,用圖6、圖7、圖8來說明讀存取時(shí)使時(shí)鐘停止的循環(huán)數(shù)為0、讀存取時(shí)使時(shí)鐘停止的循環(huán)數(shù)為3個(gè)循環(huán),進(jìn)行觸發(fā)器的級數(shù)為1級的形態(tài)中的存儲器存取情況下的操作。
圖6是表示實(shí)施例3的存儲器存取控制裝置一例的圖。在圖6的例中,在處理器30和存儲器37之間連接1級的觸發(fā)器48。在圖6中,對于與圖5中說明過的部分相同的部分附以相同的標(biāo)號,并省略說明。
圖7、圖8是表示本發(fā)明實(shí)施例3的操作的定時(shí)圖。在圖7、圖8中還表示處理器包括的流水線。F是命令取出期間,D是命令解碼期間,MA是存儲器存取期間,EX是執(zhí)行期間。
命令解碼部31在流水線的命令解碼期間對命令代碼310進(jìn)行解碼并輸出對存儲器37的寫存取信號311和讀存取信號312。讀/寫檢測部32根據(jù)從命令解碼部31輸出的寫存取信號311和讀存取信號312,輸出時(shí)鐘控制請求信號313。時(shí)鐘控制請求信號313在對存儲器37的寫存取的情況下為“Low”電平,而在讀存取的情況下為“High”電平。
地址解碼部33在流水線的命令解碼期間,對命令代碼310中包含的存取地址進(jìn)行解碼,輸出與要進(jìn)行存取的存儲器對應(yīng)的存儲器選擇信號314。在作為存取對象的存儲器是存儲器37的情況下,假設(shè)相對于存儲器37的存儲器選擇信號313為“High”電平,而在作為存取對象的存儲器是存儲器37以外的情況下,相對于存儲器37的存儲器選擇信號313為“Low”電平。
由此,如果時(shí)鐘控制請求信號313的輸出為“Low”電平,并且存儲器選擇信號314為“High”電平的期間,那么時(shí)鐘控制部35可以判斷為處理器30處于對存儲器37進(jìn)行寫存取的情況。在該寫存取的情況下,在流水線的命令解碼期間,時(shí)鐘控制部35對于從時(shí)鐘發(fā)生部34輸出的不停止的時(shí)鐘315,輸出處理器的工作時(shí)鐘316而不在處理器的工作時(shí)鐘中施加停止控制。這是因?yàn)樵趯懘嫒r(shí),時(shí)鐘停止的循環(huán)數(shù)為0。
如果時(shí)鐘控制請求信號313的輸出為“High”電平,并且存儲器選擇信號314為“High”電平的期間,那么時(shí)鐘控制部35可以判斷為處理器30處于對存儲器37進(jìn)行讀存取的情況。在該讀存取的情況下,時(shí)鐘控制部35相對于從時(shí)鐘發(fā)生部34輸出的不停止的時(shí)鐘315,在流水線的存儲器存取期間輸出使時(shí)鐘315停止3個(gè)循環(huán)量時(shí)鐘的時(shí)鐘316。這是因?yàn)樵谧x存取時(shí)使時(shí)鐘停止的循環(huán)數(shù)為3。于是,在讀存取時(shí),在存儲器存取期間停止處理器內(nèi)部的操作,進(jìn)行存儲器存取。
另一方面,存取控制部36根據(jù)來自命令解碼部31的寫存取信號311和讀存取信號312、以及從地址解碼部33輸出的存儲器選擇信號314,來輸出存儲器存取所需的允許寫信號{WE}317和允許讀信號{RE}318及片選信號{CS}319。
如圖7所示,在對存儲器37進(jìn)行寫存取時(shí),允許寫信號317和片選信號319在存儲器存取期間都成為“Low”電平的信號。而且,允許寫信號317、片選信號319和存取地址(AD)320及寫數(shù)據(jù)(DO)321以時(shí)鐘315的上升沿作為觸發(fā)脈沖,按相同的定時(shí)由觸發(fā)器48鎖存、輸出。
從圖7可知,在對存儲器37進(jìn)行寫存取時(shí),允許寫信號323和片選信號325在存儲器存取期間都成為“Low電平的信號。在存儲器存取期間,將從觸發(fā)器48輸出的允許寫信號{WE_Q}323和片選信號{CS_Q}325以及觀察到錯(cuò)開1個(gè)循環(huán)的存儲器存取期間的時(shí)鐘325的變化作為觸發(fā)脈沖,在存儲器37中的存取地址(AD_Q)326所示的地址中寫入寫數(shù)據(jù)327(DO_Q)。
下面說明上述的所謂的觀察后錯(cuò)開1個(gè)循環(huán)。在圖7中,在存儲器37和處理器30之間插入觸發(fā)器48的情況下,開始的寫操作通常由MA(0)來執(zhí)行。但是,將觸發(fā)器48在存儲器37和處理器30之間插入一級的情況下,由流水線的EX(0)來執(zhí)行。即,在從流水線觀察到處理器30時(shí),對存儲器37的寫操作實(shí)際上在錯(cuò)開1個(gè)循環(huán)的EX(0)期間執(zhí)行。因此,本實(shí)施例的存儲器存取與原來進(jìn)行存取的MA(0)期間錯(cuò)開。將這種情況稱為觀察后錯(cuò)開1個(gè)循環(huán)。
從圖8可知,在對存儲器37的讀存取時(shí),在通過時(shí)鐘控制部35為了停止處理器的工作時(shí)鐘而延長的存儲器存取期間中,允許寫信號318和片選信號319都成為“Low”信號。而且,允許寫信號318、片選信號319和存取地址(AD)32以時(shí)鐘315的上升沿作為觸發(fā)脈沖,按相同的定時(shí)由觸發(fā)器48鎖存。處理器30將觀察到作為觸發(fā)器48的輸出的、允許寫信號{RE_Q}324和片選信號{CS_Q}325以及觀察到錯(cuò)開1個(gè)循環(huán)的存儲器存取期間的時(shí)鐘314的變化作為觸發(fā)脈沖,根據(jù)來自存儲器37的由地址(AD_Q)326所示的地址將讀數(shù)據(jù)(DI)322寫入到處理器內(nèi)部。
于是,本實(shí)施例的存儲器存取控制裝置通過來自處理器的存取時(shí)間與必要的對存儲器的寫存取相關(guān)聯(lián),通過觸發(fā)器將處理器和存儲器之間相連接,可始終按相同的定時(shí)來輸出控制信號和存取數(shù)據(jù)及寫數(shù)據(jù)。因此,通過處理器和存儲器間的延長,可以避免因數(shù)據(jù)和控制信號的定時(shí)偏差而使對存儲器的寫入出錯(cuò),并且可以不停止處理器的工作時(shí)鐘來進(jìn)行存取,所以可以提高處理器的處理能力。
特別是根據(jù)實(shí)施例3,即使對于遠(yuǎn)離處理器配置的存儲器進(jìn)行寫存取,也可以對存儲器進(jìn)行存取而不停止處理器的工作時(shí)鐘。由此,可以提高處理器的處理能力。
具體地說,處理器30用于對于存儲器37進(jìn)行存取的信號{WE}、{CS}、(AD)、(DO)等具有各自不同的布線延長,在到達(dá)存儲器37的情況下,例如存儲器37前的(AD)的布線延長處于終端,(DO)的布線延長幾乎沒有的情況下,即使以相同的定時(shí)從處理器30輸出(AD)和(DO)的情況下,在到達(dá)存儲器37時(shí)(AD)和(DO)的定時(shí)錯(cuò)開,有在無意義的地址中寫入數(shù)據(jù)的危險(xiǎn)。特別是如果處理器30和存儲器37間的布線長,那么發(fā)生這種問題的可能性就更大。但是,根據(jù)實(shí)施例3,設(shè)有觸發(fā)器38,所以即使處理器30和存儲器37之間的布線增長,按相同的定時(shí)也可以使用于處理器30對存儲器37進(jìn)行存取的信號{WE}、{CS}、(AD)、(DO)等到達(dá)存儲器37。由此,防止發(fā)生上述的問題。
(實(shí)施例4)在實(shí)施例4中,說明采用包括實(shí)施例1、實(shí)施例2和實(shí)施例3所示的存儲器存取控制裝置的處理器的移動臺裝置。圖9是表示本實(shí)施例的移動臺裝置的結(jié)構(gòu)方框圖。
如圖所示,移動臺裝置50包括天線51、接收部52、發(fā)送部53、解調(diào)部54、調(diào)制部55、解碼處理部56、編碼處理部57、話音編解碼部58、數(shù)據(jù)輸入輸出部59、揚(yáng)聲器60、以及話筒61。解碼處理部56包括處理器561、存儲器562、以及信號處理電路563,編碼處理部57包括處理器571、存儲器572、以及信號處理電路573。
接收部52對于經(jīng)天線裝置51接收到的接收信號進(jìn)行下變頻等無線接收處理。解調(diào)部54對于接收部52的輸出進(jìn)行CDMA等的規(guī)定的解調(diào)處理。在調(diào)制部55中設(shè)置擴(kuò)頻裝置551,所以可以適用于CDMA通信。
在解碼處理部56中,處理器561通過存儲器562在信號處理電路563間進(jìn)行接收數(shù)據(jù)的解碼處理。此時(shí)從處理器561對存儲器562的存取使用實(shí)施例1、實(shí)施例2或?qū)嵤├?所示的存儲器存取控制裝置來進(jìn)行。解碼處理部56解碼過的數(shù)據(jù)被輸出到話音編解碼部58和數(shù)據(jù)輸入輸出裝置59。
話音編解碼部58對解碼處理部56的輸出中的話音信號進(jìn)行解碼,從揚(yáng)聲器60發(fā)出解碼過的話音。數(shù)據(jù)輸入輸出部59對解碼處理部的輸出的對話音信號以外的信號進(jìn)行解碼,獲得接收數(shù)據(jù)。
話音編解碼部58對通過話筒61取入的話音信號進(jìn)行編碼,輸出到編碼處理部57。數(shù)據(jù)輸入輸出部59取出話音信號以外的發(fā)送信號,輸出到編碼處理部57。
在編碼處理部57中,處理器571通過存儲器572在信號處理電路573間進(jìn)行數(shù)據(jù)的解碼處理。此時(shí)的從處理器571對存儲器572的存取使用實(shí)施例1、實(shí)施例2或?qū)嵤├?所示的存儲器存取控制裝置來進(jìn)行。編碼處理部57編碼過的數(shù)據(jù)被輸出到調(diào)制部55。
調(diào)制部55對來自編碼處理部57的輸出進(jìn)行CDMA等的規(guī)定的調(diào)制處理,輸出到發(fā)送部53。此外,在解調(diào)部54中設(shè)置解擴(kuò)裝置541,所以可以適用于CDMA通信。
發(fā)送部53對調(diào)制部55的輸出信號進(jìn)行上變頻等規(guī)定的無線發(fā)送處理,經(jīng)天線51進(jìn)行發(fā)送。
下面用圖9來說明上述結(jié)構(gòu)的移動臺裝置50的發(fā)送時(shí)的工作情況。話音發(fā)送時(shí),將從話筒61取入的話音信號進(jìn)行AD變換并送至話音編解碼部58。AD變換過的話音信號由話音編解碼部58進(jìn)行編碼,該編碼數(shù)據(jù)被輸入到編碼處理處理部57。然后,編碼數(shù)據(jù)在處理器571和信號處理電路573之間被卷積編碼。進(jìn)而,將卷積編碼過的數(shù)據(jù)進(jìn)行速率匹配處理,實(shí)施重復(fù)處理或刪截處理。然后,通過交織來進(jìn)行數(shù)據(jù)的排列交換,被輸出到調(diào)制部55。
此時(shí),處理器571和信號處理電路573間的數(shù)據(jù)輸入輸出通過存儲器572來進(jìn)行。在此時(shí)的從處理器571到存儲器572的存取中,使用實(shí)施例1、實(shí)施例2或?qū)嵤├?所示的存儲器存取控制裝置來進(jìn)行。
在排列交換過的數(shù)據(jù)由調(diào)制部55進(jìn)行數(shù)字調(diào)制后,進(jìn)行DA變換并輸出到發(fā)送部53。數(shù)值調(diào)制過的數(shù)據(jù)在發(fā)送部53中被變換為無線信號,經(jīng)天線51被無線發(fā)送。
另一方面,在非話音數(shù)據(jù)的發(fā)送時(shí),通過數(shù)據(jù)輸入輸出部59輸入的非話音數(shù)據(jù)在編碼處理部57中按照數(shù)據(jù)的傳送速度來實(shí)施卷積編碼處理等的糾錯(cuò)編碼處理。將速率匹配和交織過的非話音數(shù)據(jù)進(jìn)行與上述話音數(shù)據(jù)處理相同的處理,并被無線發(fā)送。
下面說明接收時(shí)的工作情況。通過天線51接收到的電波由接收部52實(shí)施下變頻、AD變換等規(guī)定的無線接收處理,并輸出到解調(diào)部54。進(jìn)行過無線接收處理的數(shù)據(jù)在解調(diào)部54中進(jìn)行解調(diào),并輸出到解碼處理部56。解調(diào)過的數(shù)據(jù)在解碼處理部56中在處理器561和信號處理電路563之間進(jìn)行解交織,與發(fā)送時(shí)的交織相反地排列交換。而且,在將解交織過的數(shù)據(jù)進(jìn)行速率匹配處理,實(shí)施維特比解碼等糾錯(cuò)處理后,在數(shù)據(jù)為話音數(shù)據(jù)的情況下被輸出到話音編解碼部68。
在非話音數(shù)據(jù)的情況下,被輸出到數(shù)據(jù)輸入輸出部59。此時(shí),處理器561和信號處理電路563間的數(shù)據(jù)輸入輸出通過存儲器562來進(jìn)行。在此時(shí)的從處理器561對存儲器562的存取中,使用實(shí)施例1、實(shí)施例2或?qū)嵤├?所示的存儲器存取控制裝置來進(jìn)行。
然后,話音數(shù)據(jù)由話音編解碼部58進(jìn)行解碼,通過揚(yáng)聲器60輸出話音。非話音數(shù)據(jù)通過數(shù)據(jù)輸入輸出部59被輸出到外部。
于是,實(shí)施例4的移動臺裝置50對于與非話音數(shù)據(jù)有關(guān)的解碼處理部和編碼處理部,分別利用包括實(shí)施例1、實(shí)施例2和實(shí)施例3的存儲器存取控制裝置的處理器,可以進(jìn)行高速的存儲器存取。由此,可以獲得能夠進(jìn)行高速處理的移動臺裝置。
實(shí)施例4在調(diào)制部55中包括擴(kuò)頻裝置542,在解調(diào)部54中包括解擴(kuò)裝置541,所以可以適用于CDMA通信。
本說明書基于2000年8月30日申請的(日本)特愿2000-261817,其內(nèi)容全部包含于此。
產(chǎn)業(yè)上的可利用性如以上說明,根據(jù)本發(fā)明,在需要處理器內(nèi)部停止時(shí)鐘來進(jìn)行存儲器存取的存儲器和進(jìn)行存取的情況下,通過采用在寫存取時(shí)和讀存取時(shí)包括分別設(shè)定使處理器的工作時(shí)鐘停止的循環(huán)數(shù)來進(jìn)行存儲器存取的控制部的結(jié)構(gòu),能夠在寫存取時(shí)進(jìn)行存取而不停止處理器的工作時(shí)鐘,所以可以提高處理器的處理能力。
權(quán)利要求
1.一種存儲器存取控制裝置,包括檢測部,檢測從處理器對存儲器的存取請求是寫入請求還是讀出請求,并輸出與該檢測結(jié)果對應(yīng)的時(shí)鐘控制請求信號;以及時(shí)鐘控制部,在所述時(shí)鐘控制請求信號表示對所述存儲器的讀出請求的情況下,使所述處理器的工作時(shí)鐘停止規(guī)定的時(shí)鐘循環(huán)數(shù),而在所述時(shí)鐘控制請求信號表示從所述處理器對所述存儲器的寫入請求的情況下,不停止所述處理器的工作時(shí)鐘;其特征在于,在所述處理器對所述存儲器進(jìn)行存取時(shí),所述處理器按所述時(shí)鐘控制部控制的工作時(shí)鐘來進(jìn)行工作。
2.如權(quán)利要求1所述的存儲器存取控制裝置,其特征在于,包括任意設(shè)定使所述處理器的工作時(shí)鐘停止的時(shí)鐘循環(huán)數(shù)的時(shí)鐘停止循環(huán)設(shè)定部,所述時(shí)鐘控制部使所述工作時(shí)鐘停止設(shè)定于所述時(shí)鐘停止循環(huán)設(shè)定部中的所述停止的時(shí)鐘循環(huán)數(shù)。
3.如權(quán)利要求1所述的存儲器存取控制裝置,其特征在于,包括觸發(fā)器,分別以相同的級數(shù)保持從所述處理器輸出的、對所述存儲器進(jìn)行存取所需的控制信號和對所述存儲器的存取地址及對所述存儲器的寫入數(shù)據(jù),并輸出到所述存儲器。
4.如權(quán)利要求2所述的存儲器存取控制裝置,其特征在于,所述處理器和所述存儲器的距離越大,所述停止的時(shí)鐘循環(huán)數(shù)越多。
5.一種存儲器存取控制裝置,包括檢測部,檢測從處理器對存儲器的存取請求是寫入請求還是讀出請求,并輸出與該檢測結(jié)果對應(yīng)的時(shí)鐘控制請求信號;以及時(shí)鐘控制部,按照所述時(shí)鐘控制請求信號是表示對所述存儲器的讀出請求的情況還是所述時(shí)鐘控制請求信號表示從所述處理器對所述存儲器的寫入請求的情況,將所述處理器的工作時(shí)鐘停止分別設(shè)定的規(guī)定的時(shí)鐘循環(huán)數(shù);其特征在于,在所述處理器對所述存儲器進(jìn)行存取時(shí),所述處理器按所述時(shí)鐘控制部控制的工作時(shí)鐘來進(jìn)行工作。
6.如權(quán)利要求5所述的存儲器存取控制裝置,其特征在于,包括任意設(shè)定使所述處理器的工作時(shí)鐘停止的時(shí)鐘循環(huán)數(shù)的時(shí)鐘停止循環(huán)設(shè)定部,所述時(shí)鐘控制部使所述工作時(shí)鐘停止設(shè)定于所述時(shí)鐘停止循環(huán)設(shè)定部中的所述停止的時(shí)鐘循環(huán)數(shù)。
7.如權(quán)利要求5所述的存儲器存取控制裝置,其特征在于,包括觸發(fā)器,分別以相同的級數(shù)保持從所述處理器輸出的對所述存儲器進(jìn)行存取所需的控制信號、對所述存儲器的存取地址和對所述存儲器的寫入數(shù)據(jù),并輸出到所述存儲器。
8.一種存儲器存取控制方法,其特征在于,在處理器對存儲器進(jìn)行存取時(shí),檢測從所述處理器對所述存儲器的存取請求是寫入請求還是讀出請求,所述處理器按所述時(shí)鐘控制部控制的工作時(shí)鐘來工作,以便在所述存取請求表示對所述存儲器的讀出請求的情況下,將所述處理器的工作時(shí)鐘停止規(guī)定的時(shí)鐘循環(huán)數(shù),而在所述時(shí)鐘控制請求信號表示從所述處理器對所述存儲器的寫入請求的情況下,不停止所述處理器的工作時(shí)鐘。
9.如權(quán)利要求9所述的存儲器存取控制方法,其特征在于,使用觸發(fā)器,分別以相同的級數(shù)保持從所述處理器輸出的對所述存儲器進(jìn)行存取所需的控制信號、對所述存儲器的存取地址和對所述存儲器的寫入數(shù)據(jù),并從所述觸發(fā)器向所述存儲器輸出所述控制信號、對所述存儲器的存取地址和對所述存儲器的寫入數(shù)據(jù)。
10.一種移動臺裝置,其特征在于,包括通過存儲器對接收數(shù)據(jù)進(jìn)行解碼的處理器,對所述處理器和所述存儲器采用權(quán)利要求8所述的存儲器存取控制方法。
11.一種移動臺裝置,其特征在于,包括通過存儲器對發(fā)送數(shù)據(jù)進(jìn)行編碼的處理器,對所述處理器和所述存儲器采用權(quán)利要求8所述的存儲器存取控制方法。
全文摘要
本發(fā)明提供一種存儲器存取控制裝置,檢測從處理器(10)對存儲器(17)的存取請求是寫入請求還是讀出請求,在存取請求表示對存儲器(17)的讀出請求的情況下,將處理器(10)的工作時(shí)鐘停止規(guī)定的時(shí)鐘循環(huán)數(shù),而在時(shí)鐘控制請求信號表示從處理器(10)對存儲器(17)的寫入請求的情況下,不停止處理器(10)的工作時(shí)鐘。
文檔編號G06F12/00GK1388928SQ01802556
公開日2003年1月1日 申請日期2001年8月6日 優(yōu)先權(quán)日2000年8月30日
發(fā)明者池田徹哉, 澤井壽承, 岡本稔 申請人:松下電器產(chǎn)業(yè)株式會社
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
1
鄯善县| 广饶县| 玉田县| 平利县| 承德县| 清流县| 襄垣县| 奇台县| 礼泉县| 千阳县| 罗江县| 邹平县| 沂南县| 莱芜市| 镇江市| 姚安县| 永清县| 绥化市| 霸州市| 南郑县| 游戏| 贵港市| 鞍山市| 嘉祥县| 布拖县| 阆中市| 廊坊市| 开化县| 明水县| 通城县| 嘉祥县| 古田县| 安阳县| 扎兰屯市| 利辛县| 西华县| 海安县| 峡江县| 绍兴市| 四会市| 嫩江县|