两个人的电影免费视频_国产精品久久久久久久久成人_97视频在线观看播放_久久这里只有精品777_亚洲熟女少妇二三区_4438x8成人网亚洲av_内谢国产内射夫妻免费视频_人妻精品久久久久中国字幕

可重配置發(fā)射機和雙模驅(qū)動器及其系統(tǒng)的制作方法_3

文檔序號:10371519閱讀:來源:國知局
2以及邏輯單元2針對數(shù)據(jù)執(zhí)行較高階預(yù)加強均衡,以便驅(qū)動差分預(yù)驅(qū)動器/驅(qū)動器。例如,EQ MUX I和S2D I邏輯單元I和EQ MUX 2和S2D 2邏輯單元2利用差分均衡來應(yīng)用3-抽頭預(yù)加強(S卩,一個前光標(biāo)和一個后光標(biāo))。在此實施例中,串行化器I向差分預(yù)驅(qū)動器/驅(qū)動器提供作為第一輸入的經(jīng)串行化的輸出D(n)和D(n-l),而串行化器2向差分預(yù)驅(qū)動器/驅(qū)動器提供作為第二輸入的經(jīng)串行化的輸出D(n)和D(n+1)。
[0050]在一個實施例中,第一單端預(yù)驅(qū)動器/驅(qū)動器和第二單端預(yù)驅(qū)動器/驅(qū)動器在第一電源Vddq下操作,而差分預(yù)驅(qū)動器和電路的剩余部分在第二電源Vcc上操作,其中,第一電源具有高于第二電源的電壓電平的電壓電平。在這種實施例中,第一單端驅(qū)動器和第二單端驅(qū)動器輸出比差分驅(qū)動器的信號擺幅更高的擺幅信號。在一個實施例中,調(diào)節(jié)器分別為差分驅(qū)動器和單端預(yù)驅(qū)動器/驅(qū)動器提供經(jīng)調(diào)節(jié)的電壓Vs和VSSHI。在一個實施例中,當(dāng)禁用差分驅(qū)動器時,其晶體管中的一些晶體管經(jīng)Vsshi偏置,以便免受來自第一電源的電氣過應(yīng)力(EOS)。在一個實施例中,當(dāng)禁用第一單端預(yù)驅(qū)動器/驅(qū)動器和第二單端預(yù)驅(qū)動器/驅(qū)動器時,其晶體管中的一些晶體管經(jīng)Vsshi偏置,以便使其免受來自第一電源的潛在E0S。
[0051 ]在一個實施例中,時鐘單元提供發(fā)射機時鐘(TX CLK)和接收機時鐘(RX CLK)。在一個實施例中,時鐘單元包括鎖相環(huán)(PLL)、延遲鎖定環(huán)(DLL)、倍頻器(Mult.)、以及相位插值器(PI)(例如,四個PI)。在一個實施例中,PLL是LC-PLL(電感器-電容器PLL)。在其它實施例中,可以使用其它類型的PLL。在一個實施例中,來自倍頻器的輸出是發(fā)射機的時鐘源,并且每一個PI生成針對其相對應(yīng)的接收機的時鐘信號。在此例子中,四條巷道被示出為巷道
[O]至巷道[3]。每一個巷道包括雙模收發(fā)機。在這里,雙模TX 201和雙模RX 202在巷道[O]中。標(biāo)記為“TX CLK”和“RX CLK”的框包括向其相應(yīng)的發(fā)射機和接收機提供Tclk和Rclk的占空比校正和時鐘緩沖器。雙模RX 202包括從TLl和TL2接收數(shù)據(jù)并且生成用于下游處理的Rdata雙模接收機。
[0052]圖3(A)示出了根據(jù)本公開內(nèi)容的一個實施例的雙模發(fā)射機驅(qū)動器的電路級架構(gòu)300。應(yīng)當(dāng)指出的是,圖3(A)中具有與任何其它圖中的元件相同的附圖標(biāo)記(或名稱)的那些元件可以以類似于所描述的方式的任何方式來操作或運行,但不限于此。
[0053]在一個實施例中,架構(gòu)300中的所有晶體管都是薄柵極氧化物晶體管。在一個實施例中,通過使器件共源共柵并且提供適當(dāng)?shù)臇艠O偏置以限制晶體管的柵極、源極、以及漏極中的任何兩個端子之間的電壓差來實現(xiàn)高電壓容差。在一個實施例中,僅僅使用有源器件實現(xiàn)終端,以便降低面積和焊盤電容。在這里,差分驅(qū)動器中的上推、下拉以及均衡開關(guān)NMOS器件示出了用于小擺幅差分發(fā)射機模式的終端電路。第一上推(PU)和第一下拉(PD)驅(qū)動器示出了用于大擺幅單端發(fā)射機模式的終端電路。在此例子中,示出了第一PU預(yù)驅(qū)動器、第一H)預(yù)驅(qū)動器、第一PU驅(qū)動器、以及第一PD驅(qū)動器的64個單元引腳;并且示出了差分驅(qū)動器的32個單元引腳。圖3(A)中標(biāo)記為“信號I/信號2”(例如,VDDQ/DPU)的信號指分別當(dāng)啟用差分驅(qū)動器時和當(dāng)啟用第一單端驅(qū)動器和第二單端驅(qū)動器時所提供的信號。例如,當(dāng)啟用差分驅(qū)動器時,則向器件提供信號I,以及當(dāng)啟用第一單端驅(qū)動器和第二單端驅(qū)動器時,則向器件提供信號2。
[0054]在一個實施例中,第一PU驅(qū)動器包括P-類型器件MPl、MP2、MP3、以及MP4;以及η-類型器件MNNl。在一個實施例中,MPl、ΜΡ3、以及MNNl串聯(lián)耦合,使得MPl的源極端子耦合到第一電源Vddci,而MNNl的源極端子親合到第一焊盤(其提供信號OUTp)。在一個實施例中,因為MP3經(jīng)偏置為0N(MP3位于三極管區(qū)中),所以MNNl是二極管連接型晶體管。在這種實施例中,MP3的柵極端子由Vs或Vsshi偏置(取決于是否打開了差分驅(qū)動器或是否打開了第一單端驅(qū)動器和第二單端驅(qū)動器)。在這里,MP3和MP4是在其三極管區(qū)中操作并且向所述設(shè)計提供高電壓容差的共源共柵器件。在一個實施例中,Vs或Vsshi由調(diào)節(jié)器生成。在一個實施例中,MP3、MP4、以及MNNl—起形成用于PU終端的線性化電阻器。
[0055]在一個實施例中,由第一HJ預(yù)驅(qū)動器向驅(qū)動晶體管MPl和MP2提供PU數(shù)據(jù)Dpu(例如,在0.2V至1.2V的范圍內(nèi))。在一個實施例中,當(dāng)啟用差分驅(qū)動器時,MPl和MP2的柵極端子由Vddq驅(qū)動,以便關(guān)閉第一PU驅(qū)動器,而MP3和MP4的柵極端子由用于高電壓容差的Vs驅(qū)動。在一個實施例中,當(dāng)禁用差分驅(qū)動器并且啟用第一單端驅(qū)動器和第二單端驅(qū)動器時,則MPl和MP2的柵極端子由Dpu驅(qū)動,而MP3和MP4的柵極端子由用于高電壓容差的Vsshi (例如,0.2 V)驅(qū)動。
[0056]在一個實施例中,第一PD驅(qū)動器包括:η-類型器件麗1、麗2、麗3、以及麗4 ;以及ρ-類型器件MPPl。在一個實施例中,麗1、麗3、以及MPPl串聯(lián)耦合,使得麗I的源極端子耦合到地,而MPPl的源極端子耦合到第一焊盤(其提供信號OUTp)。在一個實施例中,因為ΜΝ3經(jīng)偏置為0Ν(ΜΝ3位于三極管區(qū)中),所以MPPl是二極管連接型晶體管。在這種實施例中,ΜΝ3的柵極端子由Vcc(即,第二電源,例如,IV)偏置。在這里,麗3和ΜΝ4是在其三極管區(qū)中操作并且向所述設(shè)計提供高電壓容差的共源共柵器件。在一個實施例中,ΜΝ3、ΜΝ4、以及MPPl—起形成H)終端的線性化電阻器。
[0057]在一個實施例中,由第一H)預(yù)驅(qū)動器向驅(qū)動晶體管麗I和麗2提供H)數(shù)據(jù)Dpd(例如,在OV至IV的范圍內(nèi))。在一個實施例中,當(dāng)啟用差分驅(qū)動器時,MNl和MN2的柵極端子由地(gnd)驅(qū)動以便使第一 H)驅(qū)動器開啟0FF,而MN3和MN4的柵極端子由用于高電壓容差的Vcc驅(qū)動。在一個實施例中,當(dāng)禁用差分驅(qū)動器并且啟用第一單端驅(qū)動器和第二單端驅(qū)動器時,麗I和MN2的柵極端子由Dpd驅(qū)動,而MN3和麗4的柵極端子由用于高電壓容差的VCC(例如,IV)驅(qū)動。在一個實施例中,獨立的PU和PD控制容許第一單端驅(qū)動器和第二單端驅(qū)動器兩者滿足各個I/O接口標(biāo)準(zhǔn)的要求,包括終端值、線性度、推-拉匹配和擺幅要求。
[0058]圖3(B)和圖3(C)示出了來自第一PU和H)驅(qū)動器的高度線性的終端電阻。圖3(B)示出了當(dāng)?shù)谝缓副P上的輸出電壓改變時針對第一 ro和PU驅(qū)動器的在第一焊盤處測量的DC電流(Idc)。圖3(C)示出了當(dāng)?shù)谝缓副P上的輸出電壓改變時第一單端驅(qū)動器的終端電阻(以O(shè)hms計算)。在此繪圖中,在第一驅(qū)動器輸出操作電壓從0.6V到1.15V變化期間,終端電阻變化在10%內(nèi)。
[0059]第一PU和ro驅(qū)動器有數(shù)個技術(shù)效果。例如,互補型P/N三極管和二極管耦合型器件在沒有用于高電壓容差的額外偏置的情況下能夠?qū)崿F(xiàn)電阻線性化;與常規(guī)無源終端方案相比降低了;降低了電阻工藝變化;以及降低了第一焊盤和第二焊盤上的電容。
[0060]在一個實施例中,第一PU預(yù)驅(qū)動器包括P-類型器件MPul、MPu2、以及MPu3; η型器件MNul、MNu2、MNu3、以及MNu4;以及兩個反相器il和i2。在一個實施例中,反相器il和反相器i2由Vcc(即,第二電源)供電。當(dāng)啟用第一單端驅(qū)動器時,則反相器il接收作為數(shù)據(jù)Dpu向第一 PU驅(qū)動器提供的數(shù)據(jù)Dfd。在此實施例中,MNu2的柵極端子由Vcc偏置,MPul和MPu2的源極端子由Vddq偏置,以及MNu2和MNu4的源極端子由Vsshi偏置。在一個實施例中,當(dāng)啟用差分驅(qū)動器時,通過假設(shè)Vddq-VcK | Vtp | (即,薄柵極氧化物PMOS閾值電壓),通過MPu3將MPul的柵極端子耦合到Vcc以便使MPu I開啟OFF。在一個實施例中,晶體管MPu 1、MPu2、MNu 1、MNu2、和MNu2、以及MNu4;以及反相器i2—起實現(xiàn)共源共柵電平位移器(LS),所述共源共柵電平位移器(LS)僅僅使用薄柵極氧化物器件能夠?qū)崿F(xiàn)高電壓容差。在這里,MNul和MNu2是共源共柵器件。
[0061]在一個實施例中,第一PD預(yù)驅(qū)動器包括一連串的反相器(invl、inv2和inv3),所述一連串的反相器(irwl、inv2和inv3)向第一 H)驅(qū)動器提供輸入并且匹配第一 PU預(yù)驅(qū)動器的延遲。在一個實施例中,反相器由第二電源Vcc供電。在一個實施例中,invl接收VCC(當(dāng)啟用差分驅(qū)動器時)或Dfd(當(dāng)啟用第一單端驅(qū)動器和第二單端驅(qū)動器時)并且向第一 H)驅(qū)動器提供gnd或Dpd。在一個實施例中,調(diào)節(jié)器包括放大器(AMP),所述放大器(AMP)由第二電源Vcc供電并且根據(jù)參考電壓Vref生成Vs或Vsshi,其中,Cd是去親合電容器。在其它實施例中,可使用用于調(diào)節(jié)器的其它實施方式。
[0062]在一個實施例中,差分驅(qū)動器分別驅(qū)動第一焊盤和第二焊盤上的差分輸出(S卩,差分信號OUTp和OUTn)。在一個實施例中,差分驅(qū)動器包括η-類型器件MNll、MN12、麗13、MN14、麗15、麗16、麗17、以及麗18;以及共模電容器C?,如所示出的。在這里,麗11和麗12是上拉器件;MN13和麗14是下推器件;當(dāng)啟用差分驅(qū)動器時,MN15和MN16始終為0N;MN17和MN18是均衡開關(guān),所述均衡開關(guān)用以借助上推和下拉器件對信號OUTp和OUTn執(zhí)行差分均衡。在一個實施例中,當(dāng)禁用差分驅(qū)動器時,MN13和MN14在Vcc下被偏置并且變成用于高電壓容差的共源共柵器件,并且MN15和MN16在地處被偏置以便關(guān)斷下拉路徑。在一個實施例中,當(dāng)啟用差分驅(qū)動器時,MNl 7和MNl 8由Dsw控制,否則當(dāng)啟用第一單端驅(qū)動器和第二單端驅(qū)動器時,MNl 7和MN18的柵極端子耦合到VSSHI。在一個實施例中,當(dāng)啟用差分驅(qū)動器時,所述差分驅(qū)動器接收數(shù)據(jù)Dp和Dn。在一個實施例中,當(dāng)禁用差分驅(qū)動器時,所述差分驅(qū)動器接收信號VSSH1、VCC、以及gnd,如所示出的。在一個實施例中,當(dāng)收發(fā)機處于差分接收機模式時,如圖5A-B中所示出地對差分驅(qū)動器進行配置。
[0063]圖4示出了根據(jù)本公開內(nèi)容的一個實施例的具有發(fā)射機均衡控制和電流補償?shù)碾娐?00。應(yīng)當(dāng)指出的是,圖4具有與任何其它圖中的元件相同的附圖標(biāo)記(或名稱)的那些元件可以以類似于所描述的方式的任何方式來操作或運行,但不限于此。
[0064]電路400示出了根據(jù)一個實施例的用于借助差分預(yù)加強來實現(xiàn)均衡邏輯功能的可配置邏輯框。在一個實施例中,電路400包括圖1中的EQ MUX 1、邏輯1、以及串行化器I的實施方式,圖1中的EQ MUX 1、邏輯1、以及串行化器I向差分驅(qū)動器提供信號輸入。在一個實施例中,EQ MUX I和邏輯I功能由并聯(lián)共源共柵CMOS電路合并,所述并聯(lián)共源共柵CMOS電路以大致匹配的延遲實現(xiàn)AND、緩沖(BUF)、以及XNOR功能,以便滿足2:1串行化器定時限制。根據(jù)一個實施例,圖4中示出了 AND/BUF和XNOR電路。在這里,信號名稱或邏輯功能上方的橫線指示取反(inverse)。
[0065]由于安置在2:1串行化器之前的這些邏輯電路是基于信號流的,所以數(shù)據(jù)下標(biāo)記號由分別意指‘偶數(shù)’、‘奇數(shù)’或‘偶數(shù)或奇數(shù)’數(shù)據(jù)流的‘E’、‘0’、或‘E/0’突出顯示。圖4中的邏輯真值表基于均衡啟用信號EQen示出了這些共源共柵CMOS電路的輸入與輸出之間的邏輯關(guān)系。通過迫使Do(n-l)和DE(n-l)的S2D輸出接地可以將XNOR輸出設(shè)置為VSS(即,電路的接地電壓),如圖4中所示出的。在AND/BUF電路中,控制信號roEN用于切換AND門與BUFFER之間的此邏輯功能。在一個實施例中,由于第一驅(qū)動器和第二驅(qū)動器是單端的,所以其均衡邏輯
當(dāng)前第3頁1 2 3 4 5 
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1
和顺县| 璧山县| 屯门区| 盐池县| 会宁县| 岳池县| 贡嘎县| 淄博市| 稻城县| 元江| 盐山县| 荔浦县| 和静县| 大竹县| 蒙阴县| 凌海市| 伊川县| 灵川县| 高平市| 金昌市| 东港市| 扎兰屯市| 博罗县| 金寨县| 大安市| 嘉鱼县| 广宁县| 松原市| 正宁县| 兴和县| 新野县| 大荔县| 丰县| 临泽县| 南通市| 美姑县| 通许县| 淮滨县| 信阳市| 梓潼县| 安溪县|