一個(gè)下行鏈路SINR。其后,中繼站選擇模塊1308基于由中繼站1360觀察到的下行鏈路SINR與由該設(shè)備觀察到的下行鏈路SINR之比來(lái)選擇用于通信的中繼站1360。
[0077]替換地,接收模塊1304接收對(duì)由中繼站1360觀察到的上行鏈路干擾的指示。路徑損耗確定模塊1310基于收到的指示來(lái)確定該設(shè)備與中繼站1360之間的路徑損耗。其后,干擾確定模塊1312確定由該設(shè)備觀察到的上行鏈路干擾。中繼站選擇模塊1308可以基于路徑損耗和由中繼站1360觀察到的上行鏈路干擾來(lái)確定接入鏈路上行鏈路速率。中繼站選擇模塊1308還可以基于路徑損耗和由該設(shè)備觀察到的上行鏈路干擾來(lái)確定接入鏈路下行鏈路速率。接入鏈路上行鏈路速率可基于路徑損耗和由中繼站1360觀察到的上行鏈路干擾的乘積來(lái)確定。接入鏈路下行鏈路速率可基于路徑損耗和由該設(shè)備觀察到的上行鏈路干擾的乘積來(lái)確定。
[0078]中繼站選擇模塊1308基于接入鏈路上行鏈路速率或接入鏈路下行鏈路速率中的至少一者來(lái)選擇用于通信的中繼站1360。在一方面,中繼站1360僅在接入鏈路上行鏈路速率大于第一閾值或接入鏈路下行鏈路速率大于第二閾值中的至少一者時(shí)才被選擇。
[0079]隨后,數(shù)據(jù)處理模塊1314通過(guò)接收模塊1304經(jīng)由上行鏈路資源從中繼站1360接收下行鏈路數(shù)據(jù)。數(shù)據(jù)處理模塊還通過(guò)傳輸模塊1316經(jīng)由上行鏈路資源向中繼站1360發(fā)送上行鏈路數(shù)據(jù)。
[0080]該設(shè)備可包括執(zhí)行圖10-11的前述流程圖中的算法的每個(gè)步驟的附加模塊。由此,圖10-11的前述流程圖中的每個(gè)步驟可由模塊來(lái)執(zhí)行,并且該設(shè)備可包括那些模塊中的一個(gè)或多個(gè)模塊。各模塊可以是專(zhuān)門(mén)配置成實(shí)施所述過(guò)程/算法的一個(gè)或多個(gè)硬件組件、由配置成執(zhí)行所述過(guò)程/算法的處理器實(shí)現(xiàn)、存儲(chǔ)在計(jì)算機(jī)可讀介質(zhì)中以供由處理器實(shí)現(xiàn)、或其某個(gè)組合。
[0081]圖14是解說(shuō)采用處理系統(tǒng)1414的設(shè)備1202’的硬件實(shí)現(xiàn)的示例的示圖1400。處理系統(tǒng)1414可實(shí)現(xiàn)成具有由總線1424—般化地表示的總線架構(gòu)。取決于處理系統(tǒng)1414的具體應(yīng)用和整體設(shè)計(jì)約束,總線1424可包括任何數(shù)目的互連總線和橋接器??偩€1424將包括一個(gè)或多個(gè)處理器和/或硬件模塊(由處理器1404、模塊1204、1206、1208、1210、1212、1214和計(jì)算機(jī)可讀介質(zhì)1406表示)的各種電路鏈接在一起??偩€1424還可鏈接各種其它電路,諸如定時(shí)源、外圍設(shè)備、穩(wěn)壓器和功率管理電路,這些電路在本領(lǐng)域中是眾所周知的,且因此將不再進(jìn)一步描述。
[0082]處理系統(tǒng)1414可耦合至收發(fā)機(jī)1410。收發(fā)機(jī)1410被耦合至一個(gè)或多個(gè)天線1420。收發(fā)機(jī)1410提供用于通過(guò)傳輸介質(zhì)與各種其它設(shè)備通信的手段。處理系統(tǒng)1414包括耦合至計(jì)算機(jī)可讀介質(zhì)1404的處理器1406。處理器1404負(fù)責(zé)一般性處理,包括執(zhí)行存儲(chǔ)在計(jì)算機(jī)可讀介質(zhì)1406上的軟件。該軟件在由處理器1404執(zhí)行時(shí)使處理系統(tǒng)1414執(zhí)行上文針對(duì)任何特定裝置描述的各種功能。計(jì)算機(jī)可讀介質(zhì)1406還可被用于存儲(chǔ)由處理器1404在執(zhí)行軟件時(shí)操縱的數(shù)據(jù)。處理系統(tǒng)進(jìn)一步包括模塊1204、1206、1208、1210、1212和1214中的至少一個(gè)模塊。各模塊可以是在處理器1404中運(yùn)行的軟件模塊、駐留/存儲(chǔ)在計(jì)算機(jī)可讀介質(zhì)1406中的軟件模塊、親合至處理器1404的一個(gè)或多個(gè)硬件模塊、或其某種組合。處理系統(tǒng)1414可以是UE 650的組件且可包括存儲(chǔ)器660和/或TX處理器668、RX處理器656、和控制器/處理器659中的至少一者。
[0083]在一種配置中,用于無(wú)線通信的設(shè)備1202/1202’包括用于在中繼站處經(jīng)由下行鏈路資源從基站接收下行鏈路數(shù)據(jù)的裝置;用于經(jīng)由上行鏈路資源從中繼站向用戶(hù)裝備(UE)發(fā)送下行鏈路數(shù)據(jù)的裝置;用于在中繼站處經(jīng)由上行鏈路資源從UE接收上行鏈路數(shù)據(jù)的裝置;用于經(jīng)由上行鏈路資源從中繼站向基站發(fā)送上行鏈路數(shù)據(jù)的裝置;用于確定由中繼站觀察到的下行鏈路信號(hào)與干擾加噪聲比(SINR)或中繼站處的上行鏈路干擾中的至少一者的裝置;以及用于基于確定由中繼站觀察到的下行鏈路SINR大于第一閾值或中繼站處的上行鏈路干擾小于第二閾值中的至少一者來(lái)廣播中繼站可用性的裝置。
[0084]前述裝置可以是設(shè)備1202和/或設(shè)備1202’的處理系統(tǒng)1414中被配置成執(zhí)行由前述裝置敘述的功能的前述模塊中的一者或多者。如前文所述,處理系統(tǒng)1414可包括TX處理器668、RX處理器656、以及控制器/處理器659。如此,在一種配置中,前述裝置可以是被配置成執(zhí)行由前述裝置所述的功能的TX處理器668、RX處理器656、以及控制器/處理器659。
[0085]圖15是解說(shuō)采用處理系統(tǒng)1514的設(shè)備1302’的硬件實(shí)現(xiàn)的示例的示圖1500。處理系統(tǒng)1514可實(shí)現(xiàn)成具有由總線1524—般化地表示的總線架構(gòu)。取決于處理系統(tǒng)1514的具體應(yīng)用和整體設(shè)計(jì)約束,總線1524可包括任何數(shù)目的互連總線和橋接器??偩€1524將包括一個(gè)或多個(gè)處理器和/或硬件模塊(由處理器1504、模塊1304、1306、1308、1310、1312、1314、1316和計(jì)算機(jī)可讀介質(zhì)1506表示)的各種電路鏈接在一起。總線1524還可鏈接各種其它電路,諸如定時(shí)源、外圍設(shè)備、穩(wěn)壓器和功率管理電路,這些電路在本領(lǐng)域中是眾所周知的,且因此將不再進(jìn)一步描述。
[0086]處理系統(tǒng)1514可耦合至收發(fā)機(jī)1510。收發(fā)機(jī)1510被耦合至一個(gè)或多個(gè)天線1520。收發(fā)機(jī)1510提供用于通過(guò)傳輸介質(zhì)與各種其它設(shè)備通信的手段。處理系統(tǒng)1514包括耦合至計(jì)算機(jī)可讀介質(zhì)1504的處理器1506。處理器1504負(fù)責(zé)一般性處理,包括執(zhí)行存儲(chǔ)在計(jì)算機(jī)可讀介質(zhì)1506上的軟件。該軟件在由處理器1504執(zhí)行時(shí)使處理系統(tǒng)1514執(zhí)行上文針對(duì)任何特定裝置描述的各種功能。計(jì)算機(jī)可讀介質(zhì)1506還可被用于存儲(chǔ)由處理器1504在執(zhí)行軟件時(shí)操縱的數(shù)據(jù)。處理系統(tǒng)進(jìn)一步包括模塊1304、1306、1308、1310、1312、1314和1316中的至少一個(gè)模塊。各模塊可以是在處理器1504中運(yùn)行的軟件模塊、駐留/存儲(chǔ)在計(jì)算機(jī)可讀介質(zhì)1506中的軟件模塊、親合至處理器1504的一個(gè)或多個(gè)硬件模塊、或其某種組合。處理系統(tǒng)1514可以是UE 650的組件且可包括存儲(chǔ)器660和/或TX處理器668、RX處理器656、和控制器/處理器659中的至少一者。
[0087]在一種配置中,用于無(wú)線通信的設(shè)備1302/1302’包括用于在用戶(hù)裝備(UE)處經(jīng)由上行鏈路資源從中繼站接收下行鏈路數(shù)據(jù)的裝置;用于經(jīng)由上行鏈路資源向中繼站發(fā)送上行鏈路數(shù)據(jù)的裝置;用于接收對(duì)由中繼站觀察到的至少一個(gè)下行鏈路信號(hào)與干擾加噪聲比(SINR)的指示的裝置;用于確定由UE觀察到的至少一個(gè)下行鏈路SINR的裝置;用于基于由中繼站觀察到的下行鏈路SINR與由UE觀察到的下行鏈路SINR之比來(lái)選擇用于通信的中繼站的裝置;用于接收對(duì)由中繼站觀察到的上行鏈路干擾的指示的裝置;用于基于收到的指示來(lái)確定UE與中繼站之間的路徑損耗的裝置;用于確定由UE觀察到的上行鏈路干擾的裝置;以及用于基于路徑損耗和由中繼站觀察到的上行鏈路干擾的第一乘積或路徑損耗和由UE觀察到的的上行鏈路干擾的第二乘積中的至少一者來(lái)選擇用于通信的中繼站的
目.ο
[0088]前述裝置可以是設(shè)備1302和/或設(shè)備1302’的處理系統(tǒng)1514中被配置成執(zhí)行由前述裝置敘述的功能的前述模塊中的一者或多者。如前文所述,處理系統(tǒng)1514可包括TX處理器668、RX處理器656、以及控制器/處理器659。如此,在一種配置中,前述裝置可以是被配置成執(zhí)行由前述裝置所述的功能的TX處理器668、RX處理器656、以及控制器/處理器659。
[0089]應(yīng)理解,所公開(kāi)的過(guò)程中各步驟的具體次序或?qū)哟问鞘纠赞k法的解說(shuō)。應(yīng)理解,基于設(shè)計(jì)偏好,可以重新編排這些過(guò)程中各步驟的具體次序或?qū)哟?。此外,一些步驟可被組合或被略去。所附方法權(quán)利要求以示例次序呈現(xiàn)各種步驟的要素,且并不意味著被限定于所呈現(xiàn)的具體次序或?qū)哟巍?br>[0090]提供之前的描述是為了使本領(lǐng)域任何技術(shù)人員均能夠?qū)嵺`本文中所描述的各種方面。對(duì)這些方面的各種改動(dòng)將容易為本領(lǐng)域技術(shù)人員所明白,并且在本文中所定義的普適原理可被應(yīng)用于其他方面。因此,權(quán)利要求并非旨在被限定于本文中所示出的方面,而是應(yīng)被授予與語(yǔ)言上的權(quán)利要求相一致的全部范圍,其中對(duì)要素的單數(shù)形式的引述除非特別聲明,否則并非旨在表示“有且僅有一個(gè)”,而是“一個(gè)或多個(gè)”。除非特別另外聲明,否則術(shù)語(yǔ)“一些/某個(gè)”指的是一個(gè)或多個(gè)。本公開(kāi)通篇描述的各種方面的要素為本領(lǐng)域普通技術(shù)人員當(dāng)前或今后所知的所有結(jié)構(gòu)上和功能上的等效方案通過(guò)引述被明確納入于此,且旨在被權(quán)利要求所涵蓋。此外,本文中所公開(kāi)的任何內(nèi)容都并非旨在貢獻(xiàn)給公眾,無(wú)論這樣的公開(kāi)是否在權(quán)利要求書(shū)中被顯式地?cái)⑹?。沒(méi)有任何權(quán)利要求元素應(yīng)被解釋為裝置加功能,除非該元素是使用短語(yǔ)“用于……的裝置”來(lái)明確敘述的。
【主權(quán)項(xiàng)】
1.一種無(wú)線通信方法,包括: 在中繼站處經(jīng)由下行鏈路資源從基站接收下行鏈路數(shù)據(jù);以及 經(jīng)由上行鏈路資源將所述下行鏈路數(shù)據(jù)從所述中繼站發(fā)送給用戶(hù)裝備(UE)。
2.如權(quán)利要求1所述的方法,其特征在于,進(jìn)一步包括: 在所述中繼站處經(jīng)由所述上行鏈路資源從所述UE接收上行鏈路數(shù)據(jù);以及 經(jīng)由所述上行鏈路資源將所述上行鏈路數(shù)據(jù)從所述中繼站發(fā)送給所述基站。
3.如權(quán)利要求1所述的方法,其特征在于,進(jìn)一步包括: 確定由所述中繼站觀察到的下行鏈路信號(hào)與干擾加噪聲比(SINR)或所述中繼站處的上行鏈路干擾中的至少一者;以及 基于確定由所述中繼站觀察到的所述下行鏈路信號(hào)與干擾加噪聲比(SINR)大于第一閾值或所述中繼站處的所述上行鏈路干擾小于第二閾值中的至少一者來(lái)廣播中繼站可用性。
4.一種無(wú)線通信方法,包括: 在用戶(hù)裝備(UE)處經(jīng)由上行鏈路資源從中繼站接收下行鏈路數(shù)據(jù);以及 經(jīng)由所述上行鏈路資源向所述中繼站發(fā)送上行鏈路數(shù)據(jù)。
5.如權(quán)利要求4所述的方法,其特征在于,進(jìn)一步包括: 接收對(duì)由所述中繼站觀察到的至少一個(gè)下行鏈路信號(hào)與干擾加噪聲比(SINR)的指示; 確定由所述UE觀察到的至少一個(gè)下行鏈路SINR ;以及 基于由所述中繼站觀察到的所述下行鏈路SINR與由所述UE觀察到的所述下行鏈路SINR之比來(lái)選擇用于通信的所述中繼站。
6.如權(quán)利要求4所述的方法,其特征在于,進(jìn)一步包括: 接收對(duì)由所述中繼站觀察到的上行鏈路干擾的指示;