本發(fā)明涉及圖像處理技術(shù)領(lǐng)域,尤其是涉及一種基于FPGA圖像壓縮方法、裝置及傳輸系統(tǒng)。
背景技術(shù):
光刻技術(shù)是用于在基底表面上印刷具有特征構(gòu)圖的技術(shù)。這樣的基底可用于制造半導(dǎo)體器件、多種集成電路、平面顯示器(例如液晶顯示器)、電路板、生物芯片、微機(jī)械電子芯片、光電子線路芯片等。
在直寫式光刻機(jī)的光刻系統(tǒng)中,特征圖形由空間光調(diào)制器微鏡陣列產(chǎn)生,這些微小鏡面可以獨(dú)立尋址單獨(dú)受控以不同的傾斜方向反射照射的光束,以產(chǎn)生空間光強(qiáng)調(diào)制,最后將特征圖形通過相應(yīng)成像光路投影到印刷電路板(Printed Circuit Board,簡稱PCB板)上。
為了保證PCB板的光刻質(zhì)量,需要在光刻系統(tǒng)工作過程中采集大量的PCB板圖像數(shù)據(jù),并將采集的圖像數(shù)據(jù)實(shí)時(shí)傳輸給上位機(jī),以使上位機(jī)通過接收的圖像信息對光刻過程進(jìn)行實(shí)時(shí)監(jiān)控。因此需要保證圖像數(shù)據(jù)在線實(shí)時(shí)無損傳輸,現(xiàn)有的PCB板圖像傳輸效率低,很難保證圖像數(shù)據(jù)傳輸?shù)膶?shí)時(shí)性,因此,相關(guān)人員很難及時(shí)發(fā)現(xiàn)問題并解決問題,具有一定的滯后性。
技術(shù)實(shí)現(xiàn)要素:
有鑒于此,本發(fā)明的目的在于提供一種基于FPGA圖像壓縮方法、裝置及傳輸系統(tǒng),以緩解現(xiàn)有圖像數(shù)據(jù)不能實(shí)時(shí)無損傳輸?shù)募夹g(shù)問題。
第一方面,本發(fā)明實(shí)施例提供了一種基于FPGA圖像壓縮方法,包括以下步驟:
接收圖像數(shù)據(jù),并將圖像數(shù)據(jù)存儲于空閑分區(qū),同時(shí)將空閑分區(qū)標(biāo)記為緩存分區(qū);
當(dāng)緩存分區(qū)內(nèi)的圖像數(shù)據(jù)達(dá)到設(shè)定閾值時(shí),將緩存分區(qū)標(biāo)記為編碼分區(qū);
對編碼分區(qū)內(nèi)的圖像數(shù)據(jù)進(jìn)行編碼壓縮以生成圖像壓縮數(shù)據(jù),并將編碼分區(qū)標(biāo)記為待發(fā)送分區(qū);
根據(jù)發(fā)送指令將待發(fā)送分區(qū)內(nèi)的圖像壓縮數(shù)據(jù)進(jìn)行發(fā)送。
結(jié)合第一方面,本發(fā)明實(shí)施例提供了第一方面的第一種可能的實(shí)施方式,其中,圖像數(shù)據(jù)為PCB板圖像數(shù)據(jù)。
結(jié)合第一方面,本發(fā)明實(shí)施例提供了第一方面的第二種可能的實(shí)施方式,其中,閾值為分區(qū)存儲占比或時(shí)間閾值。
結(jié)合第一方面及其上述可能的實(shí)施方式,本發(fā)明實(shí)施例提供了第一方面的第三種可能的實(shí)施方式,其中,編碼壓縮為小波變換與算術(shù)編碼的結(jié)合。
在提高圖像數(shù)據(jù)壓縮率的同時(shí)實(shí)現(xiàn)圖像數(shù)據(jù)的無損壓縮,保證圖像的品質(zhì)。
第二方面,本發(fā)明實(shí)施例還提供一種基于FPGA圖像壓縮裝置,包括接收模塊、存儲模塊、編碼模塊、發(fā)送模塊、標(biāo)記模塊和控制模塊;
存儲模塊包括若干分區(qū),根據(jù)使用狀態(tài)至少包括空閑分區(qū);
空閑分區(qū)存儲由接收模塊接收的圖像數(shù)據(jù),并由標(biāo)記模塊標(biāo)記為緩存分區(qū);
當(dāng)緩存分區(qū)內(nèi)的數(shù)據(jù)達(dá)到設(shè)定閾值時(shí),并由標(biāo)記模塊標(biāo)記為編碼分區(qū),同時(shí)向控制模塊發(fā)送第一狀態(tài)標(biāo)記信號,閾值為時(shí)間閾值;
控制模塊接收第一狀態(tài)標(biāo)記信號,并控制編碼模塊對編碼分區(qū)內(nèi)的圖像數(shù)據(jù)進(jìn)行編碼壓縮,生成圖像壓縮數(shù)據(jù),編碼壓縮完畢時(shí),編碼分區(qū)由標(biāo)記模塊標(biāo)記為待發(fā)送區(qū),同時(shí)向控制模塊發(fā)送第二狀態(tài)標(biāo)記信號;
控制模塊根據(jù)第二狀態(tài)標(biāo)記信號控制發(fā)送模塊將待發(fā)送區(qū)內(nèi)的圖像壓縮數(shù)據(jù)進(jìn)行發(fā)送。
本發(fā)明實(shí)施例提供的基于FPGA圖像壓縮裝置中的空閑分區(qū)在接收圖像數(shù)據(jù)的瞬間變?yōu)榫彺娣謪^(qū),僅用于此路圖像數(shù)據(jù)的傳輸,其他通道的圖像數(shù)據(jù)只能向空閑分區(qū)內(nèi)傳輸數(shù)據(jù),當(dāng)某緩存分區(qū)存儲量達(dá)到設(shè)定閾值的瞬間立即啟動對存儲其內(nèi)的圖像數(shù)據(jù)進(jìn)行壓縮,壓縮完畢轉(zhuǎn)換成待發(fā)送區(qū)的瞬間將壓縮后的圖像數(shù)據(jù)發(fā)送出去,緩沖、壓縮、發(fā)送順次進(jìn)行,銜接性好,保證PCB板圖像數(shù)據(jù)的實(shí)時(shí)傳輸。
結(jié)合第二方面,本發(fā)明實(shí)施例提供了第二方面的第一種可能的實(shí)施方式,其中,圖像數(shù)據(jù)為PCB板圖像數(shù)據(jù)。
結(jié)合第二方面,本發(fā)明實(shí)施例提供了第二方面的第二種可能的實(shí)施方式,其中,閾值為分區(qū)存儲占比或時(shí)間閾值。
結(jié)合第二方面及其上述可能的實(shí)施方式,本發(fā)明實(shí)施例提供了第二方面的第三種可能的實(shí)施方式,其中,編碼壓縮為小波變換與算術(shù)編碼的結(jié)合。
第三方面,本發(fā)明實(shí)施例還提供了基于FPGA圖像傳輸系統(tǒng),包括CCD、上位機(jī)以及如第二方面及其可能的實(shí)施方式所述的圖像壓縮裝置,接收模塊用于接收CCD采集的圖像數(shù)據(jù),圖像壓縮裝置將待發(fā)送區(qū)內(nèi)的圖像壓縮數(shù)據(jù)發(fā)送至上位機(jī)。
FPGA接收CCD采集的圖像數(shù)據(jù)并對其進(jìn)行緩存、壓縮,然后將圖像壓縮數(shù)據(jù)發(fā)送至上位機(jī),實(shí)現(xiàn)了圖像數(shù)據(jù)的實(shí)時(shí)傳輸。
結(jié)合第三方面,本發(fā)明實(shí)施例提供了第三方面的第一種可能的實(shí)施方式,其中,上位機(jī)包括解壓縮模塊,解壓縮模塊用于將壓縮后的圖像數(shù)據(jù)解壓縮,從而得到PCB的無損數(shù)據(jù)。
本發(fā)明實(shí)施例帶來了以下有益效果:
本發(fā)明實(shí)施例提供的基于FPGA圖像壓縮方法中的空閑分區(qū)在接收圖像數(shù)據(jù)的瞬間變?yōu)榫彺娣謪^(qū),僅用于此路圖像數(shù)據(jù)的傳輸,其他通道的圖像數(shù)據(jù)只能向空閑分區(qū)內(nèi)傳輸數(shù)據(jù),當(dāng)某緩存分區(qū)存儲量達(dá)到設(shè)定閾值的瞬間立即啟動對存儲其內(nèi)的圖像數(shù)據(jù)進(jìn)行壓縮,壓縮完畢轉(zhuǎn)換成待發(fā)送區(qū)的瞬間將壓縮后的圖像數(shù)據(jù)發(fā)送出去,緩沖、壓縮、發(fā)送順次進(jìn)行,銜接性好,保證PCB板的圖像質(zhì)量。
本發(fā)明的其他特征和優(yōu)點(diǎn)將在隨后的說明書中闡述,并且,部分地從說明書中變得顯而易見,或者通過實(shí)施本發(fā)明而了解。本發(fā)明的目的和其他優(yōu)點(diǎn)在說明書、權(quán)利要求書以及附圖中所特別指出的結(jié)構(gòu)來實(shí)現(xiàn)和獲得。
為使本發(fā)明的上述目的、特征和優(yōu)點(diǎn)能更明顯易懂,下文特舉較佳實(shí)施例,并配合所附附圖,作詳細(xì)說明如下。
附圖說明
為了更清楚地說明本發(fā)明具體實(shí)施方式或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對具體實(shí)施方式或現(xiàn)有技術(shù)描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖是本發(fā)明的一些實(shí)施方式,對于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動的前提下,還可以根據(jù)這些附圖獲得其他的附圖。
圖1為本發(fā)明實(shí)施例1提供的基于FPGA圖像壓縮方法的流程圖;
圖2為本發(fā)明實(shí)施例1提供的基于FPGA圖像壓縮方法的多通道數(shù)據(jù)傳輸示意圖;
圖3為本發(fā)明實(shí)施例2提供的基于FPGA圖像壓縮裝置的示意圖;
圖4為本發(fā)明實(shí)施例3提供的基于FPGA圖像傳輸系統(tǒng)的示意圖。
圖標(biāo):1-圖像壓縮裝置;11-接收模塊;12-存儲模塊;13-編碼模塊;14-標(biāo)記模塊;15-發(fā)送模塊;16-控制模塊;2-CCD;3-上位機(jī);41-空閑分區(qū);42-緩存分區(qū);43-編碼分區(qū);44-待發(fā)送分區(qū);A-第一通道;B-第二通道;C;第三通道;D-第四通道。
具體實(shí)施方式
為使本發(fā)明實(shí)施例的目的、技術(shù)方案和優(yōu)點(diǎn)更加清楚,下面將結(jié)合附圖對本發(fā)明的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例是本發(fā)明一部分實(shí)施例,而不是全部的實(shí)施例?;诒景l(fā)明中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動前提下所獲得的所有其他實(shí)施例,都屬于本發(fā)明保護(hù)的范圍。
目前的光刻系統(tǒng)很難實(shí)現(xiàn)圖像數(shù)據(jù)的實(shí)時(shí)傳輸,基于此,本發(fā)明實(shí)施例提供的一種基于FPGA圖像壓縮方法、裝置及傳輸系統(tǒng),可以對光刻系統(tǒng)工作過程中的圖像數(shù)據(jù)進(jìn)行實(shí)時(shí)傳輸。
為便于對本實(shí)施例進(jìn)行理解,首先對本發(fā)明實(shí)施例所公開的一種基于FPGA圖像壓縮方法進(jìn)行詳細(xì)介紹。
實(shí)施例1:
如圖1所示,本發(fā)明實(shí)施例提供了一種基于FPGA圖像壓縮方法,包括以下步驟:
S1.接收圖像數(shù)據(jù),并將圖像數(shù)據(jù)存儲于空閑分區(qū),同時(shí)將空閑分區(qū)標(biāo)記為緩存分區(qū)。
本實(shí)施例中的圖像數(shù)據(jù)為CCD采集的PCB板圖像數(shù)據(jù),新的圖像數(shù)據(jù)只能向空閑分區(qū)傳輸圖像數(shù)據(jù),即對于單通道圖像數(shù)據(jù),當(dāng)緩存區(qū)達(dá)到設(shè)定閾值后對圖像數(shù)據(jù)進(jìn)行分塊,同時(shí)緩存區(qū)標(biāo)記為編碼分區(qū),此時(shí)新的數(shù)據(jù)塊不能向空閑分區(qū)之外的其他分區(qū)傳送圖像數(shù)據(jù),只能向其中一個空閑分區(qū)傳送圖像數(shù)據(jù)。
如圖2所示,在時(shí)間軸上,根據(jù)各個分區(qū)的使用情況,分為空閑分區(qū)41、緩存分區(qū)42、編碼分區(qū)43和待發(fā)送分區(qū)44,對于多通道圖像數(shù)據(jù),本實(shí)施例中包含第一通道A、第二通道B、第三通道C以及第四通道D,當(dāng)?shù)谒耐ǖ繢的新數(shù)據(jù)需要存儲時(shí),不能向標(biāo)記為緩存分區(qū)42、編碼分區(qū)43以及待發(fā)送分區(qū)44發(fā)送,只能發(fā)送至空閑分區(qū)41中的一個。
S2.當(dāng)緩存分區(qū)內(nèi)的圖像數(shù)據(jù)達(dá)到設(shè)定閾值時(shí),將緩存分區(qū)標(biāo)記為編碼分區(qū)。
閾值為分區(qū)存儲占比或時(shí)間閾值,當(dāng)閾值為分區(qū)存儲占比時(shí),若圖像數(shù)據(jù)達(dá)到此緩存分區(qū)內(nèi)存的某一百分比時(shí),對圖像數(shù)據(jù)流進(jìn)行分割,緩存分區(qū)標(biāo)記為編碼分區(qū),新的圖像數(shù)據(jù)需要傳送至新的空閑分區(qū)。
當(dāng)閾值為時(shí)間閾值時(shí),若圖像數(shù)據(jù)傳輸達(dá)到一定時(shí)間閾值后,緩存分區(qū)標(biāo)記為編碼分區(qū),新的圖像數(shù)據(jù)需要傳送至新的空閑分區(qū)。
S3.對編碼分區(qū)內(nèi)的圖像數(shù)據(jù)進(jìn)行編碼壓縮以生成圖像壓縮數(shù)據(jù),并將編碼分區(qū)標(biāo)記為待發(fā)送分區(qū)。
編碼壓縮為小波變換與算術(shù)編碼的結(jié)合,圖像壓縮數(shù)據(jù)由行標(biāo)志位、游程標(biāo)志位、壓縮碼長度和壓縮碼構(gòu)成,在提高圖像數(shù)據(jù)壓縮率的同時(shí)實(shí)現(xiàn)圖像數(shù)據(jù)的無損壓縮,保證圖像的品質(zhì)。
S4.根據(jù)發(fā)送指令將待發(fā)送分區(qū)內(nèi)的圖像壓縮數(shù)據(jù)進(jìn)行發(fā)送。
待發(fā)送分區(qū)根據(jù)接收到的發(fā)送指令,將待發(fā)送分區(qū)內(nèi)的圖像壓縮數(shù)據(jù)發(fā)送至上位機(jī)或是其他設(shè)備。
實(shí)施例2:
如圖3所示,本發(fā)明實(shí)施例提供了一種基于FPGA圖像壓縮裝置,包括接收模塊11、存儲模塊12、編碼模塊13、標(biāo)記模塊14、發(fā)送模塊15和控制模塊16;
存儲模塊12包括若干分區(qū),根據(jù)使用狀態(tài)至少包括空閑分區(qū);
空閑分區(qū)存儲由接收模塊11接收的圖像數(shù)據(jù),并由標(biāo)記模塊14標(biāo)記為緩存分區(qū);
當(dāng)緩存分區(qū)內(nèi)的數(shù)據(jù)達(dá)到設(shè)定閾值時(shí),并由標(biāo)記模塊14標(biāo)記為編碼分區(qū),同時(shí)向控制模塊16發(fā)送第一狀態(tài)標(biāo)記信號,閾值為時(shí)間閾值;
控制模塊16接收第一狀態(tài)標(biāo)記信號,并控制編碼模塊13對編碼分區(qū)內(nèi)的圖像數(shù)據(jù)進(jìn)行編碼壓縮,生成圖像壓縮數(shù)據(jù),編碼壓縮完畢時(shí),編碼分區(qū)由標(biāo)記模塊14標(biāo)記為待發(fā)送區(qū),同時(shí)向控制模塊16發(fā)送第二狀態(tài)標(biāo)記信號;
控制模塊16根據(jù)第二狀態(tài)標(biāo)記信號控制發(fā)送模塊15將待發(fā)送區(qū)內(nèi)的圖像壓縮數(shù)據(jù)進(jìn)行發(fā)送。
本發(fā)明實(shí)施例提供的基于FPGA圖像壓縮裝置中的空閑分區(qū)在接收圖像數(shù)據(jù)的瞬間變?yōu)榫彺娣謪^(qū),僅用于此路圖像數(shù)據(jù)的傳輸,其他通道的圖像數(shù)據(jù)只能向空閑分區(qū)內(nèi)傳輸數(shù)據(jù),當(dāng)某緩存分區(qū)存儲量達(dá)到設(shè)定閾值的瞬間立即啟動對存儲其內(nèi)的圖像數(shù)據(jù)進(jìn)行壓縮,壓縮完畢轉(zhuǎn)換成待發(fā)送區(qū)的瞬間將壓縮后的圖像數(shù)據(jù)發(fā)送出去,緩沖、壓縮、發(fā)送順次進(jìn)行,銜接性好,保證PCB板圖像數(shù)據(jù)的實(shí)時(shí)傳輸。
本實(shí)施例中的圖像數(shù)據(jù)為PCB板圖像數(shù)據(jù)。
本實(shí)施例中的閾值優(yōu)選為分區(qū)存儲占比或時(shí)間閾值。當(dāng)閾值為分區(qū)存儲占比時(shí),若圖像數(shù)據(jù)達(dá)到此緩存分區(qū)內(nèi)存的某一百分比時(shí),緩存分區(qū)標(biāo)記為編碼分區(qū),新的圖像數(shù)據(jù)需要傳送至新的空閑分區(qū);
當(dāng)閾值為時(shí)間閾值時(shí),若圖像數(shù)據(jù)傳輸達(dá)到一定時(shí)間閾值后,緩存分區(qū)標(biāo)記為編碼分區(qū),新的圖像數(shù)據(jù)需要傳送至新的空閑分區(qū)。
優(yōu)選地,本實(shí)施例中的編碼壓縮方式為小波變換與算術(shù)編碼的結(jié)合。
編碼壓縮為小波變換與算術(shù)編碼的結(jié)合,圖像壓縮數(shù)據(jù)由行標(biāo)志位、游程標(biāo)志位、壓縮碼長度和壓縮碼構(gòu)成,在提高圖像數(shù)據(jù)壓縮率的同時(shí)實(shí)現(xiàn)圖像數(shù)據(jù)的無損壓縮,保證圖像的品質(zhì)。
實(shí)施例3
如圖4所述,本發(fā)明實(shí)施例提供了基于FPGA圖像傳輸系統(tǒng),包括CCD2、上位機(jī)3以及如實(shí)施例2所述的圖像壓縮裝置1,接收模塊11用于接收CCD 2采集的圖像數(shù)據(jù),圖像壓縮裝置1將待發(fā)送區(qū)內(nèi)的圖像壓縮數(shù)據(jù)發(fā)送至上位機(jī)3。
圖像壓縮裝置1接收CCD 2采集的圖像數(shù)據(jù)并對其進(jìn)行緩存、壓縮,然后將圖像壓縮數(shù)據(jù)發(fā)送至上位機(jī)3,實(shí)現(xiàn)了圖像數(shù)據(jù)的實(shí)時(shí)傳輸。
本實(shí)施例中,上位機(jī)3包括解壓縮模塊,解壓縮模塊用于將壓縮后的圖像數(shù)據(jù)解壓縮,從而得到PCB板的無損數(shù)據(jù)。
本發(fā)明實(shí)施例提供的基于FPGA圖像壓縮裝置以及基于FPGA圖像傳輸系統(tǒng),與上述實(shí)施例提供的基于FPGA圖像壓縮方法具有相同的技術(shù)特征,所以也能解決相同的技術(shù)問題,達(dá)到相同的技術(shù)效果。
本發(fā)明實(shí)施例所提供的基于FPGA圖像壓縮方法、裝置以及系統(tǒng)的計(jì)算機(jī)程序產(chǎn)品,包括存儲了程序代碼的計(jì)算機(jī)可讀存儲介質(zhì),所述程序代碼包括的指令可用于執(zhí)行前面方法實(shí)施例中所述的方法,具體實(shí)現(xiàn)可參見方法實(shí)施例,在此不再贅述。
所屬領(lǐng)域的技術(shù)人員可以清楚地了解到,為描述的方便和簡潔,上述描述的系統(tǒng)和裝置的具體工作過程,可以參考前述方法實(shí)施例中的對應(yīng)過程,在此不再贅述。
另外,在本發(fā)明實(shí)施例的描述中,除非另有明確的規(guī)定和限定,術(shù)語“安裝”、“相連”、“連接”應(yīng)做廣義理解,例如,可以是固定連接,也可以是可拆卸連接,或一體地連接;可以是機(jī)械連接,也可以是電連接;可以是直接相連,也可以通過中間媒介間接相連,可以是兩個元件內(nèi)部的連通。對于本領(lǐng)域的普通技術(shù)人員而言,可以具體情況理解上述術(shù)語在本發(fā)明中的具體含義。
所述功能如果以軟件功能單元的形式實(shí)現(xiàn)并作為獨(dú)立的產(chǎn)品銷售或使用時(shí),可以存儲在一個計(jì)算機(jī)可讀取存儲介質(zhì)中。基于這樣的理解,本發(fā)明的技術(shù)方案本質(zhì)上或者說對現(xiàn)有技術(shù)做出貢獻(xiàn)的部分或者該技術(shù)方案的部分可以以軟件產(chǎn)品的形式體現(xiàn)出來,該計(jì)算機(jī)軟件產(chǎn)品存儲在一個存儲介質(zhì)中,包括若干指令用以使得一臺計(jì)算機(jī)設(shè)備(可以是個人計(jì)算機(jī),服務(wù)器,或者網(wǎng)絡(luò)設(shè)備等)執(zhí)行本發(fā)明各個實(shí)施例所述方法的全部或部分步驟。而前述的存儲介質(zhì)包括:U盤、移動硬盤、只讀存儲器(ROM,Read-Only Memory)、隨機(jī)存取存儲器(RAM,Random Access Memory)、磁碟或者光盤等各種可以存儲程序代碼的介質(zhì)。
在本發(fā)明的描述中,需要說明的是,術(shù)語“中心”、“上”、“下”、“左”、“右”、“豎直”、“水平”、“內(nèi)”、“外”等指示的方位或位置關(guān)系為基于附圖所示的方位或位置關(guān)系,僅是為了便于描述本發(fā)明和簡化描述,而不是指示或暗示所指的裝置或元件必須具有特定的方位、以特定的方位構(gòu)造和操作,因此不能理解為對本發(fā)明的限制。此外,術(shù)語“第一”、“第二”、“第三”僅用于描述目的,而不能理解為指示或暗示相對重要性。
最后應(yīng)說明的是:以上所述實(shí)施例,僅為本發(fā)明的具體實(shí)施方式,用以說明本發(fā)明的技術(shù)方案,而非對其限制,本發(fā)明的保護(hù)范圍并不局限于此,盡管參照前述實(shí)施例對本發(fā)明進(jìn)行了詳細(xì)的說明,本領(lǐng)域的普通技術(shù)人員應(yīng)當(dāng)理解:任何熟悉本技術(shù)領(lǐng)域的技術(shù)人員在本發(fā)明揭露的技術(shù)范圍內(nèi),其依然可以對前述實(shí)施例所記載的技術(shù)方案進(jìn)行修改或可輕易想到變化,或者對其中部分技術(shù)特征進(jìn)行等同替換;而這些修改、變化或者替換,并不使相應(yīng)技術(shù)方案的本質(zhì)脫離本發(fā)明實(shí)施例技術(shù)方案的精神和范圍,都應(yīng)涵蓋在本發(fā)明的保護(hù)范圍之內(nèi)。因此,本發(fā)明的保護(hù)范圍應(yīng)所述以權(quán)利要求的保護(hù)范圍為準(zhǔn)。