專利名稱:一種多天線的復(fù)用插值裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種多天線復(fù)用插值裝置,尤其涉及的是一種提高天線樣本精度的多天線復(fù)用插值器硬件電路裝置。
背景技術(shù):
現(xiàn)有技術(shù)的RAKE接收機目前是W_CDMANode B基帶處理系統(tǒng)中比較成熟的基帶處理技術(shù),為了滿足W_CDMA通信系統(tǒng)對基帶處理性能的要求,RAKE接收機前端的基帶天線接口需要向RAKE接收機輸送高精度的天線樣本數(shù)據(jù)。
為了實現(xiàn)這個目標(biāo)就勢必需要大大提高基帶天線端口處理邏輯在采樣速度、緩存深度等各方面的性能要求,目前基帶天線端口發(fā)送給RAKE接收機的天線樣本精度只能達到2倍碼片精度,即每個碼片周期基帶天線接口采集兩個天線樣本,遠未達到RAKE接收機需要的8倍碼片精度的要求。
為了解決這個問題,需要在RAKE接收機前端通過多天線復(fù)用插值器將2倍碼片的樣本轉(zhuǎn)換為8倍碼片精度的樣本。
目前國內(nèi)插值器這方面的專利主要局限于調(diào)制解調(diào)器方面的高速數(shù)據(jù)采集、視頻信號處理以及濾波器前端的速率調(diào)整等方面的應(yīng)用,例如馬庫尼通信有限公司的中國專利號CN00813427.8號專利,它首先通過一個抽取器對信號進行抽取以減小來信號的采樣速率,然后再用一個核心濾波器對抽取后的樣本進行濾波,最后通過一個插值器把濾波后的信號恢復(fù)成原來的樣本速率。從這個裝置的工作原理可知,這個裝置的輸入輸出樣本精度前后并沒有發(fā)生實質(zhì)的變化,不適合W_CDMA基帶處理系統(tǒng)通過對多天線復(fù)用數(shù)據(jù)流進行插值來提高天線樣本精度,并同時完成解天線復(fù)用和樣本數(shù)據(jù)流格式轉(zhuǎn)換的要求。
因此,現(xiàn)有技術(shù)存在缺陷,而有待于改進和發(fā)展。
發(fā)明內(nèi)容
本發(fā)明的目的在于提供一種多天線的復(fù)用插值裝置,根據(jù)W_CDMA基帶系統(tǒng)天線樣本采集的特點提出一種提高天線樣本精度的多天線復(fù)用插值器實現(xiàn)電路,在不增加基帶天線端口數(shù)據(jù)采集要求的基礎(chǔ)上成功的將2倍碼片精度的多天線復(fù)用數(shù)據(jù)流轉(zhuǎn)換為RAKE接收機要求的8倍碼片精度的樣本數(shù)據(jù)流,同時在插值過程中自動完成解天線復(fù)用和天線數(shù)據(jù)格式轉(zhuǎn)換,滿足RAKE接收機對天線數(shù)據(jù)流格式的要求。
本發(fā)明的技術(shù)方案包括 一種多天線的復(fù)用插值裝置,連接在WCDMA基帶天線接口與RAKE接收機之間,其中,包括四個功能單元,即數(shù)據(jù)緩存單元、積分RAM單元、移位積分寄存器組和插值單元;其中 所述數(shù)據(jù)緩存單元用于緩存天線接口的多天線復(fù)用數(shù)據(jù)流,并在外部輸入的碼片同步信號以及1/2碼片同步信號的控制下將多天線復(fù)用數(shù)據(jù)流分解為單天線數(shù)據(jù)流,并輸出給移位積分寄存器組的R口,其數(shù)據(jù)流是單天線在一個碼片周期內(nèi)采集的多個樣本值; 所述積分RAM單元用于在碼片同步信號的控制下將每根天線在多個碼片周期內(nèi)采集的天線樣本按天線號緩存在其內(nèi)部RAM的不同地址上,并配合所述移位積分寄存器組完成移位操作的功能; 所述移位積分寄存器用于接收當(dāng)前碼片周期內(nèi)數(shù)據(jù)緩存單元輸出的單天線在一個碼片周期內(nèi)采集到的多個天線樣本,并將其與該天線在積分RAM單元緩存的前幾個碼片周期內(nèi)采集的天線樣本進行拼接組合; 所述插值單元用于按照WCDMA基帶插值算法將單天線采集到的天線樣本內(nèi)插到規(guī)定精度以滿足后端RAKE接收機對輸入樣本數(shù)據(jù)精度的要求。
所述的裝置,其中,所述數(shù)據(jù)緩存單元將每根天線在一個碼片周期內(nèi)所收到的各個天線樣本點搜集整理在一起發(fā)送出給多天線復(fù)用插值器的移位積分寄存器組進行天線樣本拼接;所述積分RAM單元的輸入連接到移位積分寄存器組的B口輸出,其輸出連接到移位積分寄存器組的I口輸入;所述插值單元的輸入端連接到移位積分寄存器組的A口輸出端,輸出端連接到RAKE接收機的輸入端。
所述的裝置,其中,所述數(shù)據(jù)緩存單元用于解天線復(fù)用,其包括第一數(shù)據(jù)緩存、第二數(shù)據(jù)緩存、第一讀寫控制信號發(fā)生器、天線號計數(shù)器和選擇器;其中所述第一數(shù)據(jù)緩存和第二數(shù)據(jù)緩存分別由兩塊獨立的雙口RAM構(gòu)成,每塊RAM的B口只讀,A口只寫; 所述第一讀寫控制信號發(fā)生器用于控制對所述第一及第二數(shù)據(jù)緩存的讀寫; 所述天線號計數(shù)器用于每當(dāng)檢測到碼片同步信號有效時進行復(fù)位為零,并以時鐘為周期進行翻轉(zhuǎn); 所述選擇器用于根據(jù)天線號計數(shù)器的計數(shù)結(jié)果從第一數(shù)據(jù)緩存和第二數(shù)據(jù)緩存讀出的多天線復(fù)用數(shù)據(jù)流中選出單根天線在1個碼片周期內(nèi)的所有采樣樣本,并進行拼接后輸出。
所述的裝置,其中,所述RAM的寬度為32bits,深度為16,其中低8個地址單元構(gòu)成L區(qū),高8個地址單元構(gòu)成H區(qū)。
本發(fā)明所提供的一種多天線的復(fù)用插值裝置,由于采用本發(fā)明對天線樣本數(shù)據(jù)采用實時處理的方式,避免了為滿足RAKE接收機對樣本精度的要求而對基帶天線接口的采樣速率提出更為苛刻的性能要求,同時也避免了基帶天線接口消耗大量的存儲器來緩存數(shù)據(jù),從而節(jié)省了大量的存儲器資源。
圖1為本發(fā)明裝置的基帶天線接口的一種天線復(fù)用輸出方式示意圖; 圖2為本發(fā)明的多天線復(fù)用插值器的結(jié)構(gòu)框圖; 圖3為本發(fā)明的天線復(fù)用插值器的輸入時序圖; 圖4為本發(fā)明的天線復(fù)用插值器的輸出時序圖; 圖5為本發(fā)明的天線緩存單元的硬件實現(xiàn)框圖; 圖6為本發(fā)明的天線緩存RAM的結(jié)構(gòu)框圖; 圖7為本發(fā)明的積分RAM單元的硬件實現(xiàn)框圖; 圖8為本發(fā)明的移位積分寄存器組的硬件實現(xiàn)框圖; 圖9為本發(fā)明的插值單元的硬件實現(xiàn)框圖; 圖10為本發(fā)明的插值運算單元的硬件實現(xiàn)框圖; 圖11為本發(fā)明的乘加單元的硬件實現(xiàn)框圖。
具體實施例方式 以下,結(jié)合附圖,將對本發(fā)明的各較佳實施例進行更為詳細的說明。
本發(fā)明多天線的復(fù)用插值裝置,在W_CDMA基帶天線接口發(fā)送給RAKE接收機的數(shù)據(jù)流是一組復(fù)用后的多天線數(shù)據(jù)流,即在每個時鐘周期天線接口將多根天線的一個采樣點組合在一起發(fā)送給RAKE接收機。
如圖1所示,給出了一種W_CDMA基帶天線接口發(fā)往RAKE接收機的天線復(fù)用組合方式,本發(fā)明根據(jù)基帶天線接口輸出的多天線樣本復(fù)用結(jié)構(gòu)特點,結(jié)合基帶插值算法給出一種提高天線樣本精度的多天線復(fù)用插值器實現(xiàn)電路如圖2所示,通過對圖2各個功能單元內(nèi)部的硬件實現(xiàn)結(jié)構(gòu)進行細微的調(diào)整,本發(fā)明可以適應(yīng)多種天線數(shù)據(jù)流組合方式的處理要求。
本發(fā)明多天線的復(fù)用插值裝置如圖2所示,主要由四個功能單元組成,即數(shù)據(jù)緩存單元、積分RAM單元、移位積分寄存器組和插值單元,其中數(shù)據(jù)緩存單元的主要功能是緩存天線接口的多天線復(fù)用數(shù)據(jù)流,并在外部輸入的碼片同步信號以及1/2碼片同步信號的控制下將多天線復(fù)用數(shù)據(jù)流分解為單天線數(shù)據(jù)流,同時,將每根天線在一個碼片周期內(nèi)所收到的各個天線樣本點搜集整理在一起發(fā)送出給內(nèi)部邏輯處理。
所述數(shù)據(jù)緩存單元的輸入為天線接口輸出的多天線復(fù)用數(shù)據(jù)流、碼片同步信號和1/2碼片同步數(shù)據(jù)流,輸出給移位積分寄存器組R口的數(shù)據(jù)流是單天線在一個碼片周期內(nèi)采集的多個樣本值;所述積分RAM單元的主要功能在碼片同步信號的控制下是將每根天線在多個碼片周期內(nèi)采集的天線樣本按天線號緩存在其內(nèi)部RAM的不同地址上,并配合移位積分寄存器組完成移位操作的功能,積分RAM單元的輸入連接到移位積分寄存器組的B口輸出,其輸出連接到移位積分寄存器組的I口輸入。
所述移位積分寄存器的主要功能是接收當(dāng)前碼片周期內(nèi)數(shù)據(jù)緩存單元輸出的單天線在一個碼片周期內(nèi)采集到的多個天線樣本,并將其與該天線在積分RAM單元緩存的前幾個碼片周期內(nèi)采集的天線樣本進行拼接組合,整合成插值單元所需要的數(shù)據(jù)結(jié)構(gòu),同時配合積分RAM單元將R口收到的樣本數(shù)據(jù)通過B口緩存到積分RAM對應(yīng)的地址單元中,移位積分寄存器組的R口輸入端連接到數(shù)據(jù)緩存單元的輸出,I口輸入端連接到積分RAM單元的輸出端,移位積分寄存器的A口輸出端連接到插值單元的輸入端,B口輸出端連接到積分RAM單元的輸入端;插值器的主要功能是按照W_CDMA基帶插值算法將單天線采集到的天線樣本內(nèi)插到規(guī)定精度以滿足后端RAKE接收機對輸入樣本數(shù)據(jù)精度的要求,插值單元的輸入端連接到移位積分寄存器組的A口輸出端,輸出端連接到RAKE接收機的輸入端。
本發(fā)明裝置適用于基帶天線接口到RAKE接收機間的解天線復(fù)用格式轉(zhuǎn)換和樣本采樣精度的轉(zhuǎn)換,由于基帶天線接口輸出的天線復(fù)用格式可以有多種,對于不同的天線復(fù)用格式,本發(fā)明裝置在具體的硬件實現(xiàn)結(jié)構(gòu)上存在細微的差別,以下基于圖3所示的多天線復(fù)用插值器輸入信號時序和圖4所示的多天線復(fù)用插值器輸出信號時序來描述本發(fā)明裝置的具體實施方式
。
在圖2所示的多天線復(fù)用插值器硬件實現(xiàn)結(jié)構(gòu)圖中,所述數(shù)據(jù)緩存單元是主要的解天線復(fù)用的功能單元,其硬件實現(xiàn)結(jié)構(gòu)如圖5所示,它主要包括五個功能單元即第一數(shù)據(jù)緩存RAM1、第二數(shù)據(jù)緩存RAM2、第一讀寫控制信號發(fā)生器1、天線號計數(shù)器和選擇器,其中,第一數(shù)據(jù)緩存RAM1和第二數(shù)據(jù)緩存RAM2的結(jié)構(gòu)框圖如圖6所示。
第一數(shù)據(jù)緩存RAM1和第二數(shù)據(jù)緩存RAM2由兩塊獨立的雙口RAM構(gòu)成,每塊RAM的B口只讀,A口只寫,RAM的寬度為32bits,深度為16,其中低8個地址單元構(gòu)成L區(qū),高8個地址單元構(gòu)成H區(qū),當(dāng)系統(tǒng)工作時,第一數(shù)據(jù)緩存RAM1在第一讀寫控制信號發(fā)生器1的控制下將接收到多天線復(fù)用樣本緩存到L區(qū)的對應(yīng)地址上,以1/2碼片為周期將第一數(shù)據(jù)緩存RAM1的8個地址上存入16根天線的一個樣本,每個地址在一個時鐘周期內(nèi)緩存2根天線的樣本數(shù)據(jù),在下一個1/2碼片周期內(nèi)16根天線的另一個樣本緩存到第二數(shù)據(jù)緩存RAM2的L區(qū),在第三個1/2碼片周期內(nèi)再將16根天線的一個樣本點寫入到第一數(shù)據(jù)緩存RAM1的H區(qū)中,在第四個1/2碼片周期內(nèi)將16根天線的一個樣本點寫入到第二數(shù)據(jù)緩存RAM2的H區(qū)中,然后,在接下來的時間里以1/2碼片為周期按照先寫第一數(shù)據(jù)緩存RAM1的L區(qū),再寫第二數(shù)據(jù)緩存RAM2的L區(qū),再寫第一數(shù)據(jù)緩存RAM1的H區(qū),再寫第二數(shù)據(jù)緩存RAM2的H區(qū)的順序,不斷重復(fù)緩存基帶天線接口按照圖3的復(fù)用格式發(fā)送過來的多天線樣本數(shù)據(jù)流。
所述第一數(shù)據(jù)緩存RAM1和第二數(shù)據(jù)緩存RAM2在第一讀寫控制信號發(fā)生器1的控制下以碼片為周期向選擇器同時輸出各自H區(qū)或L區(qū)各個地址單元上的數(shù)據(jù),每塊RAM的讀操作在一個碼片周期的16個時鐘內(nèi)只在偶時鐘內(nèi)生效,其余時間讀數(shù)據(jù)總線處于保持狀態(tài),每塊RAM的讀操作與其寫操作之間形成典型的乒乓操作方式,也就是說,當(dāng)基帶天線接口開始對第一數(shù)據(jù)緩存RAM1或第二數(shù)據(jù)緩存RAM2的L區(qū)進行寫操作時,第一數(shù)據(jù)緩存RAM1和第二數(shù)據(jù)緩存RAM2的讀操作開始對兩塊RAM的H區(qū)生效,當(dāng)?shù)谝粩?shù)據(jù)緩存RAM1的H區(qū)開始寫操作時,數(shù)據(jù)緩存RAM1和RAM2的讀操作開始對兩塊RAM的L區(qū)生效。
第一數(shù)據(jù)緩存RAM1和第二數(shù)據(jù)緩存RAM2的A口數(shù)據(jù)輸入端同時接多天線復(fù)用插值器的外部數(shù)據(jù)輸入總線,A口的地址總線、片選信號和寫控制信號等寫控制信號連接到第一讀寫控制信號發(fā)生器1的輸出端,B口的輸出數(shù)據(jù)總線連接選擇器的輸入端,寫控制信號連接第一讀寫控制信號發(fā)生器1的輸出端;第一讀寫控制信號發(fā)生器1主要功能是在1/2碼片同步信號和碼片同步信號的控制下按照第一數(shù)據(jù)緩存RAM1和第二數(shù)據(jù)緩存RAM2的讀寫行為模式產(chǎn)生第一數(shù)據(jù)緩存RAM1和第二數(shù)據(jù)緩存RAM2的A口和B口讀寫控制信號,第一讀寫控制信號發(fā)生器1的輸入是基帶天線接口輸出的1/2碼片同步信號和碼片同步信號,所產(chǎn)生的讀寫控制信號連接到第一數(shù)據(jù)緩存RAM1和第二數(shù)據(jù)緩存RAM2相應(yīng)的RAM端口;天線號計數(shù)器是一個1bit的計數(shù)器,天線計數(shù)器每當(dāng)檢測到碼片同步信號有效時進行復(fù)位為零,然后以時鐘為周期進行翻轉(zhuǎn),天線號計數(shù)器的輸入為基帶天線接口輸出的碼片同步信號,輸出連接到選擇器的輸入端;選擇器的功能主要是根據(jù)天線號計數(shù)器的計數(shù)結(jié)果從第一數(shù)據(jù)緩存RAM1和第二數(shù)據(jù)緩存RAM2讀出的多天線復(fù)用數(shù)據(jù)流中選出單根天線在1個碼片周期內(nèi)的所有采樣樣本,進行拼接后輸出,選擇器的輸入為天線號計數(shù)器的輸出以及第一數(shù)據(jù)緩存RAM1和第二數(shù)據(jù)緩存RAM2的讀數(shù)據(jù)總線,輸出作為數(shù)據(jù)緩存單元的輸出連接到移位積分寄存器組的R口輸入。
所述積分RAM單元在本裝置中的作用是將解復(fù)用后各個天線在多個碼片周期內(nèi)采集到的樣本數(shù)據(jù)整合到一起,按照天線號緩存到其內(nèi)部的積分RAM中,同時,與移位積分寄存器組相互配合完成移位操作的功能,積分RAM單元的硬件實現(xiàn)框圖如圖7所示,它主要包括積分RAM和第二讀寫控制信號發(fā)生器2,其中積分RAM單元是一塊雙口RAM,端口特性是A口只寫,B口只讀,寬度是128bits,深度為16。
當(dāng)系統(tǒng)工作時,在第二讀寫控制信號發(fā)生器2的控制下,B口從每個碼片周期第一個時鐘開始依次讀出每根天線在積分RAM單元中的緩存數(shù)據(jù),每個時鐘讀一根天線的數(shù)據(jù),而A口相對于B口延時一個時鐘周期后,將移位積分寄存器組B口輸出的數(shù)據(jù)寫入到積分RAM單元的同一地址中,積分RAM單元的A口寫數(shù)據(jù)總線連接到移位積分寄存器組B輸出端口,積分RAM單元的B口讀數(shù)據(jù)總線輸出到移位積分寄存器組的I輸入端口,而A口和B口的地址總線、片選信號、讀寫使能信號等控制信號連接到第二讀寫控制信號發(fā)生器2的輸出端口;讀寫控制發(fā)生器2的主要功能是在碼片同步信號的控制下,根據(jù)積分RAM單元的讀寫行為模式產(chǎn)生相應(yīng)的地址信號、片選信號和讀寫使能信號等控制信號,其輸入為基帶天線端口發(fā)送的碼片同步信號,輸出連接到積分RAM單元相應(yīng)端口的控制端。
所述移位寄存器組在本發(fā)明裝置中的主要作用,是接收當(dāng)前碼片周期內(nèi)數(shù)據(jù)緩存單元輸出的單天線在一個碼片周期內(nèi)采集到的多個天線樣本,并將其與該天線在積分RAM單元緩存的前幾個碼片周期內(nèi)采集的天線樣本進行拼接組合,整合成插值單元所需要的數(shù)據(jù)結(jié)構(gòu),同時配合積分RAM單元將R口收到的樣本數(shù)據(jù)通過B口緩存到積分RAM對應(yīng)的地址單元中。
本發(fā)明所述移位寄存器組的硬件實現(xiàn)結(jié)構(gòu)如圖8所示,所述移位寄存器組包括一組寄存器單元,每個寄存器單元可以接收外部單元送過來的一個樣本值,其中移位寄存器組的R端口連接數(shù)據(jù)緩存單元的輸出端,通過R口可以將數(shù)據(jù)緩存單元的第一數(shù)據(jù)緩存RAM1和第二數(shù)據(jù)緩存RAM2的B口輸出連接到移位寄存器組的寄存器單元1和寄存器單元0上,移位寄存器組的I端口連接到積分RAM單元的輸出端,通過I端口可以將積分RAM單元讀出各個樣本點緩存于移位寄存器組的寄存器單元2到寄存器單元9內(nèi),移位寄存器組的B口輸出連接到積分RAM單元的輸入,而A口輸出則連接到插值單元的輸入端。
插值單元是本發(fā)明裝置內(nèi)的實現(xiàn)基帶插值算法的功能單元,其所采用的是一種目前較為通用的基帶插值算法,其算法實現(xiàn)過程可由下面的公式描述
上式中p0、p1、p2和p3為天線復(fù)用插值器從外部接收到的四個相位的插值系數(shù),每個相位由8個插值系數(shù)組成,如下表所示 所述插值單元的硬件實現(xiàn)框圖如圖9所示,所述插值單元主要由兩個相同的插值運算單元組成即第一插值運算單元91和第二插值運算單元92,插值運算單元的主要功能是將外部輸入的8個天線樣本b7~b0分別與四個插值相位各自的8個插值系數(shù)對應(yīng)相乘,并對乘積結(jié)果進行累加產(chǎn)生插值結(jié)果。
每個插值運算單元又包括4個乘加單元,如圖10所示,單個乘加單元的硬件結(jié)構(gòu)如圖11所示,由于每個插值運算單元產(chǎn)生四個對應(yīng)于插值相位的插值結(jié)果,因此插值單元每次可同時產(chǎn)生8個插值結(jié)果作為硬件實現(xiàn)的插值算法的最終結(jié)果輸出,插值單元的一個輸入端口連接到移位積分寄存器組的A口輸出,另一個輸入端口連接著四個相位插值系數(shù),輸出端口r7~r0連接到基帶RAKE接收機的輸入端口;所述第一插值運算單元91的輸入端口b7~b0連接插值單元的輸入端口a0~a7,輸出端口c3~c0連接插值單元的輸出端口r7~r4;所述第二插值運算單元92的輸入端口b7~b0連接插值單元的輸入端口a1~a8,輸出端口c3~c0連接插值單元的輸出端口r3~r0,插值運算單元內(nèi)部每個乘加單元都有兩個輸出端口總線和一個輸出端口總線,其中一個輸入端口總線連接插值運算單元的天線樣本輸入b7~b0,另一個輸入端口總線連接一個插值相位pk,k=0,1,2,3的8個插值系數(shù)輸入,乘加單元的輸出端口總線作為插值運算單元的一個輸出總線連接到插值運算單元的輸出端口ck,k=0,1,2,3,在插值器的輸出端,各個乘加單元的輸出被作為插值算法的最終運算結(jié)果通過插值單元的輸出端口向RAKE接收機輸送高精度的天線樣本,以滿足RAKE接收機對天線樣本精度的要求。
通過上面對本發(fā)明裝置的工作原理和硬件實現(xiàn)結(jié)構(gòu)的描述,可以總結(jié)出本發(fā)明裝置具有以下優(yōu)點 本發(fā)明裝置對天線樣本數(shù)據(jù)采用實時處理的方式,這樣一方面避免了為滿足RAKE接收機對樣本精度的要求而對基帶天線接口的采樣速率提出更為苛刻的性能要求,另一方面也避免了基帶天線接口消耗大量的存儲器來緩存數(shù)據(jù),從而節(jié)省了大量的存儲器資源。
同時,本發(fā)明裝置根據(jù)不同的天線數(shù)據(jù)流復(fù)用方式可進行靈活調(diào)整,在不對RAKE接收機產(chǎn)生影響的同時可以適應(yīng)基帶天線接口輸出多種天線復(fù)用數(shù)據(jù)流的情況。
本發(fā)明裝置在進行簡單調(diào)整后,可以實現(xiàn)不同精度的插值算法,并且可輸出高精度的天線樣本數(shù)據(jù)流,后端的RAKE接收機各個處理子單元在滿足系統(tǒng)性能要求的前提下可根據(jù)自己的實際需要,在本裝置輸出數(shù)據(jù)精度的基礎(chǔ)上進行簡單抽取,靈活的降低樣本精度,以達到節(jié)省資源的目的。
應(yīng)當(dāng)理解的是,上述針對具體實施例的描述較為詳細,但不能因此而認(rèn)為是對本發(fā)明專利保護范圍的限制,本發(fā)明的專利保護范圍應(yīng)以所附權(quán)利要求為準(zhǔn)。
權(quán)利要求
1、一種多天線的復(fù)用插值裝置,連接在WCDMA基帶天線接口與RAKE接收機之間,其特征在于,包括四個功能單元,即數(shù)據(jù)緩存單元、積分RAM單元、移位積分寄存器組和插值單元;其中
所述數(shù)據(jù)緩存單元用于緩存天線接口的多天線復(fù)用數(shù)據(jù)流,并在外部輸入的碼片同步信號以及1/2碼片同步信號的控制下將多天線復(fù)用數(shù)據(jù)流分解為單天線數(shù)據(jù)流,并輸出給移位積分寄存器組的R口,其數(shù)據(jù)流是單天線在一個碼片周期內(nèi)采集的多個樣本值;
所述積分RAM單元用于在碼片同步信號的控制下將每根天線在多個碼片周期內(nèi)采集的天線樣本按天線號緩存在其內(nèi)部RAM的不同地址上,并配合所述移位積分寄存器組完成移位操作的功能;
所述移位積分寄存器用于接收當(dāng)前碼片周期內(nèi)數(shù)據(jù)緩存單元輸出的單天線在一個碼片周期內(nèi)采集到的多個天線樣本,并將其與該天線在積分RAM單元緩存的前幾個碼片周期內(nèi)采集的天線樣本進行拼接組合;
所述插值單元用于按照WCDMA基帶插值算法將單天線采集到的天線樣本內(nèi)插到規(guī)定精度以滿足后端RAKE接收機對輸入樣本數(shù)據(jù)精度的要求。
2、根據(jù)權(quán)利要求1所述的裝置,其特征在于,所述數(shù)據(jù)緩存單元將每根天線在一個碼片周期內(nèi)所收到的各個天線樣本點搜集整理在一起發(fā)送出給多天線復(fù)用插值器的移位積分寄存器組進行天線樣本拼接;所述積分RAM單元的輸入連接到移位積分寄存器組的B口輸出,其輸出連接到移位積分寄存器組的I口輸入;所述插值單元的輸入端連接到移位積分寄存器組的A口輸出端,輸出端連接到RAKE接收機的輸入端。
3、根據(jù)權(quán)利要求2所述的裝置,其特征在于,所述數(shù)據(jù)緩存單元用于解天線復(fù)用,其包括第一數(shù)據(jù)緩存、第二數(shù)據(jù)緩存、第一讀寫控制信號發(fā)生器、天線號計數(shù)器和選擇器;其中所述第一數(shù)據(jù)緩存和第二數(shù)據(jù)緩存分別由兩塊獨立的雙口RAM構(gòu)成,每塊RAM的B口只讀,A口只寫;
所述第一讀寫控制信號發(fā)生器用于控制對所述第一及第二數(shù)據(jù)緩存的讀寫;
所述天線號計數(shù)器用于每當(dāng)檢測到碼片同步信號有效時進行復(fù)位為零,并以時鐘為周期進行翻轉(zhuǎn);
所述選擇器用于根據(jù)天線號計數(shù)器的計數(shù)結(jié)果從第一數(shù)據(jù)緩存和第二數(shù)據(jù)緩存讀出的多天線復(fù)用數(shù)據(jù)流中選出單根天線在1個碼片周期內(nèi)的所有采樣樣本,并進行拼接后輸出。
4、根據(jù)權(quán)利要求3所述的裝置,其特征在于,所述RAM的寬度為32bits,深度為16,其中低8個地址單元構(gòu)成L區(qū),高8個地址單元構(gòu)成H區(qū)。
全文摘要
本發(fā)明公開了一種多天線的復(fù)用插值裝置,連接在WCDMA基帶天線接口與RAKE接收機之間,其中,包括四個功能單元,即數(shù)據(jù)緩存單元、積分RAM單元、移位積分寄存器組和插值單元;其中所述數(shù)據(jù)緩存單元用于緩存天線接口的多天線復(fù)用數(shù)據(jù)流,并在外部輸入的碼片同步信號以及1/2碼片同步信號的控制下將多天線復(fù)用數(shù)據(jù)流分解為單天線數(shù)據(jù)流,并輸出給移位積分寄存器組的R口,其數(shù)據(jù)流是單天線在一個碼片周期內(nèi)采集的多個樣本值。本發(fā)明裝置由于采用本發(fā)明對天線樣本數(shù)據(jù)采用實時處理的方式,避免了為滿足RAKE接收機對樣本精度的要求而對基帶天線接口的采樣速率提出更為苛刻的性能要求,從而節(jié)省了大量的存儲器資源。
文檔編號H04B1/707GK101072213SQ20061007880
公開日2007年11月14日 申請日期2006年5月8日 優(yōu)先權(quán)日2006年5月8日
發(fā)明者古艷濤 申請人:中興通訊股份有限公司