波形發(fā)生器的波形產(chǎn)生電路的制作方法
【專利摘要】波形發(fā)生器具有波形產(chǎn)生電路,其存儲具有死時間期的模擬波形信號的波形數(shù)據(jù)而不需要存儲關(guān)于死時間的數(shù)據(jù)。具有序列存儲器的定序器存儲序列數(shù)據(jù),其控制模擬波形信號的一個或多個信號分量以及關(guān)聯(lián)的死時間的定序。死時間的定時由采樣時鐘和等待時間計數(shù)器控制。信號分量的產(chǎn)生由對存儲采樣分量的數(shù)字?jǐn)?shù)據(jù)的波形存儲器控制地址的產(chǎn)生的采樣時鐘控制。波形存儲器數(shù)字?jǐn)?shù)據(jù)被轉(zhuǎn)換成模擬波形信號。
【專利說明】波形發(fā)生器的波形產(chǎn)生電路
【背景技術(shù)】
[0001]射頻(RF)傳輸正廣泛地在各種領(lǐng)域中使用。因為半導(dǎo)體技術(shù)的進步,任意波形發(fā)生器(AWG)現(xiàn)在以每秒IOG樣本或更多為特征,這允許AWG在沒有升頻轉(zhuǎn)換器的情況下直接產(chǎn)生微波信號。例如,AWG7122C任意波形發(fā)生器(由Tektronix, Inc., Beaverton, OR制造)具有每秒24千兆樣本的最大采樣率。這樣的AWG的應(yīng)用之一是產(chǎn)生雷達(dá)信號。典型的雷達(dá)信號是如在圖1中示出的RF (射頻)脈沖串。
[0002]需要超高速采樣率來產(chǎn)生微波信號,這使得波形數(shù)據(jù)非常大,從而需要大型波形存儲器來存儲數(shù)據(jù)。例如,需要IOG個字的波形存儲器來以IOG樣本/秒產(chǎn)生一秒波形。
[0003]圖2A是簡化的雷達(dá)信號的示例。Pl至P4的每個梯形代表RF脈沖組并且Tl至T4中的每個示出死時間。注意每個Tl至T4死時間沒有信號但這些分量的定時信息非常重要,因為關(guān)于目標(biāo)對象的范圍信息將包括在來自對象的反射信號中。圖2B是圖2A的簡化雷達(dá)信號的放大版本。圖2B示出每個RF分量(例如Pl至P4中的一個)包括多個脈沖并且由脈沖的持續(xù)時間限定。
[0004]圖3是在AWG中使用的常規(guī)波形產(chǎn)生電路的框圖。例如雷達(dá)信號數(shù)據(jù)的波形數(shù)據(jù)存儲在波形存儲器52中并且在定序器50 (其包括序列存儲器48)的序列控制下提供給數(shù)模轉(zhuǎn)換器(DAC)54。DAC 54從限定采樣率的時鐘發(fā)生器56接收采樣時鐘Fs。DAC 54向具有重建濾波器、放大器和衰減器的輸出電路58提供模擬波形信號來獲得具有期望帶寬和幅度的模擬信號。CPU (未示出)控制塊的操作。
[0005]圖2A的簡化雷達(dá)信號可分成一些分量,其作為數(shù)字?jǐn)?shù)據(jù)存儲在波形產(chǎn)生電路31的波形存儲器52中。圖4示出簡化雷達(dá)信號的分量,其中圖2的RF分量Pl至P4因為它們在存儲器52中而被留下,但Tl至T4的死時間分量相應(yīng)地擠入STl至ST4分量。例如,Tl的死時間分量可通過重復(fù)STl nl次而提供,或Tl=STl*nl。
[0006]圖5是基于圖4的不例的序列表I的不例。序列存儲器48存儲該序列表I并且定序器50控制波形存儲器52以根據(jù)序列表I向DAC 54提供波形數(shù)據(jù)wfm”。甚至在不產(chǎn)生RF脈沖并且然后需要大的存儲器空間時,該方法也使用波形存儲器。
【發(fā)明內(nèi)容】
[0007]本發(fā)明是波形產(chǎn)生電路,其具有用于產(chǎn)生波形輸出信號(例如具有信號分量和死時間的脈沖串雷達(dá)信號)的改進序列控制。波形存儲器存儲信號分量的波形數(shù)據(jù)而不是死時間數(shù)據(jù)。序列存儲器通過相應(yīng)的寄存器向地址、等待、信號分量長度和重復(fù)計數(shù)器提供信號分量和關(guān)聯(lián)的死時間的序列控制數(shù)據(jù)。等待計數(shù)器基于選擇的信號分量的序列控制等待時間數(shù)據(jù)和死時間組合來對采樣時鐘計數(shù),而地址計數(shù)器基于序列控制地址數(shù)據(jù)(其代表波形存儲器中的信號分量的第一波形數(shù)據(jù)的初始地址)來提供初始地址。序列控制等待時間數(shù)據(jù)限定死時間的持續(xù)時間。等待計數(shù)器通過產(chǎn)生“信號分量的起始”輸出來控制地址計數(shù)器和信號分量長度計數(shù)器。地址計數(shù)器在死時間后對于選擇的信號分量的波形數(shù)據(jù)輸出發(fā)起從地址計數(shù)器的地址增加。信號分量長度計數(shù)器對于選擇的信號分量的持續(xù)時間發(fā)起采樣時鐘的計數(shù)并且生成“信號分量的結(jié)束”輸出用于停止地址計數(shù)器并且使重復(fù)計數(shù)器中的計數(shù)增加。當(dāng)使重復(fù)計數(shù)器中的計數(shù)增加與重復(fù)次數(shù)數(shù)據(jù)匹配時,重復(fù)計數(shù)器接收作為序列控制數(shù)據(jù)和“信號分量的結(jié)束”輸出的重復(fù)次數(shù)數(shù)據(jù)并且產(chǎn)生及輸出以將新的序列控制數(shù)據(jù)加載到地址、等待、信號分量長度和重復(fù)計數(shù)器。
[0008]當(dāng)與隨附的權(quán)利要求和附圖結(jié)合閱讀時,本發(fā)明的目標(biāo)、優(yōu)勢和新穎特征從下列詳細(xì)描述清晰可見。
【專利附圖】
【附圖說明】
[0009]圖1是雷達(dá)信號的波形示例。
[0010]圖2A是簡化雷達(dá)信號的示例并且圖2B是簡化雷達(dá)信號的放大版本。
[0011]圖3是在任意波形發(fā)生器中使用的常規(guī)波形產(chǎn)生電路的框圖。
[0012]圖4示出存儲在常規(guī)波形產(chǎn)生電路的波形存儲器中的簡化雷達(dá)信號的分量數(shù)據(jù)。
[0013]圖5是在序列中使用的常規(guī)序列表的示例。
[0014]圖6是用于根據(jù)本發(fā)明的實施例的任意波形發(fā)生器的典型代表性框圖。
[0015]圖7是根據(jù)本發(fā)明的波形產(chǎn)生電路的實施例的框圖。
[0016]圖8是根據(jù)本發(fā)明包括序列存儲器的定序器的實施例的詳細(xì)框圖。
[0017]圖9示出根據(jù)本發(fā)明存儲在波形存儲器中的信號分量的波形數(shù)據(jù)。
[0018]圖10示出由根據(jù)本發(fā)明的實施例產(chǎn)生的脈沖串(例如,雷達(dá)信號)的示例。
[0019]圖11示出序列存儲器可存儲的序列表的示例。
[0020]圖12是根據(jù)本發(fā)明的實施例的流程圖。
【具體實施方式】
[0021]參考圖6,示出有任意波形發(fā)生器10的代表性框圖。該信號發(fā)生器10具有中央處理單元(CPU) 20,其根據(jù)存儲在硬盤驅(qū)動器(HDD) 24上的程序控制儀器的操作。存儲器22(例如RAM存儲器)用于CPU 20的工作區(qū)來從存儲裝置24讀取程序。用戶可以設(shè)置信號發(fā)生器以經(jīng)由設(shè)置在儀器的前面板上的按鈕、旋鈕和諸如此類12來產(chǎn)生輸出測試信號。顯示裝置16提供用戶接口,用于使與輸出測試信號的信號模式和用戶設(shè)置有關(guān)的信息可視化。外部顯示輸出電路26提供視頻輸出,其可連接到外部顯示器28用于除信號發(fā)生器的內(nèi)置顯示器16外還提供更大的顯示區(qū)域。波形產(chǎn)生電路30基于用戶限定的參數(shù)產(chǎn)生輸出測試信號。在該示例中,波形發(fā)生器電路具有對于觸發(fā)和事件信號的兩個通道輸出和輸入。輸入/輸出端口 32用于將外部鍵盤34、指點裝置(例如鼠標(biāo)36)及諸如此類連接到信號發(fā)生器。該外部鍵盤34和/或鼠標(biāo)36可作為信號發(fā)生器的前面板控制的一部分而被包括。這些框經(jīng)由信號和數(shù)據(jù)總線38耦合在一起。信號發(fā)生器的總線38可具有局域網(wǎng)(LAN)接口40,用于將信號發(fā)生器連接到外部控制器,例如個人計算機(PC)42。該LAN接口 40允許用戶接口在PC 42上操作并且將輸出信號數(shù)據(jù)傳遞到信號發(fā)生器10并且還使PC 42能夠通過網(wǎng)絡(luò)控制信號發(fā)生器10。
[0022]圖7是根據(jù)本發(fā)明的圖6的波形產(chǎn)生電路30的實施例的框圖。本發(fā)明將關(guān)于雷達(dá)信號脈沖串描述,但應(yīng)該理解在信號的有源部分之間需要死時間的任何信號可用該發(fā)明實現(xiàn)。注意圖7中的框(其對應(yīng)于圖3中的那些)具有相同的標(biāo)號。本發(fā)明的實施例具有波形存儲器64,其存儲信號分量(RF分量)Pl至P4的波形數(shù)據(jù)而不是如在圖9中示出的信號分量Pl至P4之間的死時間Tl至T4的波形數(shù)據(jù)。本發(fā)明通過去除對波形數(shù)據(jù)的要求而使波形數(shù)據(jù)大小減少,其代表波形數(shù)據(jù)中的死時間。改進的數(shù)據(jù)序列控制可以產(chǎn)生死時間而沒有存儲與死時間有關(guān)的波形數(shù)據(jù)的特定要求。
[0023]圖10示出由根據(jù)本發(fā)明的實施例產(chǎn)生的脈沖串(例如雷達(dá)信號)的示例,其中Tl和Pl被重復(fù)兩次。圖11示出序列存儲器62可存儲的序列表的示例。圖12是根據(jù)本發(fā)明的實施例的流程圖。
[0024]信號分量(例如圖10中的代表性雷達(dá)信號)的波形數(shù)據(jù)存儲在波形存儲器64中并且在定序器60 (其包括序列存儲器62)的序列控制下提供給數(shù)模轉(zhuǎn)換器(DAC)54。DAC 54從限定采樣率的時鐘發(fā)生器56接收采樣時鐘Fs。DAC 54向具有重建濾波器、放大器和衰減器的輸出電路58提供模擬波形信號來獲得具有期望帶寬和幅度的模擬信號。CPU 20控制波形產(chǎn)生電路30的塊的操作。
[0025]序列存儲器62包含如由序列表所代表的用于產(chǎn)生圖10的波形輸出信號(雷達(dá)信號)的序列控制數(shù)據(jù)。在圖12中,發(fā)起脈沖串的產(chǎn)生,如在步驟102中示出的。在步驟104中,整數(shù)指數(shù)用于Tn或Pn,其中整數(shù)“n”=l,2,3,4…并且“η”的默認(rèn)值設(shè)置成I。在向相應(yīng)的計數(shù)器80、82、84和86提供數(shù)據(jù)之前,四個寄存器70、72、74和76暫時存儲來自序列存儲器62的序列控制數(shù)據(jù)。存儲在寄存器70、72、74和76中的序列控制數(shù)據(jù)被加載到計數(shù)器80、82、84和86內(nèi)(步驟106)。Pl的第一地址數(shù)據(jù)的序列控制數(shù)據(jù)被加載到地址計數(shù)器80內(nèi)。Tl的等待時間數(shù)據(jù)的序列控制數(shù)據(jù)被加載到等待時間計數(shù)器82內(nèi)。Pl的信號分量長度數(shù)據(jù)的序列控制數(shù)據(jù)被加載到信號分量長度計數(shù)器84內(nèi)。Pl的重復(fù)次數(shù)數(shù)據(jù)的序列控制數(shù)據(jù)被加載到重復(fù)計數(shù)器86內(nèi)。計數(shù)器80、82和84從時鐘發(fā)生器56接收采樣時鐘Fs。等待計數(shù)器82開始對代表由等待時間數(shù)據(jù)規(guī)定的死時間(Tl)的采樣時鐘計數(shù)(步驟108)。
[0026]等待計數(shù)器82通過對采樣時`鐘計數(shù)而控制死時間Tl至T4中的每個,其沒有信號。注意采樣時鐘的速率快到足以以高分辨率調(diào)整死時間。在等待計數(shù)器增加期間,Pi的初始地址向波形存儲器64提供地址用于輸出Pl的初始波形數(shù)據(jù)作為死時間數(shù)據(jù)。當(dāng)?shù)却嫈?shù)器82到達(dá)由Tl的等待時間數(shù)據(jù)規(guī)定的計數(shù)數(shù)字(步驟110)時,它向地址和信號分量長度計數(shù)器80和84提供“信號分量的起始”信號。地址計數(shù)器80響應(yīng)于向波形存儲器提供用于輸出代表Pl的波形數(shù)據(jù)的采樣時鐘而開始使地址增加。信號分量長度計數(shù)器84開始對采樣時鐘的時鐘數(shù)量計數(shù)。信號分量長度計數(shù)器84持續(xù)對采樣時鐘的時鐘周期計數(shù)直到到達(dá)由Pl的信號分量長度(即,持續(xù)時間)數(shù)據(jù)規(guī)定的計數(shù)數(shù)字(步驟112)。當(dāng)信號分量長度計數(shù)器84到達(dá)由Pl的信號分量長度規(guī)定的終止計數(shù)數(shù)字(步驟114)時,它向地址計數(shù)器80和重復(fù)計數(shù)器86提供“信號分量的結(jié)束”信號。地址計數(shù)器80從信號分量長度計數(shù)器84接收“信號分量的結(jié)束”信號并且然后示出Pl的結(jié)束地址(步驟116)。重復(fù)計數(shù)器86還從信號分量長度計數(shù)器84接收“信號分量的結(jié)束”信號,其使重復(fù)計數(shù)器增加I。
[0027]此時,如果重復(fù)計數(shù)器86設(shè)置成特定的重復(fù)計數(shù)數(shù)字,例如兩個或以上(在步驟118處的否)并且η小于最后的η (即,在該示例中在步驟120處nUST是四),地址計數(shù)器80再次設(shè)置成Pl的第一地址(步驟122),并且等待時間計數(shù)器82和信號分量長度計數(shù)器84中的計數(shù)寄存器重設(shè)為它們的初始值。在該示例中,對Pl的重復(fù)計數(shù)設(shè)置成2,如在圖10中示出的。然后,過程返回步驟108。當(dāng)?shù)却嫈?shù)器82再次到達(dá)由Tl的等待時間數(shù)據(jù)規(guī)定的計數(shù)數(shù)字(步驟110)時,它向地址和信號分量長度計數(shù)器80和84提供“信號分量的起始”信號。地址計數(shù)器80開始使Pl的地址數(shù)據(jù)增加并且信號分量長度計數(shù)器84開始對采樣時鐘的時鐘周期計數(shù)一直到由Pl的信號分量長度數(shù)據(jù)規(guī)定的計數(shù)數(shù)字(步驟112)。當(dāng)信號分量長度計數(shù)器84到達(dá)由Pl的信號分量長度規(guī)定的計數(shù)數(shù)字(步驟114)時,地址計數(shù)器80從信號分量長度計數(shù)器84接收“信號分量的結(jié)束”信號并且再次示出Pl的結(jié)束地址(步驟116)。重復(fù)計數(shù)器86還從信號分量長度計數(shù)器84接收“信號分量的結(jié)束”信號,其使重復(fù)計數(shù)器86增加I。使重復(fù)計數(shù)器增加2,這與重復(fù)次數(shù)數(shù)據(jù)的計數(shù)匹配(步驟118處的是),這使重復(fù)計數(shù)器84向序列存儲器提供“分量結(jié)束”信號(步驟124)。
[0028]然后,η增加I (步驟126)并且過程返回步驟106。在步驟106處,來自序列存儲器62的Ρ2的第一地址數(shù)據(jù)、Ρ2的等待時間數(shù)據(jù)、Ρ2的信號分量長度數(shù)據(jù)、Ρ2的重復(fù)次數(shù)數(shù)據(jù)經(jīng)由相應(yīng)的寄存器70、72、74和76而加載到地址計數(shù)器80、等待時間計數(shù)器82、信號分量長度計數(shù)器84和重復(fù)計數(shù)器86。在該實施例中,對Ρ2的重復(fù)次數(shù)是I。當(dāng)?shù)却嫈?shù)器82到達(dá)由Τ2的等待時間數(shù)據(jù)規(guī)定的計數(shù)數(shù)字(步驟110)時,它向地址計數(shù)器80和信號分量長度計數(shù)器84提供“信號分量的起始”信號。地址計數(shù)器80響應(yīng)于提供給波形存儲器用于輸出代表Ρ2的波形數(shù)據(jù)的采樣時鐘而開始使地址增加。信號分量長度計數(shù)器84開始對采樣時鐘的時鐘數(shù)計數(shù)。信號分量長度計數(shù)器84對采樣時鐘的時鐘周期計數(shù)直到到達(dá)由Ρ2的信號分量長度(即持續(xù)時間)數(shù)據(jù)規(guī)定的計數(shù)數(shù)字(步驟112)。當(dāng)信號分量長度計數(shù)器84到達(dá)由Ρ2的信號分量長度規(guī)定的計數(shù)數(shù)字(步驟114)時,地址計數(shù)器80從信號分量長度計數(shù)器84接收“信號分量的結(jié)束”信號并且再次示出Pl的結(jié)束地址(步驟116)。重復(fù)計數(shù)器86還從信號分量長度計數(shù)器84接收“分量結(jié)束”信號,其使重復(fù)計數(shù)器86增加I。使重復(fù)計數(shù)器增加1,這與重復(fù)次數(shù)數(shù)據(jù)的計數(shù)匹配(步驟118處的是),這使重復(fù)計數(shù)器84向序列存儲器提供“分量結(jié)束”信號(步驟124)。然后,η增加I (步驟126)并且過程返回步驟106。在Τ3和Τ4的死時間和Ρ3和Ρ4的信號分量上實施相似的操作。如上文描述的,適合于雷達(dá)信號的期望的RF脈沖串可以通過將Tl的等待時間設(shè)置成Τ4而產(chǎn)生。
[0029]死時間的大小不必是零,而可以是非零值。此外,死時間的大小不必是有源信號的第一波形記錄、本發(fā)明可用為死時間提供值(其可以是非零值)的定序器實現(xiàn)。序列存儲器可包含波形存儲器的存儲器地址位置(其是使用采樣時鐘的序列存儲器的讀出并且提供給波形存儲器),而不是使用地址計數(shù)器使地址增加。定序器和/或定序器存儲器的各種元件可實現(xiàn)為系統(tǒng)資源,例如是存儲器22的一部分的定序器存儲器以及在CPU 20中實現(xiàn)的等待計數(shù)器。
[0030]應(yīng)該意識到可做出改動和修改而不偏離如在隨附權(quán)利要求中闡述的本發(fā)明的原理。在該公開中描述的功能可以由各種工具實現(xiàn),其包括基于軟件和硬件兩者的實現(xiàn),或其任何組合。
【權(quán)利要求】
1.一種波形產(chǎn)生電路,用于任意波形發(fā)生器,其包括: 時鐘發(fā)生器,用于產(chǎn)生采樣時鐘; 波形存儲器,用于存儲輸出波形信號的一個或多個信號分量的數(shù)據(jù); 數(shù)模轉(zhuǎn)換器,用于將來自所述波形存儲器的信號分量的數(shù)據(jù)轉(zhuǎn)換作為所述輸出波形信號; 定序器,其具有序列存儲器,用于存儲代表一個或多個信號分量和有關(guān)的死時間的序列控制數(shù)據(jù); 地址計數(shù)器,其接收信號分量中選擇的一個的序列控制初始地址數(shù)據(jù)并且將初始地址提供給所述波形存儲器; 等待計數(shù)器,其對于選擇的信號分量的所述死時間接收序列控制等待時間數(shù)據(jù)并且對所述采樣時鐘計數(shù)直到到達(dá)所述等待時間數(shù)據(jù)的終止計數(shù),在這期間所述波形存儲器輸出與所述信號分量的所述初始地址關(guān)聯(lián)的數(shù)據(jù);并且產(chǎn)生信號來對選擇的信號分量數(shù)據(jù)發(fā)起從所述地址計數(shù)器到所述波形存儲器的地址增加;以及 信號分量長度計數(shù)器,其接收序列控制信號分量長度數(shù)據(jù)和增加地址發(fā)起信號用于對于所述選擇的信號分量的持續(xù)時間進行所述采樣時鐘計數(shù)并且產(chǎn)生代表所述輸出波形信號的選擇的信號分量的結(jié)束的信號并且終止從所述地址計數(shù)器產(chǎn)生地址,其中代表所述選擇的信號分量結(jié)束的信號發(fā)起重復(fù)所述選擇的信號分量和選擇代表另一個信號分量和有關(guān)的死時間的序列控制數(shù)據(jù)中的一個。
2.如權(quán)利要求1所述的波形產(chǎn)生電路,進一步包括: 重復(fù)計數(shù)器,其接收序列控·制重復(fù)次數(shù)數(shù)據(jù)和代表所述信號分量中的一個的結(jié)束的信號,其使所述重復(fù)計數(shù)器增加用于產(chǎn)生信號,其用于在增加的重復(fù)計數(shù)器等于所述序列控制重復(fù)次數(shù)數(shù)據(jù)時終止所述信號分量和有關(guān)的死時間或在所述增加的重復(fù)計數(shù)器與所述序列控制重復(fù)次數(shù)數(shù)據(jù)不同時發(fā)起所述信號分量和有關(guān)的死時間中的前一個的產(chǎn)生。
3.如權(quán)利要求1所述的波形產(chǎn)生電路,其中,所述地址計數(shù)器從所述序列存儲器接收所述信號分量中的一個的所述序列控制初始地址數(shù)據(jù)。
4.如權(quán)利要求1所述的波形產(chǎn)生電路,其中,所述等待計數(shù)器從所述序列存儲器接收所述信號分量中的一個的所述序列控制等待時間數(shù)據(jù)。
5.如權(quán)利要求1所述的波形產(chǎn)生電路,其中,所述信號分量長度計數(shù)器從所述序列存儲器接收所述信號分量中的一個的所述序列控制長度數(shù)據(jù)。
6.如權(quán)利要求1所述的波形產(chǎn)生電路,進一步包括: 寄存器,用于從所述序列存儲器接收所述序列控制初始地址數(shù)據(jù)、所述序列控制等待時間數(shù)據(jù)、所述序列控制信號分量長度數(shù)據(jù)中的每個并且將所述序列控制初始地址數(shù)據(jù)、所述序列控制等待時間數(shù)據(jù)、和所述序列控制信號分量長度數(shù)據(jù)提供給它們相應(yīng)的地址計數(shù)器、等待時間計數(shù)器和信號分量長度計數(shù)器。
7.如權(quán)利要求2所述的波形產(chǎn)生電路,其中,所述重復(fù)計數(shù)器從所述序列存儲器接收所述信號分量中的一個的所述序列控制重復(fù)次數(shù)數(shù)據(jù)。
8.如權(quán)利要求7所述的波形產(chǎn)生電路,進一步包括: 寄存器,用于從所述序列存儲器接收所述序列控制重復(fù)次數(shù)數(shù)據(jù)并且將所述序列控制重復(fù)次數(shù)數(shù)據(jù)提供給所述重復(fù)計數(shù)器。
9.一種用于控制波形產(chǎn)生的序列的方法,用于任意波形發(fā)生器,其包括以下步驟: 將輸出波形信號的多個信號分量中的一個的波形數(shù)據(jù)存儲在波形存儲器中; 將來自序列存儲器的關(guān)于所述信號分量中的一個的序列控制數(shù)據(jù)提供給地址計數(shù)器、等待計數(shù)器和信號分量長度計數(shù)器; 用所述等待計數(shù)器對于代表與選擇的信號分量關(guān)聯(lián)的死時間的等待時間而基于序列控制數(shù)據(jù)等待時間對采樣時鐘計數(shù),而所述地址計數(shù)器向波形存儲器提供選擇的信號分量的波形數(shù)據(jù)的初始地址; 在達(dá)到對所述等待計數(shù)器的基于所述序列控制數(shù)據(jù)等待時間的終止計數(shù)時將來自所述等待計數(shù)器的起始信號提供給所述地址和信號分量長度計數(shù)器; 在所述地址計數(shù)器接收所述起始信號后響應(yīng)于所述采樣時鐘而使從所述地址計數(shù)器到所述波形存儲器的地址增加; 在所述信號分量長度計數(shù)器接收所述起始信號后基于序列控制數(shù)據(jù)信號分量長度而用代表所述信號分量長度的所述信號分量長度計數(shù)器對所述采樣時鐘計數(shù); 在達(dá)到基于所述序列控制數(shù)據(jù)信號分量長度的終止計數(shù)時提供來自所述信號分量長度計數(shù)器的結(jié)束信號;以及 響應(yīng)于所述信號分量長度結(jié)束信號而將來自所述序列存儲器的關(guān)于所述信號分量中的另一個的序列控制數(shù)據(jù)提供給所述地址、等待和信號分量長度計數(shù)器。
10.如權(quán)利要求9所述的用于控制波形產(chǎn)生的序列的方法,進一步包括以下步驟: 在所述序列控制數(shù)據(jù)重復(fù)次數(shù)和信號分量長度結(jié)束信號的計數(shù)不相等時將來自所述序列存儲器的序列控制數(shù)據(jù)重復(fù)次數(shù)提供給重復(fù)計數(shù)器用于與信號分量長度結(jié)束信號的計數(shù)比較并且對于選擇的信號分量提供序列控制數(shù)據(jù),并且在所述序列控制數(shù)據(jù)重復(fù)次數(shù)和信號分量長度結(jié)束信號的計數(shù)相等時對所述信號分量中的另一個提供序列控制數(shù)據(jù)。
11.如權(quán)利要求9所述的用于控制波形產(chǎn)生的序列的方法,其中,所述地址計數(shù)器從所述序列存儲器接收作為所述序列控制數(shù)據(jù)的選擇的信號分量的波形數(shù)據(jù)的初始地址。
12.如權(quán)利要求9所述的用于控制波形產(chǎn)生的序列的方法,其中,所述等待計數(shù)器從所述序列存儲器接收作為所述序列控制數(shù)據(jù)的選擇的信號分量的等待時間數(shù)據(jù)。
13.如權(quán)利要求9所述的用于控制波形產(chǎn)生的序列的方法,其中,所述信號分量長度計數(shù)器從所述序列存儲器接收選擇的信號分量的信號分量長度數(shù)據(jù)。
14.如權(quán)利要求9所述的用于控制波形產(chǎn)生的序列的方法,進一步包括: 通過相應(yīng)的寄存器將來自所述序列存儲器的所述序列控制數(shù)據(jù)提供給所述地址、等待和信號分量長度計數(shù)器。
15.如權(quán)利要求10所述的用于控制波形產(chǎn)生的序列的方法,進一步包括: 通過寄存器將來自所述序列存儲器的所述序列控制數(shù)據(jù)重復(fù)次數(shù)提供給所述重復(fù)計數(shù)器。
【文檔編號】H03K3/02GK103580653SQ201310320613
【公開日】2014年2月12日 申請日期:2013年7月26日 優(yōu)先權(quán)日:2012年7月27日
【發(fā)明者】R.薩凱 申請人:特克特朗尼克公司