專利名稱:一種線性穩(wěn)壓延時(shí)電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及電源技術(shù)領(lǐng)域,尤其涉及一種實(shí)現(xiàn)輸入與輸出延時(shí)的線 性穩(wěn)壓延時(shí)電路。
背景技術(shù):
在大型電源系統(tǒng)中,多路電源輸出通常由多個(gè)拓樸結(jié)構(gòu)實(shí)現(xiàn),即相 當(dāng)于由多個(gè)單板電源組成,多路輸出的上電時(shí)序可以通過控制相應(yīng)的
PWM (脈寬調(diào)制)控制芯片的供電來實(shí)現(xiàn),而這些電路的PWM控制芯 片的供電電壓可能又有所不同。線性電源的實(shí)現(xiàn)有多種方式,包括分立 元件實(shí)現(xiàn)與三端穩(wěn)壓器實(shí)現(xiàn)。為了從根本上實(shí)現(xiàn)輸入與輸出的延時(shí),一 般東用分立元件來實(shí)現(xiàn),其中又分為串聯(lián)式線性電源和并聯(lián)式線性電 源;因串聯(lián)式線性電源比并聯(lián)式線性電源的效率高,故常用的是串聯(lián)式 線性電源;串聯(lián)式線性電源的現(xiàn)有技術(shù)有
a、 穩(wěn)壓二極管并聯(lián)調(diào)整電源,如圖l所示,即串聯(lián)電阻置于電源輸 入端和穩(wěn)壓二極管之間,用來限制流向負(fù)載和二極管的電流,穩(wěn)壓二極 管補(bǔ)償負(fù)載電流的變化,這種穩(wěn)壓器典型地用在負(fù)載小于200mW的局部 電壓調(diào)節(jié)中;要實(shí)現(xiàn)輸入與輸出的延時(shí)只能是通過加大輸出電容,使輸
出建立的時(shí)間常數(shù)變大,從而使輸出電壓建立的時(shí)刻后于輸入電壓建立 的時(shí)刻。
b、 單晶體管串聯(lián)型線性電源,如圖2所示,即將一個(gè)晶體管加到基 本二極管穩(wěn)壓電路,可以利用雙極型晶體管具有增益的優(yōu)勢(shì),晶體管接成射極跟隨器,可以在穩(wěn)壓二極管的電流比較小的情況下,向負(fù)載提供 很大的電流,此時(shí)晶體管基本上是作為一個(gè)誤差放大器。當(dāng)負(fù)載電流增 加時(shí),使基極的電壓提高,晶體管的導(dǎo)通程度也增加,因而使電壓回復(fù) 到原來的值。該方法可以通過選擇晶體管的容量來滿足負(fù)載和調(diào)整電壓 損耗的要求,但其仍然是通過增加輸出電容使輸出建立時(shí)間長(zhǎng)于輸入建 立時(shí)間,由此使得輸出滯后于輸入建立。
C、如圖3所示,調(diào)整管串聯(lián)在輸入電源和負(fù)載之間,用電壓誤差放 大器來持續(xù)地將輸出電壓和穩(wěn)定的基準(zhǔn)電壓作比較,得出的差值被電壓 誤差放大器放大多倍,放大后的誤差電壓直接控制串聯(lián)調(diào)整單元的導(dǎo)通 電阻,以維持額定的輸出電壓。如果負(fù)載增加,輸出電壓下降,電壓誤
差放大器的輸出將增加,使更多的電流流向負(fù)載;如果負(fù)載電流減少,
輸出電壓會(huì)上升,則電壓誤差放大器的輸出將使調(diào)整單元流向負(fù)載的電 流減少。其實(shí)現(xiàn)延時(shí)的方法是在誤差放大器的負(fù)輸入端(即輸出電壓經(jīng) 過分壓電阻后的電壓)并聯(lián)一電容,使誤差放大器的負(fù)端電壓上升時(shí)間 變長(zhǎng),其本質(zhì)還是在輸出端增加了一大電容,從而實(shí)現(xiàn)輸出滯后于輸入 上電。
以上三種4支術(shù)方案的上電時(shí)序如圖4a所示,由此可見,已有的串聯(lián) 式線性電源中,實(shí)現(xiàn)輸出延時(shí)于輸入上電,其本質(zhì)都是在輸出端加大電 容,改變輸出上升的斜率,使輸出沒有輸入上電斜率陡,輸出電容越大 充電時(shí)間越長(zhǎng),則輸出電壓的上升斜率較輸入的上升斜率越緩,到達(dá)額 定輸出的時(shí)間越長(zhǎng),但兩者上升的起始點(diǎn)相同,是同時(shí)從OV開始上升。 從本質(zhì)上來i并,并非真正意義上的延時(shí);另外如同C方案里面,延時(shí)電 容的放電時(shí)間不可調(diào)節(jié),只要反饋參數(shù)設(shè)定和延時(shí)時(shí)間設(shè)定后,放電時(shí) 間也就確定下來,對(duì)需要頻繁開關(guān)輸出的電路來說,實(shí)現(xiàn)難度較大
發(fā)明內(nèi)容
本發(fā)明首要目的是提供一種線性穩(wěn)壓延時(shí)電路,該電路使輸出電 壓的建立延時(shí)于輸入端上電時(shí)刻,同時(shí)又能實(shí)現(xiàn)線性穩(wěn)壓。
本發(fā)明進(jìn)一步的目的是使得線性穩(wěn)壓延時(shí)電路可控制輸出電壓的 有無(wú),同時(shí),在延時(shí)時(shí)間已確定的情況下,可調(diào)節(jié)延時(shí)電容的放電時(shí)間, 滿足頻繁開關(guān)的使用環(huán)境。
為解決上述技術(shù)問題,根據(jù)本發(fā)明的一方面,提供了一種線性穩(wěn)壓 延時(shí)電路,包括一取樣電路, 一串聯(lián)在輸入電源和輸出負(fù)載之間的調(diào)整 管,以及電壓誤差放大器,所述取樣電路并聯(lián)在本線性穩(wěn)壓延時(shí)電路的 輸出端,電壓誤差放大器的負(fù)輸入端連接取樣電路的分壓點(diǎn),其陽(yáng)極通 過驅(qū)動(dòng)電阻R1連接所述調(diào)整管的控制端,還包括在本線性穩(wěn)壓延時(shí)電 路的輸入端與所述誤差放大器的陽(yáng)極之間連接一延時(shí)驅(qū)動(dòng)電路,用于控 制所述調(diào)整管驅(qū)動(dòng)電壓的建立時(shí)間,使所述輸出電壓的建立滯后于所述 輸入電壓。
所述的線性穩(wěn)壓延時(shí)電路,其中所述延時(shí)驅(qū)動(dòng)電路包括順序連接 在所述輸入端與地之間的延時(shí)電阻和延時(shí)電容C2,所述誤差放大器的陽(yáng) 極連接所述延時(shí)電容C2與延時(shí)電阻的連接點(diǎn),所述輸入端上電后,經(jīng) 所述延時(shí)電阻向延時(shí)電容充電,直至所述調(diào)整管導(dǎo)通,在所述輸出端建 立輸出電壓;還包括一放電電路,所述延時(shí)電容C2通過該放電電路放 電。
所述的線性穩(wěn)壓延時(shí)電路,其中所述放電電路為一開關(guān)控制電路, 由控制信號(hào)控制該開關(guān)控制電路呈導(dǎo)通或截止?fàn)顟B(tài),當(dāng)該開關(guān)電路截止 時(shí),所述輸出端有正常的輸出電壓,當(dāng)開關(guān)電路導(dǎo)通時(shí),誤差放大莽的 陽(yáng)極被拉到地,所迷輸出端無(wú)輸出電壓,且所述延時(shí)電容C2通過該開 關(guān)控制電路放電。
所述的線性穩(wěn)壓延時(shí)電路,其中所述延時(shí)電阻由電阻R3與電阻R2串聯(lián)而成,電阻R3—端接所述輸入端,且電阻R2的一端連接所述 延時(shí)電容C2;所述開關(guān)控制電路包括一開關(guān)管,所述開關(guān)管的集電極連 接電阻R3和電阻R2的連"l妾點(diǎn),其發(fā)射極接地,且其控制才及通過電阻 R4連接控制信號(hào)。
所述的線性穩(wěn)壓延時(shí)電路,其中所述調(diào)整管為N溝道場(chǎng)效應(yīng)管, 所遽控制信號(hào)為脈沖信號(hào)。
所述的線性穩(wěn)壓延時(shí)電路,其中所述開關(guān)控制電路還可以由電阻 R5和雙擲開關(guān)K1構(gòu)成,所述電阻R5的一端以及雙擲開關(guān)Kl的一閉 合端均接至所述電阻R2和R3的節(jié)點(diǎn),所述電阻R5的另一端與所述雙 擲開關(guān)K1的另一閉合端連接,所述雙擲開關(guān)K1的控制端接地。
所述的線性穩(wěn)壓延時(shí)電路,其中所述延時(shí)電容C2、電阻R2和 R3的取值滿足以下/>式<formula>formula see original document page 7</formula>
其中tl為輸出電壓延時(shí)于輸入電壓的時(shí)間;
t2為控制信號(hào)高低變化時(shí)的最短時(shí)間間隔;
Vin為專命入電壓;
Vout為輸出電壓;
VGS (th)為調(diào)整管的柵極與源極之間的導(dǎo)通電壓閾值。
上述技術(shù)方案中的一個(gè)技術(shù)方案的有益效果為通過延時(shí)驅(qū)動(dòng)電路 控制調(diào)整管的驅(qū)動(dòng)來控制調(diào)整管導(dǎo)通的時(shí)刻,從而有效地控制輸出電壓 建立的時(shí)刻,使線性穩(wěn)壓延時(shí)電路的輸出電壓從0V上升的時(shí)刻與輸入 上電的時(shí)刻不同,從上電初始時(shí)刻就體現(xiàn)了延時(shí)的功能,可滿足更為苛 刻的延時(shí)需求。并且本線性穩(wěn)壓延時(shí)電路不僅具有較高的輸出電壓精 度,而且還可通過開關(guān)控制電路控制輸出電壓的有無(wú),使該線性穩(wěn)壓延時(shí)電路能根據(jù)需要控制是否輸出電壓,應(yīng)用天〉古。問町,刁以在延町吋
間已確定的情況下,通過調(diào)整電阻R2、 R3的比值,調(diào)節(jié)延時(shí)電容的放 電時(shí)間,使;故電時(shí)間不受反饋參數(shù)和延時(shí)時(shí)間的限制,滿足頻繁開關(guān)的 使用環(huán)境。
圖1為現(xiàn)有技術(shù)采用穩(wěn)壓二極管的穩(wěn)壓電路;
圖2為現(xiàn)有技術(shù)采用分立元件的單晶體管串聯(lián)型線性電源;
圖3為現(xiàn)有技術(shù)采用控制誤差放大器的線性延時(shí)電源;
圖4a為現(xiàn)有技術(shù)上電時(shí)序曲線;
圖4b為本發(fā)明上電時(shí)序曲線;
圖5為本發(fā)明原理框圖6為本發(fā)明一種實(shí)施方式的電路圖7為本發(fā)明另一種實(shí)施方式的電路圖。
具體實(shí)施例方式
下面根據(jù)附圖和實(shí)施例對(duì)本發(fā)明作進(jìn) 一 步詳細(xì)說明 本發(fā)明的線性穩(wěn)壓延時(shí)電路首先滿足線性穩(wěn)壓和輸出延時(shí)于輸入 電壓的功能,其設(shè)計(jì)原理如圖5所示,包括與現(xiàn)有技術(shù)C相同的穩(wěn)壓部 分包括由電阻Ra和電阻Rb組成的取樣電路,該取樣電路并聯(lián)在本線 性穩(wěn)壓延時(shí)電路的輸出端,Rb的一端接地, 一端與Ra相連; 一串聯(lián)在 輸入電源和輸出負(fù)載之間的調(diào)整管Ql,調(diào)整管可以采用N溝道場(chǎng)效應(yīng) 管(MOSFET),也可以采用NPN型晶體管,設(shè)置調(diào)整管工作在線性區(qū)。 采用N溝道場(chǎng)效應(yīng)管時(shí),Ql源極(S極)連接本線性穩(wěn)壓延時(shí)電路的 輸出端,漏極(D極)連接本線性穩(wěn)壓延時(shí)電路的輸入端,輸入輸出電 壓共地。還包括一電壓誤差放大器Ul, Ul可用LM431實(shí)現(xiàn)。LM431的負(fù)輸入端(也稱為基準(zhǔn)端或VREF端,為L(zhǎng)M431內(nèi)部放大器的負(fù)輸 入端)連接取樣電路的分壓點(diǎn),即電阻Ra和Rb的接點(diǎn),輸出電壓經(jīng) Ra、 Rb分壓后4妄近LM431的基準(zhǔn)電壓,LM431的陽(yáng)極通過驅(qū)動(dòng)電阻 Rl連接Q1的控制端(柵極(G極)),其陰極接地,且在LM431的陽(yáng) 極和基準(zhǔn)之間加一電容C1補(bǔ)償(該補(bǔ)償為反饋環(huán)的補(bǔ)償)。其穩(wěn)壓原理 與現(xiàn)有技術(shù)相同,當(dāng)負(fù)載增加時(shí),輸出電壓會(huì)下降,LM431的內(nèi)部放大 器反向端輸入就減小,這樣》欠大器輸出將增加,即LM431的陽(yáng)才及電壓 會(huì)升高,使MOSFET流向負(fù)載的電流增加;當(dāng)負(fù)載減小時(shí),輸出電壓會(huì) 升高,LM431內(nèi)部放大器反向端輸入就升高,這樣放大器輸出將減小, 即LM431的陽(yáng)極電壓會(huì)減小,使MOSFET流向負(fù)載的電流減少。電壓 負(fù)反饋實(shí)現(xiàn)電源輸出電壓的穩(wěn)定。
與現(xiàn)有技術(shù)所不同的是,在本線性穩(wěn)壓延時(shí)電路的輸入端與誤差放 大器LM431的陽(yáng)極之間連接一延時(shí)驅(qū)動(dòng)電路,如圖5所示,該延時(shí)驅(qū) 動(dòng)電路用于控制調(diào)整管Ql的驅(qū)動(dòng),即控制該驅(qū)動(dòng)電壓的建立時(shí)間,也 就是使MOSFET管導(dǎo)通的柵、源極(G、 S)之間導(dǎo)通電壓閾值的建立 時(shí)間,來控制調(diào)整管導(dǎo)通的時(shí)刻,從而控制輸出電壓建立的時(shí)刻,使輸 出電壓的建立滯后于所述輸入電壓一預(yù)定時(shí)間,該預(yù)定時(shí)間即為本電路 所需的輸出延時(shí)于輸入的延時(shí)時(shí)間。延時(shí)驅(qū)動(dòng)電路可以采取多種電路實(shí) 現(xiàn),圖6所示為本發(fā)明采用的一種具體實(shí)施電路。
在圖6所示的實(shí)施例中,穩(wěn)壓部分如上所述,在此不再贅述。為了 實(shí)現(xiàn)延時(shí)的目的,延時(shí)驅(qū)動(dòng)電路包括順序連接在輸入端與地之間的延時(shí) 電阻和延時(shí)電容C2,延時(shí)電容C2與延時(shí)電阻的連接點(diǎn)接至誤差放大器 的陽(yáng)極,延時(shí)電阻可以采用一個(gè)電阻也可以采用2個(gè)電阻R2、 R3串聯(lián) 實(shí)現(xiàn)。LM431的陽(yáng)極電壓由輸入電壓Vin通過R2、 R3對(duì)C2充電來建 立,由此,電容C2控制MOSFET的G、 S電壓建立時(shí)間,當(dāng)LM431 的陽(yáng)極電壓充到一定值時(shí)(該值必須能使MOSFET導(dǎo)通,稱之為G、 S閾值,用VGS(th)表示,由MOSFET的參數(shù)決定),輸出端電壓從0開 始建立并往上升;而此后C2上的電壓仍然由Vin通過R2、R3對(duì)其充電, 因此輸出電壓上升的斜率與Ul (LM431)的陽(yáng)極電壓上升的斜率一致, 當(dāng)輸出電壓上升到設(shè)定的輸出電壓時(shí),LM431的陽(yáng)極電壓將不再上升, 因此延時(shí)時(shí)間為C2從0V充到〔Vout + VGS (th )〕的時(shí)間,由延時(shí)電 容C2和延時(shí)電阻R2、 R3的值確定。輸入與輸出電壓的關(guān)系如圖4b所 示,由圖4可見,本發(fā)明的實(shí)施例與現(xiàn)有技術(shù)不同,輸出電壓建立的時(shí) 刻滯后于輸入電壓上電時(shí)刻,二者起始點(diǎn)不同,有效地控制了輸出電壓 初始建立時(shí)刻,是真正意義上的延時(shí)電i 各。
延時(shí)驅(qū)動(dòng)電路還包括一放電電路,給C2 —放電回路,使C2通過該 放電電路放電。放電電路可簡(jiǎn)單地在電阻R2、 R3連接點(diǎn)與地之間連接 一放電電阻,該放電電阻與R2組成放電回路,使C2通過電阻R2和放 電電阻進(jìn)行放電。該放電電阻要滿足輸入電壓在其上面的分壓足夠大, 既能驅(qū)動(dòng)Ql,又要滿足最小開機(jī)時(shí)間間隔。本發(fā)明優(yōu)選實(shí)施方式是放電 電路采用一開關(guān)控制電路實(shí)現(xiàn),開關(guān)控制電路由控制信號(hào)控制其呈導(dǎo)通 或截止?fàn)顟B(tài),控制信號(hào)可以是脈沖信號(hào),也可以是其它信號(hào)。當(dāng)該開關(guān) 電路截止時(shí),本線性穩(wěn)壓延時(shí)電路的輸出端有正常的輸出電壓,當(dāng)開關(guān) 電路導(dǎo)通時(shí),通過電阻R2將LM431的陽(yáng)極電壓拉到地,使本線性穩(wěn)壓 延時(shí)電路的輸出端無(wú)輸出電壓,此時(shí),延時(shí)電容C2通過該開關(guān)控制電 路放電。用開關(guān)控制電路作為放電電路既能實(shí)現(xiàn)放電回路的功能,又能 控制輸出電壓的有無(wú)。具體的開關(guān)控制電路如圖6所示,在R2、 R3相 接的節(jié)點(diǎn)上增加NPN三極管Q2的集電極,控制信號(hào)(POFF信號(hào))通 過一電阻R4接到Q2的基極,且基極到地之間增加一去耦電容C3, Q2 的發(fā)射極接到地。當(dāng)需要輸出電壓Vout時(shí),給出POFF信號(hào)為低,Q2 截止,LM431的陽(yáng)極電壓正常延時(shí)上升,電路正常工作;當(dāng)不需要Vout 輸出時(shí),給出POFF信號(hào)為一高電平信號(hào),Q2將導(dǎo)通,LM431的陽(yáng)極被拉到地,MOSFET無(wú)觸發(fā)信號(hào),輸出Vout不能建立;同時(shí)由于Q2的 導(dǎo)通,給在C2上面存儲(chǔ)的電荷一個(gè)放電的通道,C2將通過R2、 Q2放 電,該放電時(shí)間常數(shù)由C2和R2取值大小決定,而C2和R2取值大小 則由需要的最小開關(guān)時(shí)間間隔決定。根據(jù)前述可知延時(shí)時(shí)間由延時(shí)電容 C2和延時(shí)電阻R2、 R3的值確定,由此可見,可以在延時(shí)時(shí)間已確定的 情況下,通過調(diào)整電阻R2、 R3的比值,來調(diào)節(jié)延時(shí)電容C2的放電時(shí) 間,使放電時(shí)間不受反饋參數(shù)和延時(shí)時(shí)間的限制,滿足頻繁開關(guān)的使用 環(huán)境。
以下為對(duì)本發(fā)明電路的定量定性分析,以及各參數(shù)的計(jì)算
1、計(jì)算Ra、 Rb的方法Rb上的電壓接近Ul (LM431)的基準(zhǔn)電壓 2.5V,因此
其中tl為需要延時(shí)間; Vin為輸入電壓; Vout為llT出電壓;
VGS (th)為MOSFET的柵極與源極之間的導(dǎo)通電壓閾值;
其中,t2為POFF信號(hào)高低變化時(shí)的最短時(shí)間間隔; 3、 POFF控制部分計(jì)算
要使Q2在POFF為高電平時(shí)處于飽和導(dǎo)通狀態(tài),貝'J
其中,Vpoff為POFF信號(hào)為高電平時(shí)電壓幅值;
延時(shí)部分參數(shù)計(jì)算:Ib為Q2飽和導(dǎo)通時(shí)的最小電流。
本發(fā)明另一實(shí)施例如圖7所示,該電路與上述圖6所示電路不同之處 在于Ql采用了NPN型晶體管,開關(guān)控制電路由電阻R5和雙擲開關(guān) Kl實(shí)現(xiàn),電阻R5的一端接至電阻R2和R3的節(jié)點(diǎn),另一端與開關(guān)K1的 一閉合端(2端)連接,開關(guān)K1的另一閉合端(l端)也接至電阻R2和 R3的節(jié)點(diǎn),其控制端3接地。當(dāng)需要輸出電壓Vout時(shí),開關(guān)K1擲向2端, 線性穩(wěn)壓延時(shí)電^各的輸出端正常輸出,當(dāng)不需要Vout輸出時(shí),開關(guān)K1擲 向2端,Ql無(wú)驅(qū)動(dòng)電壓,輸出Vout不能建立。
本發(fā)明經(jīng)過實(shí)驗(yàn),并在五分類血液細(xì)胞分析儀上使用,實(shí)際證明該 方案能實(shí)現(xiàn)延時(shí)功能,且能可靠運(yùn)行。本發(fā)明的線性穩(wěn)壓延時(shí)電路可以 應(yīng)用在多路輸出電源中,按順序輸出各組電源,以及在大型電源系統(tǒng)中, 控制各驅(qū)動(dòng)芯片的供電。
可以理解的是,對(duì)本領(lǐng)域普通技術(shù)人員來說,可以根據(jù)本發(fā)明的技 術(shù)方案及其發(fā)明構(gòu)思加以等同替換或改變,而所有這些改變或替換都應(yīng) 屬于本發(fā)明所附的權(quán)利要求的保護(hù)范圍。
權(quán)利要求
1、一種線性穩(wěn)壓延時(shí)電路,包括一取樣電路,一串聯(lián)在輸入電源和輸出負(fù)載之間的調(diào)整管,以及電壓誤差放大器,所述取樣電路并聯(lián)在本線性穩(wěn)壓延時(shí)電路的輸出端,電壓誤差放大器的負(fù)輸入端連接取樣電路的分壓點(diǎn),其陽(yáng)極通過驅(qū)動(dòng)電阻R1連接所述調(diào)整管的控制端,其特征在于在本線性穩(wěn)壓延時(shí)電路的輸入端與所述誤差放大器的陽(yáng)極之間連接一延時(shí)驅(qū)動(dòng)電路,用于控制所述調(diào)整管驅(qū)動(dòng)電壓的建立時(shí)間,使所述輸出電壓的建立滯后于所述輸入電壓。
2、根據(jù)權(quán)利要求1所述的線性穩(wěn)壓延時(shí)電路,其特征在于所迷 延時(shí)驅(qū)動(dòng)電路包括順序連接在所述輸入端與地之間的延時(shí)電阻和延時(shí) 電容C2,所述誤差放大器的陽(yáng)極連接所述延時(shí)電容C2與延時(shí)電阻的連 接點(diǎn),所述輸入端上電后,經(jīng)所述延時(shí)電阻向延時(shí)電容充電,直至所述 調(diào)整管導(dǎo)通,在所述輸出端建立輸出電壓;還包括一放電電路,所述延 時(shí)電容C2通過該放電電路放電。
3、 根據(jù)權(quán)利要求2所述的線性穩(wěn)壓延時(shí)電路,其特征在于所述 放電電路為一開關(guān)控制電路,由控制信號(hào)控制該開關(guān)控制電路呈導(dǎo)通或 截止?fàn)顟B(tài),當(dāng)該開關(guān)電路截止時(shí),所述輸出端有正常的輸出電壓;當(dāng)開 關(guān)電路導(dǎo)通時(shí),誤差放大器的陽(yáng)極被拉到地,所述輸出端無(wú)輸出電壓, 且所述延時(shí)電容C2通過該開關(guān)控制電路放電。
4、 根據(jù)權(quán)利要求3所述的線性穩(wěn)壓延時(shí)電路,其特征在于所述 延時(shí)電阻由電阻R3與電阻R2串聯(lián)而成,電阻R3 —端接所述輸入端, 且電阻R2的一端連接所述延時(shí)電容C2;所述開關(guān)控制電路包括一開關(guān) 管,所述開關(guān)管的集電極連接電阻R3和電阻R2的連接點(diǎn),其發(fā)射極接地,且其控制極通過電阻R4連接控制信號(hào)。
5、 根據(jù)權(quán)利要求4所述的線性穩(wěn)壓延時(shí)電路,其特征在于所述 調(diào)整管為N溝道場(chǎng)效應(yīng)管,所述控制信號(hào)為脈沖信號(hào)。
6、 根據(jù)權(quán)利要求3所述的線性穩(wěn)壓延時(shí)電路,其特征在于所述延 時(shí)電阻由電阻R3與電阻R2串聯(lián)而成,電阻R3 —端接所述輸入端,且 電阻R2的一端連接所述延時(shí)電容C2;所述開關(guān)控制電路由電阻R5和 雙擲開關(guān)K1構(gòu)成,所述電阻R5的一端以及雙擲開關(guān)Kl的一閉合端 均接至所述電阻R2和R3的節(jié)點(diǎn),所述電阻R5的另一端與所述雙擲開 關(guān)K1的另一閉合端連接,所述雙擲開關(guān)K1的控制端接地。
7、 根據(jù)權(quán)利要求4至6任一權(quán)利要求所述的線性穩(wěn)壓延時(shí)電路, 其特征在于所述延時(shí)電容C2、電阻R2和R3的取值滿足以下公式其中tl為輸出電壓延時(shí)于輸入電壓的時(shí)間;t2為控制信號(hào)高低變化時(shí)的最短時(shí)間間隔;Vin為輸入電壓;Vout為llT出電壓;VGS (th)為調(diào)整管的柵極與源極之間的導(dǎo)通電壓閾值。
全文摘要
一種線性穩(wěn)壓延時(shí)電路,應(yīng)用于電源技術(shù)領(lǐng)域,包括一取樣電路,一串聯(lián)在輸入電源和輸出負(fù)載之間的調(diào)整管,以及電壓誤差放大器,取樣電路并聯(lián)在本線性穩(wěn)壓延時(shí)電路的輸出端,電壓誤差放大器的負(fù)輸入端連接取樣電路的分壓點(diǎn),其陽(yáng)極通過驅(qū)動(dòng)電阻R1連接所述調(diào)整管的控制端,在本線性穩(wěn)壓延時(shí)電路的輸入端與所述誤差放大器的陽(yáng)極之間連接一延時(shí)驅(qū)動(dòng)電路,用于控制所述調(diào)整管驅(qū)動(dòng)電壓的建立時(shí)間,使所述輸出電壓的建立滯后于所述輸入電壓。本發(fā)明電路不僅具有較高的輸出電壓精度,還可以滿足更為苛刻的延時(shí)需求。同時(shí)還可控制輸出電壓的有無(wú)。
文檔編號(hào)H03K17/28GK101414815SQ200710124069
公開日2009年4月22日 申請(qǐng)日期2007年10月19日 優(yōu)先權(quán)日2007年10月19日
發(fā)明者王安山, 駱春敏 申請(qǐng)人:深圳邁瑞生物醫(yī)療電子股份有限公司