本實(shí)用新型涉及數(shù)據(jù)通訊技術(shù)領(lǐng)域,尤其涉及一種串口信號分配器。
背景技術(shù):
串口信號分配器是一種分配器,可用來擴(kuò)展串口數(shù)進(jìn)行通訊口擴(kuò)展從而簡化系統(tǒng)。串口信號分配器廣泛應(yīng)用于各種通訊設(shè)備、中央控制系統(tǒng)中,如:大部分通訊設(shè)備只提供單一或者有限的信號輸出接口,而與之相關(guān)的外圍通訊設(shè)備卻很多,這時(shí)候就需要用到串口分配器對單一信號進(jìn)行多路分發(fā)。
在應(yīng)用于各種中小型多媒體會(huì)議室、中央控制系統(tǒng)中時(shí),很多時(shí)候都需要使用一臺(tái)計(jì)算機(jī)控制整個(gè)系統(tǒng),在這類系統(tǒng)中,為了降低系統(tǒng)的建設(shè)成本,往往不是使用專用的控制主機(jī),而是使用各種便攜式計(jì)算機(jī)來進(jìn)行控制;由于計(jì)算機(jī)的不確定性和系統(tǒng)的多樣性,導(dǎo)致整個(gè)系統(tǒng)使用極為不便,串口分配器產(chǎn)品就是專為解決這類工程應(yīng)用問題設(shè)計(jì)的產(chǎn)品,用戶可使用該設(shè)備將一個(gè)RS232口擴(kuò)展為4個(gè)或8個(gè),非常適用于需要進(jìn)行RS232通訊口擴(kuò)展的工程應(yīng)用系統(tǒng)。
本案需要重點(diǎn)指出的是,現(xiàn)有的串口信號分配器存在著很多缺陷,首先,傳統(tǒng)結(jié)構(gòu)采用光耦隔離器件,效率較低;其次,在溫度過高時(shí)芯片因電源的過度損耗而毀壞;此外,傳統(tǒng)結(jié)構(gòu)不具備失效保護(hù)功能,無法滿足現(xiàn)有多路信號分發(fā)功能而提供多路電源輸出。
因此,針對以上方面,需要對現(xiàn)有技術(shù)進(jìn)行合理的改進(jìn)。
技術(shù)實(shí)現(xiàn)要素:
針對以上缺陷,本實(shí)用新型提供一種適合寬電壓輸入、采用磁隔離技術(shù)、具有熱關(guān)斷功能、提供多路電源輸出的串口信號分配器,以解決現(xiàn)有技術(shù)的諸多不足。
為實(shí)現(xiàn)上述目的,本實(shí)用新型采用以下技術(shù)方案:
一種串口信號分配器,由24V POWER IN端子排、24V POWER OUT端子排、DATA IN端子排、DATA OUT端子排、S1撥碼開關(guān)以及十四個(gè)IC單元組成,所述24V POWER IN端子排的1號端子通過F1自恢復(fù)保險(xiǎn)絲RF72-110經(jīng)過D1二極管與DC-DC1模塊電源的1腳連接;24V POWER IN端子排3號端子通過F2自恢復(fù)保險(xiǎn)絲RF72-110經(jīng)過D1二極管與DC-DC2模塊電源1腳連接,24V POWER IN端子排2、4號端子并聯(lián)后直接與2個(gè)DC-DC模塊的2號腳連接,C1電容并聯(lián)在DC-DC1模塊電源的1、2腳之間,DC-DC1模塊電源的3、4端子并聯(lián)C2 10uF電容、C3 貼片電容104輸出VCC1電源,DC-DC2模塊電源的3、4端子并聯(lián)C4 10uF電容、C5貼片電容104輸出VCC2電源;
所述24V POWER OUT端子排的1、3、5、7、9、11、13、15、17、19、21、23號端子分別經(jīng)過對應(yīng)的F3-F14自恢復(fù)保險(xiǎn)絲RF72-110與D1二極管的后端連接;24V POWER OUT端子排的2、4、6、8、10、12、14、16、18、20、22、24端子并聯(lián)后與24V POWER IN端子排的2、4端子連接;
所述DATA IN的1號端子經(jīng)過R5貼片電阻200連接到IC1的13腳;DATA IN的2號端子經(jīng)過R6貼片電阻200連接到IC1的12腳,IC1的12、13腳并聯(lián)R7貼片電阻121,從IC1的3號腳取信號連接到S1撥碼開關(guān)的1、2腳,通過S1的6、8腳輸出到其他對應(yīng)芯片;同時(shí),DATA IN的3號端子經(jīng)過R16貼片電阻200連接到IC10的13腳;DATA IN的4號端子經(jīng)過R17貼片電阻200連接到IC10的12腳;IC10的12、13腳并聯(lián)R18貼片電阻121,從IC10的3號腳取信號連接到S1撥碼開關(guān)的3、4腳,通過S1的5、7腳輸出到其他對應(yīng)ADM2483芯片;
所述IC1 ADM2483芯片1、7腳并聯(lián)接VCC1;2、4、5、6、8腳并聯(lián)接負(fù)極;1、2腳之間并C6貼片電容104,16腳接VCC1,15、16腳之間并聯(lián)C7貼片電容104,9、15腳并聯(lián)接地,12、13腳取串口信號輸入,3號腳輸出串口信號;
所述IC10 ADM2483芯片1、7腳并聯(lián)接VCC1,2、4、5、6、8腳并聯(lián)接負(fù)極,1、2腳之間并C32貼片電容104,16腳接VCC1;15、16腳之間并聯(lián)C33貼片電容104,9、15腳并聯(lián)接地,12、13腳取串口信號輸入,3號腳輸出串口信號;
所述IC2 ADM2483芯片1、4、5、7腳并聯(lián)接VCC1;2、3、8腳并聯(lián)接負(fù)極;1、2腳之間并C16貼片電容104;6腳連S1撥碼開關(guān)的6和8腳;16腳接VCC1;9、15腳并聯(lián)接負(fù)極;15、16腳之間并聯(lián)C17貼片電容104;12腳接DATA OUT端子排的1號端子;13腳接DATA OUT端子排的2號端子; 12、13腳之間并聯(lián)R8貼片電阻;
所述IC3 ADM2483芯片1、4、5、7腳并聯(lián)接VCC1;2、3、8腳并聯(lián)接負(fù)極;1、2腳之間并C18貼片電容104;6腳連S1撥碼開關(guān)的6和8腳;16腳接VCC1;9、15腳并聯(lián)接負(fù)極;15、16腳之間并聯(lián)C19貼片電容104;12腳接DATA OUT端子排的3號端子;13腳接DATA OUT端子排的4號端子;12、13腳之間并聯(lián)R9貼片電阻;
所述IC4 ADM2483芯片1、4、5、7腳并聯(lián)接VCC1;2、3、8腳并聯(lián)接負(fù)極;1、2腳之間并C20貼片電容104;6腳連S1撥碼開關(guān)的6和8腳;16腳接VCC1;9、15腳并聯(lián)接負(fù)極;15、16腳之間并聯(lián)C21貼片電容104;12腳接DATA OUT端子排的5號端子;13腳接DATA OUT端子排的6號端子;12、13腳之間并聯(lián)R10貼片電阻;
所述IC5 ADM2483芯片1、4、5、7腳并聯(lián)接VCC1;2、3、8腳并聯(lián)接負(fù)極;1、2腳之間并C22貼片電容104;6腳連S1撥碼開關(guān)的6和8腳;16腳接VCC1;9、15腳并聯(lián)接負(fù)極;15、16腳之間并聯(lián)C23貼片電容104;12腳接DATA OUT端子排的7號端子;13腳接DATA OUT端子排的8號端子;12、13腳之間并聯(lián)R11貼片電阻;
所述IC6 ADM2483芯片1、4、5、7腳并聯(lián)接VCC1;2、3、8腳并聯(lián)接負(fù)極;1、2腳之間并C24貼片電容104;6腳連S1撥碼開關(guān)的6和8腳;16腳接VCC1;9、15腳并聯(lián)接負(fù)極;15、16腳之間并聯(lián)C25貼片電容104;12腳接DATA OUT端子排的9號端子;13腳接DATA OUT端子排的10號端子;12、13腳之間并聯(lián)R12貼片電阻;
所述IC7 ADM2483芯片1、4、5、7腳并聯(lián)接VCC1;2、3、8腳并聯(lián)接負(fù)極;1、2腳之間并C26貼片電容104;6腳連S1撥碼開關(guān)的6和8腳;16腳接VCC1;9、15腳并聯(lián)接負(fù)極;15、16腳之間并聯(lián)C27貼片電容104;12腳接DATA OUT端子排的11號端子;13腳接DATA OUT端子排的12號端子;12、13腳之間并聯(lián)R13貼片電阻;
所述IC8 ADM2483芯片1、4、5、7腳并聯(lián)接VCC1;2、3、8腳并聯(lián)接負(fù)極;1、2腳之間并C28貼片電容104;6腳連S1撥碼開關(guān)的6和8腳;16腳接VCC1;9、15腳并聯(lián)接負(fù)極;15、16腳之間并聯(lián)C29貼片電容104;12腳接DATA OUT端子排的13號端子;13腳接DATA OUT端子排的14號端子;12、13腳之間并聯(lián)R14貼片電阻;
所述IC9 ADM2483芯片1、4、5、7腳并聯(lián)接VCC1;2、3、8腳并聯(lián)接負(fù)極;1、2腳之間并C30貼片電容104;6腳連S1撥碼開關(guān)的6和8腳;16腳接VCC1;9、15腳并聯(lián)接負(fù)極;15、16腳之間并聯(lián)C31貼片電容104;12腳接DATA OUT端子排的15號端子;13腳接DATA OUT端子排的16號端子;12、13腳之間并聯(lián)R15貼片電阻;
所述IC11 ADM2483芯片1、4、5、7腳并聯(lián)接VCC1;2、3、8腳并聯(lián)接負(fù)極;1、2腳之間并C34貼片電容104;6腳連S1撥碼開關(guān)的5和7腳;16腳接VCC1;9、15腳并聯(lián)接負(fù)極;15、16腳之間并聯(lián)C35貼片電容104;12腳接DATA OUT端子排的17號端子;13腳接DATA OUT端子排的18號端子;12、13腳之間并聯(lián)R19貼片電阻;
所述IC12 ADM2483芯片1、4、5、7腳并聯(lián)接VCC1;2、3、8腳并聯(lián)接負(fù)極;1、2腳之間并C36貼片電容104;6腳連S1撥碼開關(guān)的5和7腳;16腳接VCC1;9、15腳并聯(lián)接負(fù)極;15、16腳之間并聯(lián)C37貼片電容104;12腳接DATA OUT端子排的19號端子;13腳接DATA OUT端子排的20號端子;12、13腳之間并聯(lián)R20貼片電阻;
所述IC13 ADM2483芯片1、4、5、7腳并聯(lián)接VCC1;2、3、8腳并聯(lián)接負(fù)極;1、2腳之間并C38貼片電容104;6腳連S1撥碼開關(guān)的5和7腳;16腳接VCC1;9、15腳并聯(lián)接負(fù)極;15、16腳之間并聯(lián)C39貼片電容104;12腳接DATA OUT端子排的21號端子;13腳接DATA OUT端子排的22號端子;12、13腳之間并聯(lián)R21貼片電阻;
所述IC14 ADM2483芯片1、4、5、7腳并聯(lián)接VCC1;2、3、8腳并聯(lián)接負(fù)極;1、2腳之間并C40貼片電容104;6腳連S1撥碼開關(guān)的5和7腳;16腳接VCC1;9、15腳并聯(lián)接負(fù)極;15、16腳之間并聯(lián)C41貼片電容104;12腳接DATA OUT端子排的23號端子;13腳接DATA OUT端子排的24號端子;12、13腳之間并聯(lián)R22貼片電阻;
所述VCC1電壓經(jīng)過R1貼片電阻102、VCC1 LED指示燈,到負(fù)極,根據(jù)VCC1 LED指示燈的明滅,監(jiān)測24V POWER IN端子排1、2端子的第一路輸入;VCC2電壓經(jīng)過R4貼片電阻102、VCC2 LED指示燈,到負(fù)極,根據(jù)VCC2 LED指示燈的明滅,監(jiān)測24V POWER IN端子排3、4端子的第二路輸入。
所述VCC1電壓經(jīng)過R3貼片電阻102連接到Q1 J6貼片三極管的集電極;DATA1經(jīng)過R2貼片電阻512連接到Q1 J6貼片三極管的基集;所述VCC1電壓經(jīng)過R34貼片電阻102連接到Q2 J6貼片三極管的集電極;DATA2經(jīng)過R23貼片電阻512連接到Q2 J6貼片三極管的基集。
所述S1撥碼開關(guān)共四個(gè)撥碼鍵。撥碼鍵12撥到ON狀態(tài),將DATA1信號分配12路輸出;撥碼鍵34撥到ON狀態(tài),將DATA2信號分配12路輸出;撥碼鍵23撥到ON狀態(tài),將DATA2信號分配8路輸出以及將DATA1信號分配4路輸出;撥碼鍵14撥到ON狀態(tài),將DATA1信號分配8路輸出以及將DATA2信號分配4路輸出,根據(jù)輸入和輸出的信號數(shù)量進(jìn)行所需的撥碼組合。
本實(shí)用新型所述的串口信號分配器的有益效果為:
⑴適合寬電壓輸入,隔離電壓1500VDC并且具有短路保護(hù)功能,輸出電壓5V,最大輸出電流可達(dá)600mA;同時(shí),采用型號為ADM2483的隔離型半雙工RS-485收發(fā)器,該芯片采用磁隔離技術(shù),比傳統(tǒng)的光耦隔離器件更有優(yōu)勢;
⑵最大工作電流2.5mA并且具有熱關(guān)斷功能,可防止溫度過高時(shí)芯片因電源的過度損耗而毀壞;
⑶另外,具有失效保護(hù)功能,可在信號接入端的輸入為開路、短路或空閑時(shí)使信號輸出端邏輯電平變成高電平1并在滿足現(xiàn)有多路信號分發(fā)的功能下,提供多路電源輸出。
附圖說明
下面根據(jù)附圖對本實(shí)用新型作進(jìn)一步詳細(xì)說明。
圖1是本實(shí)用新型實(shí)施例所述串口信號分配器的24V POWER IN與24V POWER OUT端子排電路連接示意圖;
圖2是本實(shí)用新型實(shí)施例所述串口信號分配器的DATA IN端子排電路示意圖;
圖3是本實(shí)用新型實(shí)施例所述串口信號分配器的DATA OUT端子排電路示意圖;
圖4是本實(shí)用新型實(shí)施例所述串口信號分配器的S1撥碼開關(guān)電路示意圖;
圖5是本實(shí)用新型實(shí)施例所述串口信號分配器的IC1電路示意圖;
圖6是本實(shí)用新型實(shí)施例所述串口信號分配器的IC2電路示意圖;
圖7是本實(shí)用新型實(shí)施例所述串口信號分配器的IC3電路示意圖;
圖8是本實(shí)用新型實(shí)施例所述串口信號分配器的IC4電路示意圖;
圖9是本實(shí)用新型實(shí)施例所述串口信號分配器的IC5電路示意圖;
圖10是本實(shí)用新型實(shí)施例所述串口信號分配器的IC6電路示意圖;
圖11是本實(shí)用新型實(shí)施例所述串口信號分配器的IC7電路示意圖;
圖12是本實(shí)用新型實(shí)施例所述串口信號分配器的IC8電路示意圖;
圖13是本實(shí)用新型實(shí)施例所述串口信號分配器的IC9電路示意圖;
圖14是本實(shí)用新型實(shí)施例所述串口信號分配器的IC10電路示意圖;
圖15是本實(shí)用新型實(shí)施例所述串口信號分配器的IC11電路示意圖;
圖16是本實(shí)用新型實(shí)施例所述串口信號分配器的IC12電路示意圖;
圖17是本實(shí)用新型實(shí)施例所述串口信號分配器的IC13電路示意圖;
圖18是本實(shí)用新型實(shí)施例所述串口信號分配器的IC14電路示意圖。
具體實(shí)施方式
如圖1-18所示,本實(shí)用新型實(shí)施例所述的串口信號分配器,由24V POWER IN端子排、24V POWER OUT端子排、DATA IN端子排、DATA OUT端子排、S1撥碼開關(guān)以及十四個(gè)IC單元組成,所述24V POWER IN端子排的1號端子通過F1自恢復(fù)保險(xiǎn)絲RF72-110經(jīng)過D1二極管與DC-DC1模塊電源的1腳連接;24V POWER IN端子排3號端子通過F2自恢復(fù)保險(xiǎn)絲RF72-110經(jīng)過D1二極管與DC-DC2模塊電源1腳連接,24V POWER IN端子排2、4號端子并聯(lián)后直接與2個(gè)DC-DC模塊的2號腳連接,C1電容并聯(lián)在DC-DC1模塊電源的1、2腳之間,DC-DC1模塊電源的3、4端子并聯(lián)C2 10uF電容、C3 貼片電容104輸出VCC1電源,DC-DC2模塊電源的3、4端子并聯(lián)C4 10uF電容、C5貼片電容104輸出VCC2電源;
所述24V POWER OUT端子排的1、3、5、7、9、11、13、15、17、19、21、23號端子分別經(jīng)過對應(yīng)的F3-F14自恢復(fù)保險(xiǎn)絲RF72-110與D1二極管的后端連接;24V POWER OUT端子排的2、4、6、8、10、12、14、16、18、20、22、24端子并聯(lián)后與24V POWER IN端子排的2、4端子連接;
所述DATA IN端子排可接入DATA1、DATA2兩路RS-485串口信號,DATA1接DATA IN 1、2號端子,DATA IN的1號端子經(jīng)過R5貼片電阻200連接到IC1的13腳;DATA IN的2號端子經(jīng)過R6貼片電阻200連接到IC1的12腳;IC1的12、13腳并聯(lián)R7貼片電阻121;然后從IC1的3號腳取信號連接到S1撥碼開關(guān)的1、2腳,通過S1的6、8腳輸出到其他對應(yīng)芯片。同理,DATA IN的3號端子經(jīng)過R16貼片電阻200連接到IC10的13腳;DATA IN的4號端子經(jīng)過R17貼片電阻200連接到IC10的12腳;IC10的12、13腳并聯(lián)R18貼片電阻121;然后從IC10的3號腳取信號連接到S1撥碼開關(guān)的3、4腳,通過S1的5、7腳輸出到其他對應(yīng)ADM2483芯片。
所述IC1 ADM2483芯片1、7腳并聯(lián)接VCC1;2、4、5、6、8腳并聯(lián)接負(fù)極;1、2腳之間并C6貼片電容104,16腳接VCC1,15、16腳之間并聯(lián)C7貼片電容104,9、15腳并聯(lián)接地,12、13腳取串口信號輸入,3號腳輸出串口信號;
所述IC10 ADM2483芯片1、7腳并聯(lián)接VCC1,2、4、5、6、8腳并聯(lián)接負(fù)極,1、2腳之間并C32貼片電容104,16腳接VCC1;15、16腳之間并聯(lián)C33貼片電容104,9、15腳并聯(lián)接地,12、13腳取串口信號輸入,3號腳輸出串口信號。
所述IC2 ADM2483芯片1、4、5、7腳并聯(lián)接VCC1;2、3、8腳并聯(lián)接負(fù)極;1、2腳之間并C16貼片電容104;6腳連S1撥碼開關(guān)的6和8腳;16腳接VCC1;9、15腳并聯(lián)接負(fù)極;15、16腳之間并聯(lián)C17貼片電容104;12腳接DATA OUT端子排的1號端子;13腳接DATA OUT端子排的2號端子; 12、13腳之間并聯(lián)R8 120Ω貼片電阻;12腳與負(fù)極之間反并D2 P6 SMB 6.8CA瞬態(tài)抑制二極管;13腳與負(fù)極之間反并D3 P6 SMB 6.8CA瞬態(tài)抑制二極管。
所述IC3 ADM2483芯片1、4、5、7腳并聯(lián)接VCC1;2、3、8腳并聯(lián)接負(fù)極;1、2腳之間并C18貼片電容104;6腳連S1撥碼開關(guān)的6和8腳;16腳接VCC1;9、15腳并聯(lián)接負(fù)極;15、16腳之間并聯(lián)C19貼片電容104;12腳接DATA OUT端子排的3號端子;13腳接DATA OUT端子排的4號端子;12、13腳之間并聯(lián)R9 120Ω貼片電阻;12腳與負(fù)極之間反并D4 P6 SMB 6.8CA瞬態(tài)抑制二極管;13腳與負(fù)極之間反并D5 P6 SMB 6.8CA瞬態(tài)抑制二極管。
所述IC4 ADM2483芯片1、4、5、7腳并聯(lián)接VCC1;2、3、8腳并聯(lián)接負(fù)極;1、2腳之間并C20貼片電容104;6腳連S1撥碼開關(guān)的6和8腳;16腳接VCC1;9、15腳并聯(lián)接負(fù)極;15、16腳之間并聯(lián)C21貼片電容104;12腳接DATA OUT端子排的5號端子;13腳接DATA OUT端子排的6號端子;12、13腳之間并聯(lián)R10 120Ω貼片電阻;12腳與負(fù)極之間反并D6 P6 SMB 6.8CA瞬態(tài)抑制二極管;13腳與負(fù)極之間反并D7 P6 SMB 6.8CA瞬態(tài)抑制二極管。
所述IC5 ADM2483芯片1、4、5、7腳并聯(lián)接VCC1;2、3、8腳并聯(lián)接負(fù)極;1、2腳之間并C22貼片電容104;6腳連S1撥碼開關(guān)的6和8腳;16腳接VCC1;9、15腳并聯(lián)接負(fù)極;15、16腳之間并聯(lián)C23貼片電容104;12腳接DATA OUT端子排的7號端子;13腳接DATA OUT端子排的8號端子;12、13腳之間并聯(lián)R11 120Ω貼片電阻;12腳與負(fù)極之間反并D8 P6 SMB 6.8CA瞬態(tài)抑制二極管;13腳與負(fù)極之間反并D9 P6 SMB 6.8CA瞬態(tài)抑制二極管。
所述IC6 ADM2483芯片1、4、5、7腳并聯(lián)接VCC1;2、3、8腳并聯(lián)接負(fù)極;1、2腳之間并C24貼片電容104;6腳連S1撥碼開關(guān)的6和8腳;16腳接VCC1;9、15腳并聯(lián)接負(fù)極;15、16腳之間并聯(lián)C25貼片電容104;12腳接DATA OUT端子排的9號端子;13腳接DATA OUT端子排的10號端子;12、13腳之間并聯(lián)R12 120Ω貼片電阻;12腳與負(fù)極之間反并D10 P6 SMB 6.8CA瞬態(tài)抑制二極管;13腳與負(fù)極之間反并D11 P6 SMB 6.8CA瞬態(tài)抑制二極管。
所述IC7 ADM2483芯片1、4、5、7腳并聯(lián)接VCC1;2、3、8腳并聯(lián)接負(fù)極;1、2腳之間并C26貼片電容104;6腳連S1撥碼開關(guān)的6和8腳;16腳接VCC1;9、15腳并聯(lián)接負(fù)極;15、16腳之間并聯(lián)C27貼片電容104;12腳接DATA OUT端子排的11號端子;13腳接DATA OUT端子排的12號端子;12、13腳之間并聯(lián)R13 120Ω貼片電阻;12腳與負(fù)極之間反并D12 P6 SMB 6.8CA瞬態(tài)抑制二極管;13腳與負(fù)極之間反并D13 P6 SMB 6.8CA瞬態(tài)抑制二極管。
所述IC8 ADM2483芯片1、4、5、7腳并聯(lián)接VCC1;2、3、8腳并聯(lián)接負(fù)極;1、2腳之間并C28貼片電容104;6腳連S1撥碼開關(guān)的6和8腳;16腳接VCC1;9、15腳并聯(lián)接負(fù)極;15、16腳之間并聯(lián)C29貼片電容104;12腳接DATA OUT端子排的13號端子;13腳接DATA OUT端子排的14號端子;12、13腳之間并聯(lián)R14 120Ω貼片電阻;12腳與負(fù)極之間反并D14 P6 SMB 6.8CA瞬態(tài)抑制二極管;13腳與負(fù)極之間反并D15 P6 SMB 6.8CA瞬態(tài)抑制二極管。
所述IC9 ADM2483芯片1、4、5、7腳并聯(lián)接VCC1;2、3、8腳并聯(lián)接負(fù)極;1、2腳之間并C30貼片電容104;6腳連S1撥碼開關(guān)的6和8腳;16腳接VCC1;9、15腳并聯(lián)接負(fù)極;15、16腳之間并聯(lián)C31貼片電容104;12腳接DATA OUT端子排的15號端子;13腳接DATA OUT端子排的16號端子;12、13腳之間并聯(lián)R15 120Ω貼片電阻;12腳與負(fù)極之間反并D16 P6 SMB 6.8CA瞬態(tài)抑制二極管;13腳與負(fù)極之間反并D17 P6 SMB 6.8CA瞬態(tài)抑制二極管。
所述IC11 ADM2483芯片1、4、5、7腳并聯(lián)接VCC1;2、3、8腳并聯(lián)接負(fù)極;1、2腳之間并C34貼片電容104;6腳連S1撥碼開關(guān)的5和7腳;16腳接VCC1;9、15腳并聯(lián)接負(fù)極;15、16腳之間并聯(lián)C35貼片電容104;12腳接DATA OUT端子排的17號端子;13腳接DATA OUT端子排的18號端子;12、13腳之間并聯(lián)R19 120Ω貼片電阻;12腳與負(fù)極之間反并D18 P6 SMB 6.8CA瞬態(tài)抑制二極管;13腳與負(fù)極之間反并D19 P6 SMB 6.8CA瞬態(tài)抑制二極管。
所述IC12 ADM2483芯片1、4、5、7腳并聯(lián)接VCC1;2、3、8腳并聯(lián)接負(fù)極;1、2腳之間并C36貼片電容104;6腳連S1撥碼開關(guān)的5和7腳;16腳接VCC1;9、15腳并聯(lián)接負(fù)極;15、16腳之間并聯(lián)C37貼片電容104;12腳接DATA OUT端子排的19號端子;13腳接DATA OUT端子排的20號端子;12、13腳之間并聯(lián)R20 120Ω貼片電阻;12腳與負(fù)極之間反并D20 P6 SMB 6.8CA瞬態(tài)抑制二極管;13腳與負(fù)極之間反并D21 P6 SMB 6.8CA瞬態(tài)抑制二極管。
所述IC13 ADM2483芯片1、4、5、7腳并聯(lián)接VCC1;2、3、8腳并聯(lián)接負(fù)極;1、2腳之間并C38貼片電容104;6腳連S1撥碼開關(guān)的5和7腳;16腳接VCC1;9、15腳并聯(lián)接負(fù)極;15、16腳之間并聯(lián)C39貼片電容104;12腳接DATA OUT端子排的21號端子;13腳接DATA OUT端子排的22號端子;12、13腳之間并聯(lián)R21 120Ω貼片電阻;12腳與負(fù)極之間反并D22 P6 SMB 6.8CA瞬態(tài)抑制二極管;13腳與負(fù)極之間反并D23 P6 SMB 6.8CA瞬態(tài)抑制二極管。
所述IC14 ADM2483芯片1、4、5、7腳并聯(lián)接VCC1;2、3、8腳并聯(lián)接負(fù)極;1、2腳之間并C40貼片電容104;6腳連S1撥碼開關(guān)的5和7腳;16腳接VCC1;9、15腳并聯(lián)接負(fù)極;15、16腳之間并聯(lián)C41貼片電容104;12腳接DATA OUT端子排的23號端子;13腳接DATA OUT端子排的24號端子;12、13腳之間并聯(lián)R22 120Ω貼片電阻;12腳與負(fù)極之間反并D24 P6 SMB 6.8CA瞬態(tài)抑制二極管;13腳與負(fù)極之間反并D25 P6 SMB 6.8CA瞬態(tài)抑制二極管。
所述VCC1電壓經(jīng)過R1貼片電阻102、VCC1 LED指示燈,到負(fù)極。可以根據(jù)VCC1 LED指示燈的明滅,監(jiān)測24V POWER IN端子排1、2端子的第一路輸入;所述VCC2電壓經(jīng)過R4貼片電阻102、VCC2 LED指示燈,到負(fù)極;可以根據(jù)VCC2 LED指示燈的明滅,監(jiān)測24V POWER IN端子排3、4端子的第二路輸入。
所述VCC1電壓經(jīng)過R3貼片電阻102連接到Q1 J6貼片三極管的集電極;DATA1經(jīng)過R2貼片電阻512連接到Q1 J6貼片三極管的基集;Q1 J6貼片三極管的發(fā)射極經(jīng)過TX1 LED指示燈到負(fù)極。可以根據(jù)TX1 LED指示燈的明滅,監(jiān)測DATA IN端子排1、2端子的第一路串口信號輸入;所述VCC1電壓經(jīng)過R34貼片電阻102連接到Q2 J6貼片三極管的集電極;DATA2經(jīng)過R23貼片電阻512連接到Q2 J6貼片三極管的基集;Q2 J6貼片三極管的發(fā)射極經(jīng)過TX2 LED指示燈到負(fù)極。可以根據(jù)TX2 LED指示燈的明滅,監(jiān)測DATA IN端子排3、4端子的第二路串口信號輸入。
S1撥碼開關(guān)共4個(gè)撥碼鍵,分別標(biāo)記為1、2、3、4,撥碼可選擇12,23,34,14組合4種撥碼組合。撥碼鍵12撥到ON狀態(tài),將DATA1信號分配12路輸出;撥碼鍵34撥到ON狀態(tài),將DATA2信號分配12路輸出;撥碼鍵23撥到ON狀態(tài),將DATA2信號分配8路輸出以及將DATA1信號分配4路輸出;撥碼鍵14撥到ON狀態(tài),將DATA1信號分配8路輸出以及將DATA2信號分配4路輸出??梢愿鶕?jù)輸入和輸出的信號數(shù)量進(jìn)行所需的撥碼組合。
以上本實(shí)用新型實(shí)施例所述的串口信號分配器,各個(gè)電路與芯片均按照實(shí)施例的連接關(guān)系設(shè)置,然后,在外部配置外殼體,即形成串口信號分配器實(shí)際產(chǎn)品結(jié)構(gòu),該串口信號分配器外表面無特殊組件,因此,該串口信號分配器所有特征均由本案實(shí)施例之特征組成;由于產(chǎn)品外殼形狀多變,因此,無需描述或限制該產(chǎn)品的外部特征,通過本案實(shí)施例之介紹,現(xiàn)有技術(shù)領(lǐng)域人員完全能夠?qū)嵤?/p>
上述對實(shí)施例的描述是為了便于該技術(shù)領(lǐng)域的普通技術(shù)人員能夠理解和應(yīng)用本案技術(shù),熟悉本領(lǐng)域技術(shù)的人員顯然可輕易對這些實(shí)例做出各種修改,并把在此說明的一般原理應(yīng)用到其它實(shí)施例中而不必經(jīng)過創(chuàng)造性的勞動(dòng)。因此,本案不限于以上實(shí)施例,本領(lǐng)域的技術(shù)人員根據(jù)本案的揭示,對于本案做出的改進(jìn)和修改都應(yīng)該在本案的保護(hù)范圍內(nèi)。