两个人的电影免费视频_国产精品久久久久久久久成人_97视频在线观看播放_久久这里只有精品777_亚洲熟女少妇二三区_4438x8成人网亚洲av_内谢国产内射夫妻免费视频_人妻精品久久久久中国字幕

處理器芯片仿真器的制造方法

文檔序號:6489243閱讀:485來源:國知局
處理器芯片仿真器的制造方法
【專利摘要】本發(fā)明公開了一種處理器芯片仿真器,包括:一仿真芯片,一存儲器;所述仿真芯片包括一處理器核和一初始化程序存儲器;所述仿真芯片的處理器核和存儲器通過第一數(shù)據(jù)/地址總線連接;所述仿真芯片內(nèi)處理器核與初始化程序存儲器通過第二數(shù)據(jù)/地址總線連接;所述處理器核,在測試模式下讀取并執(zhí)行初始化程序存儲器中的初始化程序;正確執(zhí)行完初始化程序后切換進(jìn)入用戶模式,在用戶模式下讀取并執(zhí)行存儲器中的用戶程序。本發(fā)明能提高仿真器系統(tǒng)的工作穩(wěn)定性,有效縮減上電過程所需時(shí)間。
【專利說明】 處理器芯片仿真器
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種處理器芯片仿真器。
【背景技術(shù)】
[0002]處理器芯片內(nèi)有用戶開發(fā)的用戶程序,在用戶程序的編寫和調(diào)試中,所使用的工具一般是處理器芯片仿真器。仿真器內(nèi)使用包含產(chǎn)品處理器芯片各項(xiàng)功能的仿真芯片,用于模擬產(chǎn)品處理器芯片的工作行為,在功能和性能上均十分接近產(chǎn)品處理器芯片,仿真芯片與仿真器主機(jī)配合實(shí)現(xiàn)用戶程序的仿真運(yùn)行和各項(xiàng)調(diào)試功能。由于仿真器僅在系統(tǒng)產(chǎn)品開發(fā)、調(diào)試用戶程序的階段使用,對芯片廠商而言其市場需求量要遠(yuǎn)遠(yuǎn)小于產(chǎn)品芯片的需求量,如果像產(chǎn)品處理器芯片一樣專門流片仿真芯片,昂貴的流片費(fèi)用分?jǐn)偟矫款w仿真芯片上,會造成仿真器的價(jià)格極為高昂,不利于芯片的市場推廣,因此,近年來處理器芯片廠商在設(shè)計(jì)制作仿真芯片時(shí),通常都是采用FPGA (Field Programmable Gate Array,現(xiàn)場可編程門陣列)加上針對目標(biāo)處理器芯片設(shè)計(jì)的FPGA網(wǎng)表來作為仿真芯片使用的。
[0003]仿真器上電后,需要仿真芯片先進(jìn)入穩(wěn)定工作狀態(tài),對于有測試模式等初始化模式的處理器芯片仿真器,仿真芯片還需要先執(zhí)行完測試模式下的初始化代碼,才能進(jìn)入用戶模式,開始與仿真器其他部件進(jìn)行通信;仿真芯片開始讀取和執(zhí)行用戶程序,以實(shí)現(xiàn)各種仿真、調(diào)試功能。如果仿真器上電后,仿真芯片尚未進(jìn)入穩(wěn)態(tài)或者還未在測試模式下執(zhí)行完初始化代碼,仿真器其他部件就與其開始通信,會導(dǎo)致通信出錯(cuò),仿真芯片開始讀取用戶程序也會出現(xiàn)執(zhí)行錯(cuò)誤的狀態(tài)。
[0004]為防止出現(xiàn)上述出錯(cuò)情況,現(xiàn)有仿真器中測試模式下需要執(zhí)行的初始化代碼(如果有)也和用戶程序一起放在仿真器的存儲器內(nèi)。在仿真器上電后,除仿真芯片外的仿真器部件會設(shè)計(jì)成等待一段固定的時(shí)間(設(shè)置等待延時(shí)),以確信仿真芯片進(jìn)入穩(wěn)態(tài)完成了,才與仿真芯片開始通信、允許仿真芯片讀取和執(zhí)行初始化代碼(此時(shí)仿真芯片處于測試模式);執(zhí)行完后仿真芯片進(jìn)入用戶模式才開始執(zhí)行用戶程序(初始化程序和用戶程序都在仿真器存儲器內(nèi))。但是由于仿真器產(chǎn)品的個(gè)體、所用器件(批次、型號)特性存在差異,仿真芯片進(jìn)入穩(wěn)態(tài)的時(shí)間存在一個(gè)范圍;上述等待的固定時(shí)間必須估計(jì)并設(shè)置成大于這個(gè)范圍的最大值。這個(gè)值很難十分準(zhǔn)確的估計(jì),如果估計(jì)的太大,仿真器上電過程所需時(shí)間加大就會影響用戶使用感受和工作效率,如果估計(jì)不足就會造成仿真器系統(tǒng)的不穩(wěn)定。特別是仿真器使用陳舊后仿真芯片老化等原因,很可能出現(xiàn)仿真芯片達(dá)到穩(wěn)態(tài)時(shí)間拉長,超出預(yù)設(shè)的等待時(shí)間的情況。以FPGA器件實(shí)現(xiàn)仿真芯片的仿真器中,由于FPGA還有一個(gè)從存放網(wǎng)表的非易失性存儲器加載仿真芯片網(wǎng)表的過程,如果這個(gè)過程受到干擾(電磁干擾等),F(xiàn)PGA會自動(dòng)重新加載網(wǎng)表。這樣仿真芯片進(jìn)入穩(wěn)態(tài)的時(shí)間就會發(fā)生變化,超出預(yù)設(shè)的仿真器其他部件等待仿真芯片進(jìn)入穩(wěn)態(tài)時(shí)間,導(dǎo)致系統(tǒng)出錯(cuò)。
[0005]此外,對有帶有測試模式需要先在測試模式下執(zhí)行完初始化代碼才能進(jìn)入用戶模式執(zhí)行用戶代碼的處理器芯片而言(例如,智能卡處理器芯片),實(shí)際產(chǎn)品芯片中測試模式下的初始化代碼是由芯片廠商固化在產(chǎn)品芯片中的,芯片上電后自動(dòng)在測試模式下執(zhí)行完初始化程序切換進(jìn)入用戶模式。測試模式執(zhí)行代碼對用戶是不可見的,也是用戶不能修改和不關(guān)心的。同時(shí)有些處理器芯片中的安全模塊在測試模式下可以操作到,用戶模式下不允許用戶操作,所以芯片廠商也不希望用戶看到或能在用戶模式下執(zhí)行程序。而現(xiàn)有仿真器上測試模式需要執(zhí)行的初始化代碼和用戶模式下需要執(zhí)行的用戶程序代碼都存放在仿真器存儲器內(nèi),仿真芯片進(jìn)入穩(wěn)態(tài)后首先處于測試模式執(zhí)行仿真器存儲器內(nèi)的初始化程序,執(zhí)行完后才切換到用戶模式執(zhí)行仿真器存儲器內(nèi)的用戶程序。由于測試模式對用戶變成可見的了,大部分用戶不關(guān)注這一過程,即測試模式執(zhí)行和切換到用戶模式過程;也會有少數(shù)不良用戶可能修改仿真器存儲器內(nèi)測試模式下執(zhí)行的初始化程序,操作廠商只在測試模式下開放的安全模塊等特殊功能模塊,盜取芯片設(shè)計(jì)信息。由于初始化程序存放在仿真器存儲器內(nèi),存在被用戶誤修改的可能性,導(dǎo)致仿真芯片無法正確執(zhí)行完測試模式下的初始化程序進(jìn)入用戶模式。同時(shí),對于廠商而言,也只希望用戶看到廠商對用戶開放的用戶模式,不希望用戶能夠看到或操作到測試模式。

【發(fā)明內(nèi)容】

[0006]本發(fā)明要解決的技術(shù)問題提供一種處理器芯片仿真器,提高仿真器系統(tǒng)的工作穩(wěn)定性,有效縮減上電過程所需時(shí)間。
[0007]為解決上述技術(shù)問題,本發(fā)明的處理器芯片仿真器,包括:一仿真芯片,一存儲器;其中,所述仿真芯片包括一處理器核和一初始化程序存儲器;
[0008]所述仿真芯片的處理器核和存儲器通過第一數(shù)據(jù)/地址總線連接;所述仿真芯片內(nèi)處理器核與初始化程序存儲器通過第二數(shù)據(jù)/地址總線連接;
[0009]所述處理器核,在測試模式下讀取并執(zhí)行初始化程序存儲器中的初始化程序;正確執(zhí)行完初始化程序后切換進(jìn)入用戶模式,在用戶模式下讀取并執(zhí)行存儲器中的用戶程序。
[0010]采用本發(fā)明的處理器芯片仿真器,能夠在仿真器上電后,使仿真芯片自動(dòng)進(jìn)入穩(wěn)定狀態(tài),在測試模式下執(zhí)行初始化程序,完成后切換進(jìn)入用戶模式。仿真芯片進(jìn)入用戶模式后,仿真器其他部件才能與仿真芯片配合使系統(tǒng)進(jìn)入用戶模式下的工作狀態(tài),開始實(shí)現(xiàn)各種仿真、調(diào)試功能。有助于提高仿真器系統(tǒng)的工作穩(wěn)定性,上電過程所需時(shí)間也縮減到最小程度,有助于提高用戶感受。
[0011]本發(fā)明的處理器芯片仿真器,在測試模式下的初始化程序和執(zhí)行過程對用戶也完全不可見,用戶也無法在測試模式下進(jìn)行任何操作,測試模式的初始化程序也不可被修改;提高了仿真器與產(chǎn)品芯片的功能表現(xiàn)一致性;保護(hù)了廠商芯片設(shè)計(jì)信息。
【專利附圖】

【附圖說明】
[0012]下面結(jié)合附圖和【具體實(shí)施方式】對本發(fā)明作進(jìn)一步詳細(xì)的說明:
[0013]附圖是所述處理器芯片仿真器的結(jié)構(gòu)示意圖。
【具體實(shí)施方式】
[0014]參見附圖所示,在本實(shí)施例中,所述處理器芯片仿真器I包括仿真芯片2,存儲器3,仿真模塊4。[0015]仿真芯片2包括處理器核6和初始化程序存儲器5。仿真芯片2和仿真模塊4之間連接有一根標(biāo)志信號線9。仿真芯片2的處理器核6和存儲器3之間通過第一標(biāo)準(zhǔn)數(shù)據(jù)/地址總線7連接。仿真芯片2內(nèi)處理器核6與初始化程序存儲器5通過第二標(biāo)準(zhǔn)數(shù)據(jù)/地址總線8連接。存儲器3內(nèi)存放用戶程序,用戶可以觀察和修改。仿真芯片2內(nèi)的初始化程序存儲器5內(nèi)存放初始化程序,用戶不可見,也不能修改。
[0016]所述仿真芯片2中的處理器核6模擬產(chǎn)品處理器芯片功能,在測試模式下通過與初始化程序存儲器5連接的第二標(biāo)準(zhǔn)數(shù)據(jù)/地址總線8讀取并執(zhí)行初始化程序;正確執(zhí)行完初始化程序后切換進(jìn)入用戶模式。在用戶模式下通過與存儲器3連接的標(biāo)準(zhǔn)數(shù)據(jù)/地址總線7讀取并執(zhí)行用戶程序。
[0017]所述仿真模塊4控制仿真器I上仿真芯片2以外的部件是否與仿真芯片2通信,實(shí)現(xiàn)仿真調(diào)試功能。
[0018]仿真芯片2在測試模式下執(zhí)行初始化程序時(shí),仿真芯片2通過與仿真模塊4連接的標(biāo)志信號線輸出表示處于“初始化中”的信號,例如“O”電平信號。仿真芯片2切換到用戶模式后,仿真芯片2通過與仿真模塊4連接的標(biāo)志信號線9輸出表示處于“用戶應(yīng)用中”的信號,例如“I”電平信號。所述仿真模塊4通過標(biāo)志信號線9收到“初始化中”信號后,控制仿真器I上仿真芯片2以外的部件不與仿真芯片2通信。所述仿真模塊4通過在標(biāo)志信號線9收到“用戶應(yīng)用中”信號后,控制仿真器I上仿真芯片2以外的部件可以與仿真芯片2通信,實(shí)現(xiàn)用戶程序的執(zhí)行和調(diào)試。
[0019]如果仿真芯片2是以芯片形式實(shí)現(xiàn)的,初始化程序存儲器5和初始化程序都固化在了仿真芯片2內(nèi),并直接在仿真芯片2內(nèi)被處理器核6讀取和執(zhí)行,不存在引出仿真芯片2的接口。因此,測試模式下的初始化程序代碼和執(zhí)行的過程對用戶都完全不可見,用戶也無法在測試模式下進(jìn)行任何操作,測試模式的初始化程序也不可被修改。仿真芯片2上電穩(wěn)定后開始在測試模式下讀取和執(zhí)行初始化程序,這與產(chǎn)品芯片是一致的。由于不涉及仿真芯片2引出的信號線及與其他器件通信交互,仿真芯片2在上電后是一個(gè)獨(dú)立系統(tǒng),可以在穩(wěn)定后自動(dòng)在測試模式下讀取和執(zhí)行初始化程序,執(zhí)行完后切換到用戶模式,并通過標(biāo)志信號9告知仿真器I的仿真模塊4可以讀取和執(zhí)行用戶程序了。此時(shí)仿真芯片2已穩(wěn)定且進(jìn)入了用戶模式,這樣,用戶看到的是與實(shí)際產(chǎn)品芯片一致的狀況,即仿真芯片2上電后自動(dòng)在測試模式下執(zhí)行完初始化程序,切換到用戶模式,開始讀取和執(zhí)行用戶程序。上述過程避免了現(xiàn)有仿真器上可能存在的不穩(wěn)態(tài),提高了仿真器系統(tǒng)的工作穩(wěn)定性,上電過程也不存在等待冗余時(shí)間,所需上電進(jìn)入用戶模式時(shí)間縮減到最小。
[0020]如果仿真芯片是以FPGA形式實(shí)現(xiàn)的,初始化程序和處理器核都一起整合在仿真芯片網(wǎng)表中,固化在仿真器的網(wǎng)表存儲器中。初始化程序和處理器核整合在一起,用戶是無法單獨(dú)提取出初始化程序并加以修改的。上電后包含初始化程序和處理器核的網(wǎng)表加載到FGPA上,同樣初始化程序直接在仿真芯片內(nèi)被處理器核讀取和執(zhí)行,也不存在引出仿真芯片的接口,F(xiàn)PGA仿真芯片仍是一個(gè)獨(dú)立系統(tǒng),可以在穩(wěn)定后自動(dòng)在測試模式下由處理器核讀取和執(zhí)行初始化程序。
[0021]以上通過【具體實(shí)施方式】和實(shí)施例對本發(fā)明進(jìn)行了詳細(xì)的說明,但這些并非構(gòu)成對本發(fā)明的限制。在不脫離本發(fā)明原理的情況下,本領(lǐng)域的技術(shù)人員還可做出許多變形和改進(jìn),這些也應(yīng)視為本發(fā)明的保護(hù)范圍。
【權(quán)利要求】
1.一種處理器芯片仿真器,包括:一仿真芯片,一存儲器;其特征在于,所述仿真芯片包括一處理器核和一初始化程序存儲器; 所述仿真芯片的處理器核和存儲器通過第一數(shù)據(jù)/地址總線連接;所述仿真芯片內(nèi)處理器核與初始化程序存儲器通過第二數(shù)據(jù)/地址總線連接; 所述處理器核,在測試模式下讀取并執(zhí)行初始化程序存儲器中的初始化程序;正確執(zhí)行完初始化程序后切換進(jìn)入用戶模式,在用戶模式下讀取并執(zhí)行存儲器中的用戶程序。
2.如權(quán)利要求1所述的仿真器,其特征在于:所述存儲器內(nèi)存放的用戶程序,用戶可以觀察和修改;所述仿真芯片的初始化程序存儲器內(nèi)存放的初始化程序,用戶不可見,且不能修改。
3.如權(quán)利要求1所述的仿真器,其特征在于:還包括一仿真模塊,該仿真模塊與仿真芯片之間連接有一根標(biāo)志信號線;所述仿真芯片在測試模式下執(zhí)行初始化程序時(shí),通過所述標(biāo)志信號線輸出表示處于“初始化中”的信號;所述仿真芯片切換到用戶模式后,通過所述標(biāo)志信號線輸出表示處于“用戶應(yīng)用中”的信號; 所述仿真模塊收到“初始化中”信號后,控制所述仿真器上除所述仿真芯片以外的部件均不能與仿真芯片通信;所述仿真模塊收到“用戶應(yīng)用中”信號后,控制所述仿真器上除所述仿真芯片以外的部件均能與仿真芯片通信,實(shí)現(xiàn)用戶程序的執(zhí)行和調(diào)試。
【文檔編號】G06F11/26GK103678074SQ201210362750
【公開日】2014年3月26日 申請日期:2012年9月25日 優(yōu)先權(quán)日:2012年9月25日
【發(fā)明者】許國泰 申請人:上海華虹集成電路有限責(zé)任公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
1
兴化市| 五原县| 馆陶县| 富顺县| 新野县| 江山市| 南江县| 太仓市| 乐业县| 凭祥市| 黔西| 缙云县| 三原县| 邯郸县| 龙胜| 航空| 徐汇区| 应城市| 舒城县| 普定县| 泾川县| 工布江达县| 乌审旗| 丹东市| 溧水县| 贵定县| 拉萨市| 揭阳市| 贺兰县| 乌什县| 资中县| 湖北省| 南靖县| 江西省| 洞头县| 牙克石市| 武清区| 蕉岭县| 安庆市| 景谷| 卢氏县|