專利名稱:Debug卡的連接結(jié)構(gòu)的制作方法
Debug卡的連接結(jié)構(gòu)
技術(shù)領(lǐng)域:
本發(fā)明涉及一種Debug卡的連接結(jié)構(gòu),特別是涉及一種Debug卡通過非標(biāo)準(zhǔn)接口與主板的連接結(jié)構(gòu)。
背景技術(shù):
個人電腦上的故障,按顯示器上是否有顯示為界,可以分成兩大類故障一類故障稱為“關(guān)鍵性故障”。個人電腦在開機時都要進行上電自檢(Power On Self Test,即POST),在主板BIOS的引導(dǎo)下,嚴(yán)格檢測系統(tǒng)的各個組件,如果計算機存在硬件故障,一般情況下會在此時反映出來。檢測顯卡以前的過程稱為關(guān)鍵性部件測試,任何關(guān)鍵性部件有問題,計算機都將處于掛起狀態(tài),只能按Reset鍵或重新開機,這一類故障就屬于“關(guān)鍵性故障”,習(xí)慣上又將這些故障稱之為“核心故障”。產(chǎn)生核心故障的器件主要有主板、CPU、顯卡、內(nèi)存 和電源等;另一類故障稱為“非關(guān)鍵性故障”,檢測完顯卡后,此時如果有不正常的設(shè)備,就會在相應(yīng)的檢測部位停下來并報告錯誤信息。對于非關(guān)鍵性故障,根據(jù)POST時顯示的出錯信息,我們可以方便地找到有問題的設(shè)備,但問題是,對于關(guān)鍵性故障,由于此時屏幕還沒有信號,面對黑黑的屏幕,我們只能憑借PC喇叭發(fā)出的不同的聲音來判斷問題的所在位置,由于PC喇叭發(fā)出的錯誤提示種類繁多,用戶記憶起來非常的困難,這就對一般用戶形成了難以逾越的障礙,再加上PC喇叭發(fā)出的故障提示有時并不是十分的準(zhǔn)確,我們并不能夠?qū)⒐收衔恢镁_的定位,所以即使是專業(yè)的維修人員也要花費很多的時間來檢查故障位置。為此,業(yè)界在主板上集成了硬件偵錯(Debug)系統(tǒng),在計算機開機時,該系統(tǒng)會自動檢測主板上各種設(shè)備的狀態(tài),如果有部件發(fā)生了故障,會給出相關(guān)的信息,根據(jù)這些信息,使用者可以快速判斷出主板故障發(fā)生的位置和原因,而且非常的準(zhǔn)確,無需再進行任何的核實,就可以進行維修了。目前的Debug卡與主板的連接結(jié)構(gòu),通常Debug卡具有PCI (PeripheralComponent Interconnect)或者PCIE (PCI-Express)接口或者其它特定接口與從而與主板連接。然而,如果主板上沒有對應(yīng)所述Debug卡接口的PCI接口、PCIE接口或者其它特定接口,則對主板進行的分析則無法進行。有鑒于此,實有必要開發(fā)一種Debug卡的連接結(jié)構(gòu),以解決上述問題。
發(fā)明內(nèi)容因此,本發(fā)明的目的是提供一種Debug卡的連接結(jié)構(gòu),可以保證主板與Debug卡相互之間沒有對應(yīng)接口時,仍然可以連接Debug卡使用。為了達到上述目的,本發(fā)明提供的Debug卡的連接結(jié)構(gòu),包括譯碼器;若干個LPC(Low Pin Count)總線引腳,設(shè)于所述譯碼器輸入端,所述各LPC總線引腳分別與主板上對應(yīng)的若干個LPC總線引腳電性連接;若干個顯示信號引腳,設(shè)于所述譯碼器輸出端,用以輸出顯示信號??蛇x的,所述譯碼器輸入端還設(shè)有電源引腳,所述電源引腳與主板上的接地引腳電源連接??蛇x的,所述譯碼器輸入端還設(shè)有接地引腳,所述接地引腳與主板上的接地引腳電性連接??蛇x的,設(shè)于所述譯碼器輸入端的所述若干個LPC總線引腳包括PCICLK、LFRAME#、LADO、LADI、LAD2、LAD3、PCIRST# 引腳。可選的,設(shè)于所述譯碼器輸入端的若干個LPC總線引腳與主板上對應(yīng)的各個LPC總線引腳通過焊接方式電性連接。
可選的,所述顯示信號弓I腳連接有顯示燈??蛇x的,所述顯示信號引腳為七個,所述顯示燈為兩個八字形燈??蛇x的,所述主板上對應(yīng)的若干個LPC總線引腳集成于PCI接口、PCIE接口、LPC接口或者各自獨立。可選的,所述譯碼器輸入端的若干個LPC總線引腳上套設(shè)有接插口,主板上對應(yīng)的各個LPC總線引腳也套設(shè)有與上述接插口配合的接插口。相較于現(xiàn)有技術(shù),利用本發(fā)明的Debug卡的連接結(jié)構(gòu),由于譯碼器與主板間的連接不再需要通過PCI接口、PCIE接口或者其它特定接口進行連接,而是采用LPC總線引腳 間直接進行連接,從而不會因為主板上沒有對應(yīng)接口而無法使用Debug的情形。
圖I繪示為本發(fā)明的Debug卡的連接結(jié)構(gòu)一較佳實施例的電路結(jié)構(gòu)圖。圖2繪示為本發(fā)明的Debug卡的連接結(jié)構(gòu)所連接的顯示燈結(jié)構(gòu)示意圖。
具體實施方式請參閱圖1,圖I繪示為本發(fā)明的Debug卡的連接結(jié)構(gòu)一較佳實施例的電路結(jié)構(gòu)圖。為了達到上述目的,本發(fā)明提供的Debug卡的連接結(jié)構(gòu),包括譯碼器100 ;若干個LPC總線引腳200,設(shè)于所述譯碼器100輸入端,所述各LPC總線引腳200分別與主板上對應(yīng)的若干個LPC總線引腳電性連接,其中,設(shè)于所述譯碼器100輸入端的所述若干個 LPC 總線引腳 200 可以包括 PCICLK、LFRAME#、LAD0、LAD1、LAD2、LAD3、PCIRST# 引腳;若干個顯示信號引腳300,設(shè)于所述譯碼器100輸出端,用以輸出顯示信號。其中,所述譯碼器100輸入端還可以設(shè)有電源引腳400,所述電源引腳400與主板上的接地引腳電源連接。其中,所述譯碼器100輸入端還可以設(shè)有接地引腳500,所述接地引腳500與主板上的接地引腳電性連接。其中,設(shè)于所述譯碼器100輸入端的若干個LPC總線引腳200與主板上對應(yīng)的各個LPC總線引腳可以通過焊接方式電性連接。 其中,所述主板上對應(yīng)的若干個LPC總線引腳集成于PCI接口、PCIE接口、LPC接口或者各自獨立。其中,所述譯碼器100輸入端的若干個LPC總線引腳200上可以套設(shè)有接插口,主板上對應(yīng)的各個LPC總線引腳也可以套設(shè)有與上述接插口配合的接插口。請再共同參閱圖I、圖2,圖2繪示為本發(fā)明的Debug卡的連接結(jié)構(gòu)所連接的顯示燈結(jié)構(gòu)示意圖。其中,圖I中的所述顯示信號引腳300連接有顯示燈600。所述顯示信號引腳300為七個,所述顯示燈600為兩個八字形燈。所述LPC總線引腳200接收到的信號經(jīng)所述譯 碼器100內(nèi)部轉(zhuǎn)化成相應(yīng)的邏輯電平作為顯示信號,通過所述顯示信號引腳300傳遞給所述顯示燈600,達到通過顯示燈600的現(xiàn)實來判斷主板故障原因的目的。相較于現(xiàn)有技術(shù),利用本發(fā)明的Debug卡的連接結(jié)構(gòu),由于譯碼器100與主板間的連接不再需要通過PCI接口、PCIE接口或者其它特定接口進行連接,而是采用LPC總線引腳間直接進行連接,從而不會因為主板上沒有對應(yīng)接口而無法測試的情形。
權(quán)利要求
1.一種Debug卡的連接結(jié)構(gòu),其特征在于,包括 譯碼器; 若干個LPC總線引腳,設(shè)于所述譯碼器輸入端,所述各LPC總線引腳分別與主板上對應(yīng)的若干個LPC總線引腳電性連接; 若干個顯示信號引腳,設(shè)于所述譯碼器輸出端,用以輸出顯示信號。
2.如權(quán)利要求I所述的Debug卡的連接結(jié)構(gòu),其特征在于,所述譯碼器輸入端還設(shè)有電源引腳,所述電源引腳與主板上的接地引腳電源連接。
3.如權(quán)利要求I所述的Debug卡的連接結(jié)構(gòu),其特征在于,所述譯碼器輸入端還設(shè)有接地引腳,所述接地引腳與主板上的接地引腳電性連接。
4.如權(quán)利要求I所述的Debug卡的連接結(jié)構(gòu),其特征在于,設(shè)于所述譯碼器輸入端的所述若干個 LPC 總線引腳包括 PCICLK、LFRAME#、LADO, LAD1、LAD2、LAD3、PCIRST# 引腳。
5.如權(quán)利要求I所述的Debug卡的連接結(jié)構(gòu),其特征在于,設(shè)于所述譯碼器輸入端的若干個LPC總線引腳與主板上對應(yīng)的各個LPC總線引腳通過焊接方式電性連接。
6.如權(quán)利要求I所述的Debug卡的連接結(jié)構(gòu),其特征在于,所述顯示信號引腳連接有顯示燈。
7.如權(quán)利要求I所述的Debug卡的連接結(jié)構(gòu),其特征在于,所述顯示信號引腳為七個,所述顯示燈為兩個八字形燈。
8.如權(quán)利要求I所述的Debug卡的連接結(jié)構(gòu),其特征在于,所述主板上對應(yīng)的若干個LPC總線引腳集成于PCI接口、PCIE接口、LPC接口或者各自獨立。
9.如權(quán)利要求I所述的Debug卡的連接結(jié)構(gòu),其特征在于,所述譯碼器輸入端的若干個LPC總線引腳上套設(shè)有接插口,主板上對應(yīng)的各個LPC總線引腳也套設(shè)有與上述接插口配合的接插口。
全文摘要
本發(fā)明揭示一種Debug卡的連接結(jié)構(gòu),包括譯碼器;若干個LPC總線引腳,設(shè)于所述譯碼器輸入端,所述各LPC總線引腳分別與主板上對應(yīng)的若干個LPC總線引腳電性連接;若干個顯示信號引腳,設(shè)于所述譯碼器輸出端,用以輸出顯示信號。由于譯碼器與主板間的連接不再需要通過PCI接口、PCIE接口或者其它特定接口進行連接,而是采用LPC總線引腳間直接進行連接,從而不會因為主板上沒有對應(yīng)接口而無法使用Debug的情形。
文檔編號G06F11/22GK102799505SQ201110139460
公開日2012年11月28日 申請日期2011年5月27日 優(yōu)先權(quán)日2011年5月27日
發(fā)明者吳洪忠 申請人:神訊電腦(昆山)有限公司