專(zhuān)利名稱(chēng):主機(jī)板及其電源供應(yīng)模塊的制作方法
技術(shù)領(lǐng)域:
本發(fā)明是有關(guān)于一種電源供應(yīng)技術(shù),且特別是有
關(guān)于 一 種應(yīng)用在能支持AM 2 CPU與AM 2 +CPU的主機(jī) 板的電源供應(yīng)模塊。
背景技術(shù):
眾所皆知,在可支持AM 2 CPU與AM 2 +CPU的主 機(jī)板,當(dāng)主機(jī)板(Motherboard)上的CPU插槽(Socket) 所安裝的CPU版本為AM 2 CPU時(shí),主機(jī)板上的電源供 應(yīng)模塊必須供應(yīng) 一 組核心電壓供AM 2 CPU執(zhí)行運(yùn)作時(shí) 使用。而當(dāng)主機(jī)板上的CPU插槽所安裝的CPU版本為 AM 2 +CPU時(shí),主機(jī)板上的電源供應(yīng)模塊必須提供二組 不同電壓準(zhǔn)位的核心電壓供AM 2 +CPU執(zhí)行運(yùn)作時(shí)使 用。
圖1所示為已知可支持AM 2 CPU與AM 2 +CPU的 主機(jī)板1 0 0的CPU核心電壓供給系統(tǒng)方塊圖。請(qǐng)參 照?qǐng)D1 ,電源供應(yīng)模塊1 0 1為直接植在主機(jī)板1 0
0上,而CPU1 0 3則被安裝于主機(jī)板1 0 0的CPU
插槽(圖中未示)上。其中,電源供應(yīng)模塊l 0 l會(huì) 依據(jù)CPU 1 0 3的版本,而受控于CPU 1 0 3以提供 相應(yīng)的核心電壓VDD —CORE或是提供相對(duì)應(yīng)的核心電壓 VDD —CORE以及核心電壓VDD —NB給CPU1 0 3使用。
更清楚來(lái)說(shuō),假設(shè)CPU 1 0 3為AM2 CPU,且其 執(zhí)行運(yùn)作時(shí)即會(huì)提供 一 個(gè)版本信號(hào)VS給電源供應(yīng)模塊 1 0 1 ,以致使電源供應(yīng)模塊1 0 1供應(yīng) 一 組核心電 壓VDD_CORE給AM 2 CPU 1 0 3使用。另夕卜,假設(shè)CPU 1 0 3為AM 2 + CPU,且其執(zhí)行運(yùn)作時(shí)即會(huì)提供另 一 個(gè) 版本信號(hào)VS給電源供應(yīng)模塊1 Q 1 ,以致使電源供應(yīng) 模塊1 0 1同時(shí)供應(yīng)核心電壓 VDD_CORE與核心電壓 VDD —NB給AM 2 + CPU1 0 3使用。
已知的電源供應(yīng)模塊l0l的電路架構(gòu)一般會(huì)包 括脈寬調(diào)變控希ij器 (Pulse Width Modulation Controller) 1 0 5與五組電壓產(chǎn)生單元1 0 7 a— 1
0 7e。其中,脈寬調(diào)變控制器l 0 5會(huì)產(chǎn)生脈寬調(diào)變 信號(hào)PWM —CORE 1 — PWM —C0RE4 , 并且依據(jù)CPU 1 0 3 所提供的版本信號(hào)VS,而決定是否產(chǎn)生脈寬調(diào)變信號(hào) PWM_NB。接著,當(dāng)電壓產(chǎn)生單元l 0 7a—l 0 7e接 收至lj其所對(duì)應(yīng)的脈寬調(diào)變信號(hào)PWM —CORE 1 — PWM — CORE
4 、 PWM —NB時(shí),則輸出相應(yīng)的核心電壓VDD —CORE與核
心電壓VDD —NB給CPU1 0 3使用。
舉例來(lái)說(shuō),假設(shè)CPU 1 0 3為 AM 2 CPU,此時(shí) CPU 1 0 3會(huì)致使脈寬調(diào)變控制器1 0 5輸出脈寬調(diào) 變信號(hào)PWM_C0RE 1 — PWM —CORE 4 , 且CPU 1 0 3會(huì)提 供 一 個(gè)版本信號(hào)VS給脈寬調(diào)變控制器1 0 5 ,以致使 脈寬調(diào)變控制器l 0 5不產(chǎn)生脈寬調(diào)變信號(hào)PWM—NB。 接著,電壓產(chǎn)生單元l 0 7a—l 0 7d會(huì)對(duì)應(yīng)的接收 脈寬調(diào)變信號(hào)PWM —CORE 1 — PWM_CORE 4 , 而提供核心 電壓VDD —CORE給AM 2CPU1 0 3使用。
另夕卜,假設(shè)CPU 1 0 3為AM 2 +CPU, 此時(shí)CPU 1
0 3會(huì)致使脈寬調(diào)變控制器1 0 5輸出脈寬調(diào)變信號(hào) PWM_C0RE 1 — PWM—CORE 4 , 且CPU 1 0 3會(huì)提供另夕卜 一個(gè)版本信號(hào)VS給脈寬調(diào)變控制器1 0 5 ,以致使脈 寬調(diào)變控制器l 0 5產(chǎn)生脈寬調(diào)變信號(hào)PWM —NB。接著, 電壓產(chǎn)生單元l 0 7a—l 0 7e會(huì)對(duì)應(yīng)的接收脈寬調(diào) 變信號(hào) PWM—CORE 1 — PWM —CORE 4 、 PWM—NB, 而同時(shí)提 供核心電壓VDD —CORE與核心電壓VDD —NB給AM 2 +CPU
1 0 3使用。
發(fā)明內(nèi)容
本發(fā)明的目的在于,提供一種電源供應(yīng)模塊,其 是利用切換單元依據(jù)主機(jī)板的中央處理單元所提供的
版本信號(hào),以致使本發(fā)明所提出的電源供應(yīng)模塊可以 達(dá)到最大使用效益。
本發(fā)明的另一目的在于,提供一種主機(jī)板,其由 將上述本發(fā)明所提出的電源供應(yīng)模塊直接植在其中, 以降低主機(jī)板的制作成本。
本發(fā)明所提出的電源供應(yīng)模塊,適用于同時(shí)支持
AM 2CPU與AM 2 +CPU的主機(jī)板,且其包括脈寬調(diào)變控
制器、第電壓產(chǎn)生單元、切換單元,以及第二電壓
產(chǎn)生單元苴 z 、中,脈寬調(diào)變控制器受控于主機(jī)板的中
央處理單元CPU ),以當(dāng)中央處理單元執(zhí)行運(yùn)作時(shí),
輸出第脈寬調(diào)變信號(hào)與第脈寬調(diào)變信號(hào),并且依
據(jù)中央處理單元所提供的版本信號(hào)的狀態(tài),進(jìn)而決定
第二脈寬調(diào)變信號(hào)輸出與否
第一電壓產(chǎn)生單元會(huì)依據(jù)脈寬調(diào)變控制器所輸出
的第脈寬調(diào)變信號(hào),而提供第核心電壓給中央處
理單元使用切換單元會(huì)依據(jù)中央處理單元所提供的
版本信號(hào)的狀態(tài),而致使脈寬調(diào)變控制器所輸出的第
—脈寬調(diào)變信號(hào)與第二脈寬調(diào)變信號(hào)擇輸出。第—
電壓產(chǎn)生單元會(huì)依據(jù)切換單元的輸出,而對(duì)應(yīng)的提供
上 雨述第一核心電壓或第核心電壓給中央處理單元使
在本發(fā)明的 一 實(shí)施例中中央處理單元所提供的
版本信號(hào)的狀態(tài)主要是由中央處理單元的版本所決
定
在本發(fā)明的一實(shí)施例中,當(dāng)中央處理單元的版本
為AM2中央處理單元時(shí),中央處理單元所提供的版本
信號(hào)的狀態(tài)為浮接電位,以致使脈寬調(diào)變控制器停止
輸出第三脈寬調(diào)變信號(hào),并使得切換單元輸出第一脈
寬調(diào)變信號(hào)。
在本發(fā)明的一實(shí)施例中,當(dāng)中央處理單元的版本
為AM2+中央處理單元時(shí),中央處理單元所提供的版本
信號(hào)的狀態(tài)為低電位,以致使切換單元輸出第脈寬
調(diào)變信號(hào)。
在本發(fā)明的一實(shí)施例中,切換單元包括第曰 曰曰體
管、第二晶體管、第三晶體管,以及第四曰 曰曰體管
中,第一晶體管的柵極用以接收中央處理單元所提供
的版本信號(hào)、第一晶體管的第一漏/源極耦接主機(jī)板的
系統(tǒng)電壓,而第 一 晶體管的第二漏/源極則賴(lài)接至參考
電壓。第二晶體管的柵極耦接第 一 晶體管的第 一 漏/源 極、第二晶體管的第 一 漏/源極用以接收脈寬調(diào)變控制 器所輸出的第二脈寬調(diào)變信號(hào),而第二晶體管的第二 漏/源極則耦接參考電壓。
第三晶體管的柵極耦接第 一 晶體管的第 一 漏/源 極、第三晶體管的第一漏/源極耦接主機(jī)板的系統(tǒng)電
壓,而第三晶體管的第二漏/源極則耦接參考電壓第
四曰 曰曰體管的柵極耦接第三晶體管的第 一 漏/源極、第四
曰 曰曰體管的第 一 漏/源極用以接收脈寬調(diào)變控制器所輸
出的第三脈寬調(diào)變信號(hào),并且耦接至第二電壓產(chǎn)生單
元,而第四晶體管的第二漏/源極則耦接第二晶體管的
第漏/源極。
在本發(fā)明的 一 實(shí)施例中,切換單元還包括第電
阻、第二電阻、第三電阻,以及第四電阻。其中,第
電阻耦接于主機(jī)板的內(nèi)存電壓與第一晶體管的恤 微極
之間。第二電阻耦接于主機(jī)板的系統(tǒng)電壓與第曰 曰曰體
管的第 一 漏/源極之間。第三電阻耦接于第 一 晶體管的
第漏/源極與參考電位之間。第四電阻耦接于主機(jī)板的系統(tǒng)電壓與第三晶體管的第 一 漏/源極之間。
在本發(fā)明的一實(shí)施例中,當(dāng)中央處理單元所提供
的版本信號(hào)的狀態(tài)為浮接電位時(shí),第 一 晶體管與第四
曰 曰曰體管導(dǎo)通,而第二晶體管與第三晶體管截止,且使
得第四晶體管的第 一 漏/源極輸出第二脈寬調(diào)變信號(hào),
并當(dāng)中央處理單元所提供的版本信號(hào)的狀態(tài)為低電位
時(shí),第 一 晶體管與第四晶體管截止,而第二晶體管與
第二晶體管導(dǎo)通,且使得第四晶體管的第 一 漏/源極輸出第三脈寬調(diào)變信號(hào)。
在本發(fā)明的 一 實(shí)施例中,第 一 晶體管、第一曰 曰曰體管、第三晶體管與第四晶體管皆為N通道金屬氧化物
半導(dǎo)體場(chǎng)效應(yīng)晶體管(N-channel MOSFET)。
在本發(fā)明的 一 實(shí)施例中,脈寬調(diào)變控制器更用以
輸出第四脈寬調(diào)變信號(hào)與第五脈寬調(diào)變信號(hào),由此電
源供應(yīng)模塊還包括第三電壓產(chǎn)生單元與第四電壓產(chǎn)生
單元。其中,第三電壓產(chǎn)生單元會(huì)依據(jù)脈寬調(diào)變控制
器所輸出的第四脈寬調(diào)變信號(hào),而提供上述第核心
電壓給中央處理單元使用。第四電壓產(chǎn)生單元會(huì)依據(jù)
脈寬調(diào)變控制器所輸出的第五脈寬調(diào)變信號(hào),而提供
上述第一核心電壓給中央處理單元使用。
從另一觀點(diǎn)來(lái)看,本發(fā)明提供 一 種具有上述本發(fā)
明所提出的電源供應(yīng)模塊的主機(jī)板,且能同時(shí)支持AM
2CPU與AM 2 +CPU。
本發(fā)明所提供的電源供應(yīng)模塊可以直接植在現(xiàn)今
同時(shí)支持AM 2CPU與AM 2 +CPU的主機(jī)板上,而本發(fā)
明所提供的電源供應(yīng)模塊主要是由利用切換單元依據(jù)
主機(jī)板的中央處理單元所提供的版本信號(hào),以將生
AM 2 CPU執(zhí)行運(yùn)作時(shí)所需的核心電壓的 一 組脈寬調(diào)變 信號(hào)與產(chǎn)生AM 2 +CPU執(zhí)行運(yùn)作時(shí)所需的核心電壓的脈 寬調(diào)變信號(hào)進(jìn)行切換。因此,無(wú)論主機(jī)板上的CPU插 槽為安裝AM 2 CPU或AM 2 +CPU,本發(fā)明所提出的電源 供應(yīng)模塊皆可達(dá)到最大使用效益,且其所應(yīng)用的同時(shí)
支持AM 2CPU與AM 2 +CPU的主機(jī)板的制作成本也會(huì)
隨之下降。
為了要讓本發(fā)明的電源供應(yīng)模塊與主機(jī)板的技術(shù) 特征與其各別所欲達(dá)成的技術(shù)攻效能更淺顯易懂,下 文特舉幾個(gè)實(shí)施例,并配合附圖,作詳細(xì)說(shuō)明如下,
其中
圖1所示為已知可支持AM 2 CPU與AM 2 +CPU的 主機(jī)板的CPU核心電壓供給系統(tǒng)方塊圖。
圖2所示為本發(fā)明 一 實(shí)施例的可支持AM 2 CPU與 AM 2 +CPU的主機(jī)板的CPU核心電壓供給系統(tǒng)方塊圖。
圖3所示為圖2的切換單元內(nèi)部的實(shí)際電路圖。
圖4所示為本發(fā)明另 一 實(shí)施例的可支持AM 2 CPU 與AM2+CPU的主機(jī)板的CPU核心電壓供給系統(tǒng)方塊 圖。
具體實(shí)施例方式
根據(jù)背景技術(shù)所揭露的內(nèi)容可知,由于 AM2+CPU 執(zhí)行運(yùn)作時(shí),主機(jī)板的電源供應(yīng)模塊必須同時(shí)提供二 組不同電壓準(zhǔn)位的核心電壓,但AM 2CPU執(zhí)行運(yùn)作時(shí),
主機(jī)板的電源供應(yīng)模塊僅需提供 一 組核心電壓即可, 而電源供應(yīng)模塊中提供另 一 組核心電壓的裝置則處于
閑置狀態(tài)。因此,已知可支持AM 2 CPU與AM 2 +CPU 的主機(jī)板的電源供應(yīng)模塊便不能發(fā)揮其最大的使用效 益,同時(shí)也會(huì)造成主機(jī)板的制作成本無(wú)謂地提升。有 鑒于此,本發(fā)明提出 一 種電源供應(yīng)模塊來(lái)解決背景技 術(shù)所揭露的可支持AM 2CPU與AM 2 +CPU的主機(jī)板的
電源供應(yīng)模塊所造成的缺點(diǎn)。
圖2所示為本發(fā)明一實(shí)施例的可支持AM2CPU與
AM 2+ CPU的主機(jī)板2 0 0的CPU核心電壓供給系統(tǒng)方
塊圖。請(qǐng)參照?qǐng)D2 ,主機(jī)板2 0 0包括電源供應(yīng)模塊
2 01與CPU2 0 3,而電源供應(yīng)模塊2 0 1內(nèi)包括
脈寬調(diào)變控制器2 0 5 、切換單元2 0 7 ,以及組
電壓產(chǎn)生單元209a、209b 。其中,脈寬調(diào)變控
制器2 0 5受控于CPU 2 0 3, 用以當(dāng)CPU 203執(zhí)
行運(yùn)作時(shí),輸出第一脈寬調(diào)變信號(hào)PWM一CORE 1與第
脈寬調(diào)變信號(hào)PWM—CORE 2 , 并且依據(jù)CPU 2 03所提供的版本信號(hào)VS的狀態(tài),進(jìn)而決定第三脈寬調(diào)變信號(hào)
PWM_NB輸出與否。
電壓產(chǎn)生單元2 0 9a會(huì)依據(jù)脈寬調(diào)變控制器2
0 5所輸出的第 一 脈寬調(diào)變信號(hào)PWM_CORE 1 ,而提供
第一核心電壓VDD —CORE給CPU 2 0 3使用。切換單元2 0 7會(huì)依據(jù)CPU 2 0 3所提供的版本信號(hào)VS的狀 態(tài),而致使脈寬調(diào)變控制器2 0 5所輸出的第二脈寬 調(diào)變信號(hào)PWM_CORE 2與第三脈寬調(diào)變信號(hào)PWM-NB擇一 輸出。電壓產(chǎn)生單元2 0 9b會(huì)依據(jù)切換單元2 0 7的 輸出,而對(duì)應(yīng)的提供第一核心電壓VDD —CORE或第二核 心電壓VDD_NB給CPU2 0 3使用。
而在此先值得一提的是,AM2+CPU用以接收上述 第二核心電壓VDD_NB的接腳(PIN)同樣為AM2 CPU 用以接收上述第 一 核心電壓VDD_CORE的接腳。
于本實(shí)施例中,CPU 2 0 3所提供的版本信號(hào)VS 的狀態(tài)主要是由CPU 2 0 3的版本所決定。更清楚地 說(shuō),當(dāng)CPU 2 0 3的版本為AM 2 CPU時(shí),CPU 2 0 3所提供的版本信號(hào)VS的狀態(tài)為浮接電位(floating level),以致使脈寬調(diào)變控制器2 0 5停止輸出第三 脈寬調(diào)變信號(hào)PWM—NB,并使得切換單元2 0 7輸出第 二脈寬調(diào)變信號(hào)PWM_C0RE 2 。另夕卜,當(dāng)CPU 2 0 3的 版本為AM 2 +CPU時(shí),CPU 2 0 3所提供的版本信號(hào)VS 的狀態(tài)為低電位(low level),以致使切換單元2 0 7輸出第三脈寬調(diào)變信號(hào)PWM一NB 。
故依據(jù)上述可知,假設(shè)主機(jī)板2 0 O的CPU插槽 (圖中未示)為安裝AM 2CPU 2 0 3 ,此時(shí)AM 2 CPU 2 0 3會(huì)致使脈寬調(diào)變控制器2 0 5輸出第 一 脈寬調(diào)
變信號(hào)PWM —CORE 1與第二脈寬調(diào)變信號(hào)P¥M —CORE 2 , 并且提供一個(gè)狀態(tài)為浮接電位的版本信號(hào)VS給脈寬調(diào) 變控制器2 0 5 ,以致使脈寬調(diào)變控制器2 0 5不產(chǎn) 生脈寬調(diào)變信號(hào)PWM_NB。接著,AM2 CPU 2 0 3同 時(shí)會(huì)提供版本信號(hào)VS至切換單元2 0 7 ,以控制切換 單元2 0 7輸出第二脈寬調(diào)變信號(hào)PWM_C0RE 2 。
由此,電壓產(chǎn)生單元2 0 9a與電壓產(chǎn)生單元2 0 9b便會(huì)對(duì)應(yīng)的接收脈寬調(diào)變信號(hào) PWM —CORE 1 、 PWM—CORE 2 , 而提供第一核心電壓 VDD_C0RE給 AM 2 CPU2 0 3使用。因此,電源供應(yīng)模塊2 0 1內(nèi)所有 的電路元件即可達(dá)到最大使用效益。
此外,假設(shè)主機(jī)板2 0 0的CPU插槽為安裝AM 2 + CPU2 0 3 , 故此時(shí)AM 2 +CPU2 0 3會(huì)致使脈寬調(diào) 變控制器2 0 5輸出第一脈寬調(diào)變信號(hào)PWM_C0RE 1與 第二脈寬調(diào)變信號(hào)PWM —CORE 2 , 且AM 2 +CPU 203 提供 一 個(gè)狀態(tài)為低電位的版本信號(hào)VS給脈寬調(diào)變控制 器2 0 5,以致使脈寬調(diào)變控制器2 0 5產(chǎn)生脈寬調(diào) 變信號(hào)PWM_NB。接著,AM 2 +CPU 2 0 3同時(shí)會(huì)提供版 本信號(hào)VS至切換單元2 0 7,以控制切換單元2 0 7 輸出第三脈寬調(diào)變信號(hào)PWM —NB 。
由此,電壓產(chǎn)生單元2 0 9a與電壓產(chǎn)生單元2 0 9 b便會(huì)對(duì)應(yīng)的接收脈寬調(diào)變信號(hào) PWM_C0RE 1 、
PWM_NB,而同時(shí)提供第 一 核心電壓VDD_C0RE與第二核 心電壓VDD —NB給AM 2 +CPU 203使用。因此,電源 供應(yīng)模塊2 0 1內(nèi)所有的電路元件同樣可以達(dá)到最大 使用效益,所以無(wú)論主機(jī)板2 0 0上的CPU插槽為安 裝AM 2 CPU 2 0 3或AM 2 +CPU 2 0 3 , 本實(shí)施例的 電源供應(yīng)模塊2 0 1皆可達(dá)到最大使用效益,進(jìn)而降 低主機(jī)板2 0 0的制作成本。
據(jù)此,為了要實(shí)現(xiàn)上述實(shí)施例的電源供應(yīng)模塊2
0 1所欲達(dá)到的技術(shù)功效,AM 2CPU2 0 3或 AM 2 + CPU2 0 3所提供的版本信號(hào)VS要如何控制切換單 元2 0 7的輸出,便成為上述實(shí)施例的電源供應(yīng)模塊
2 0 l的關(guān)鍵技術(shù)之一。而以下內(nèi)容將例舉一種切換 單元2 0 7的具體實(shí)施方式
給該發(fā)明領(lǐng)域的技術(shù)人員 參詳,但并不應(yīng)此例舉而局限本發(fā)明。
圖3所示為圖2的切換單元2 0 7內(nèi)部的實(shí)際電 路圖。請(qǐng)合并參照?qǐng)D2及圖3 ,切換單元2 0 7包括 晶體管Tl — T4 (例如皆為N — channel M0SFET) 以及 電阻R 1 — R 4 。其中,晶體管T 1的柵極用以接收CPU
2 0 3所提供的版本信號(hào)VS ,晶體管T 1的第 一 漏/源 極通過(guò)電阻R 2耦接至主機(jī)板2 0 0的系統(tǒng)電壓VEE
(例如為1 2 V ),而晶體管T 1的第二漏/源極則耦接 至參考電壓VSS (例如為接地電位)。晶體管T2的柵
極直接耦接晶體管T 1的第 一 漏/源極,晶體管T 2的 第 一 漏/源極用以接收脈寬調(diào)變控制器205所輸出
的第二脈寬調(diào)變信號(hào)PWM_C0RE 2,而晶體管T2的第 二漏/源極則耦接參考電壓vss。
晶體管T 3的柵極直接耦接晶體管T 1的第 一 漏/ 源極,晶體管T3的第一漏/源極通過(guò)電阻R4耦接至 主機(jī)板2 0 O的系統(tǒng)電壓VEE,而晶體管T3的第二漏 /源極則耦接參考電壓VSS。晶體管T4的柵極直接耦
接晶體管T 3的第 一 漏/源極,晶體管T 4的第--謂i/源
極用以接收脈寬調(diào)變控制器2 0 5所輸出的第二脈寬
調(diào)變信號(hào)PWM_NB,并且耦接至電壓產(chǎn)生單元209 b,
而晶體管T 4的第二漏/源極則直接耦接晶體管T2的
第一漏/源極。電阻R 1耦接于主機(jī)板2 0 0的內(nèi)存電
壓VDDIO (例如為2 V)與晶體管T 1的柵極之間,而
電阻R3則耦接于晶體管Tl的第一漏/源極與參考電
位VSS之間。
故依據(jù)圖3所揭露的電路圖可知,當(dāng)CPU20 3
為AM 2 CPU時(shí),其所提供的版本信號(hào)VS的狀態(tài)為浮 接電位,同時(shí)致使脈寬調(diào)變控制器2 0 5停止輸出第 三脈寬調(diào)變信號(hào)PWM_NB 。如此,晶體管T 1的柵極便 會(huì)接收主機(jī)板2 0 0的內(nèi)存電壓VDDIO,以致使晶體管 Tl導(dǎo)通,所以此時(shí)晶體管Tl的第一與第二漏/源極的
電位皆會(huì)呈現(xiàn)接地電位,故晶體管T 2與T 3便會(huì)截止。
另外,晶體管T 4的柵極會(huì)接收主機(jī)板2 0 0的系統(tǒng)電 壓VEE ,以致使晶體管T 4導(dǎo)通,所以晶體管T 4的第 一漏/源極會(huì)接收脈寬調(diào)變控制器2 0 5所輸出的第 二脈寬調(diào)變信號(hào)PWM_C0RE2,并且通過(guò)晶體管T4的 第二漏/源極輸出至電壓產(chǎn)生單元2 0 9 b。
此夕卜,當(dāng)CPU 2 0 3為AM 2 +CPU時(shí),其所提供的 版本信號(hào)VS的狀態(tài)為低電位。如此,晶體管T 1的柵 極便會(huì)接收低電位的版本信號(hào)VS ,以致使晶體管T 1 截止,所以晶體管T 2與T 3便會(huì)導(dǎo)通。另外,因?yàn)榫?體管T3的第一與第二漏/源極的電位皆會(huì)呈現(xiàn)接地電 位,故晶體管T4會(huì)截止,所以晶體管T4的第一漏/ 源極會(huì)接收脈寬調(diào)變控制器2 0 5所輸出的第三脈寬 調(diào)變信號(hào)PWM一NB,并且將其輸出至電壓產(chǎn)生單元2 0 9 b 。因此,圖3所揭露的電路架構(gòu)即可依據(jù)CPU 2 0 3所提供的版本信號(hào)VS ,而控制切換單元2 0 7的輸 出,進(jìn)而實(shí)現(xiàn)上述實(shí)施例的電源供應(yīng)模塊2 0 1所欲 達(dá)到的技術(shù)功效。
然而,在上述實(shí)施例中,電源供應(yīng)模塊2 0 l是 以二組電壓產(chǎn)生單元2 0 9a、 2 0 9b為例來(lái)作說(shuō)明,
但熟悉本發(fā)明領(lǐng)域的技術(shù)人員應(yīng)當(dāng)可知曉,若僅利用 電壓產(chǎn)生單元2 0 9a、 2 0 9b來(lái)供應(yīng)CPU 2 0 3執(zhí)
行運(yùn)作時(shí)所需的核心電壓時(shí),電壓產(chǎn)生單元2 0 9 a 、 2 0 9 b極有可能在長(zhǎng)時(shí)間的運(yùn)作下而燒毀,進(jìn)而導(dǎo)致 電源供應(yīng)模塊2 0 1運(yùn)作失效。
故為了要延長(zhǎng)電源供應(yīng)模塊2 0 l的壽命,以下 將再例舉本發(fā)明另 一 實(shí)施例的同時(shí)支持AM 2 CPU與 AM 2 +CPU的主機(jī)板,由此來(lái)延長(zhǎng)上述實(shí)施例的電源供
應(yīng)模塊2 0 1的壽命。
圖4所示為本發(fā)明另 一 實(shí)施例的同時(shí)支持AM2
CPU與AM 2 +CPU的主機(jī)板4 0 0的CPU核心電壓供全厶
系統(tǒng)方塊圖。請(qǐng)合并參照?qǐng)D2 —圖4 ,主機(jī)板400
與主機(jī)板2 0 0近乎類(lèi)似,而不同處在于主機(jī)板40
0的電源控制模塊3 0 1的脈寬調(diào)變控制器3 05更
可以輸出第四與第五脈寬調(diào)變信號(hào)PWM —CORE3、
PWM_CORE 4,以分別致使電壓產(chǎn)生單元3 0 9b與30
9 c產(chǎn)生核心電壓 VDD —C0RE。換言之,電壓產(chǎn)生單元
3 09b與3 0 9c可分?jǐn)傠妷寒a(chǎn)生單元3 0 9a與3
0 9d的負(fù)擔(dān)。因此,依據(jù)圖4所揭露的主機(jī)板400
的系統(tǒng)架構(gòu),電源供應(yīng)模塊3 0 1的壽命將會(huì)比電源
供應(yīng)模塊2 0 1來(lái)的更長(zhǎng)。
于本實(shí)施例中,電源控制模塊3 0 1整體的運(yùn)作
方式與電源控制模塊2 0 1類(lèi)似,以本發(fā)明領(lǐng)域技術(shù)
人員應(yīng)當(dāng)可輕易類(lèi)推得知,故在此并不再加以贅述之。
綜上所述,本發(fā)明所提供的電源供應(yīng)模塊主要是 由利用切換單元依據(jù)主機(jī)板的CPU所提供的版本信號(hào),
以將產(chǎn)生AM 2 CPU執(zhí)行運(yùn)作時(shí)所需的核心電壓的 一 組 脈寬調(diào)變信號(hào)與產(chǎn)生AM 2 +CPU執(zhí)行運(yùn)作時(shí)所需的核心 電壓的脈寬調(diào)變信號(hào)進(jìn)行切換。因此,在現(xiàn)今同時(shí)支 持AM 2 CPU與AM 2 +CPU的主機(jī)板,無(wú)論主機(jī)板上的 CPU插槽為安裝AM 2 CPU或AM 2 +CPU,本發(fā)明所提出 的電源供應(yīng)模塊皆可達(dá)到最大使用效益,且其所應(yīng)用 的同時(shí)支持AM 2CPU與AM 2 +CPU的主機(jī)板的制作成
本也會(huì)隨之下降。
雖然本發(fā)明已 用以限定本發(fā)明, 在不脫離本發(fā)明的 與潤(rùn)飾,因此本發(fā) 定的為準(zhǔn)。
以較佳實(shí)施例揭露如上,然并非
任何所屬技術(shù)領(lǐng)域中的技術(shù)人員,
精神和范圍內(nèi),當(dāng)可作些許的更動(dòng)
明的保護(hù)范圍當(dāng)視權(quán)利要求書(shū)所界
權(quán)利要求
1.一種電源供應(yīng)模塊,適于一主機(jī)板,其特征在于,上述電源供應(yīng)模塊包括一脈寬調(diào)變控制器,受控于上述主機(jī)板的一中央處理單元,以當(dāng)上述中央處理單元執(zhí)行運(yùn)作時(shí),輸出一第一脈寬調(diào)變信號(hào)與一第二脈寬調(diào)變信號(hào),并依據(jù)上述中央處理單元所提供的一版本信號(hào)的狀態(tài),進(jìn)而決定一第三脈寬調(diào)變信號(hào)輸出與否;一第一電壓產(chǎn)生單元,耦接上述脈寬調(diào)變控制器,依據(jù)上述第一脈寬調(diào)變信號(hào)而提供一第一核心電壓給上述中央處理單元使用;一切換單元,耦接上述脈寬調(diào)變控制器與上述中央處理單元,依據(jù)上述版本信號(hào)的狀態(tài)而致使上述第二脈寬調(diào)變信號(hào)與上述第三脈寬調(diào)變信號(hào)擇一輸出;以及一第二電壓產(chǎn)生單元,耦接上述切換單元,依據(jù)上述切換單元的輸出,而對(duì)應(yīng)的提供上述第一核心電壓或一第二核心電壓給上述中央處理單元使用。
2、根據(jù)權(quán)利要求1所述的電源供應(yīng)模塊,其特征在于中上述版本信號(hào)的狀態(tài)由上述中央處理單元的版本所決定。
3、根據(jù)權(quán)利要求2所述的電源供應(yīng)模塊,其特征在于中當(dāng)上述中央處理單元的版本為一 AM2中央處理單元時(shí),上述版本信號(hào)的狀態(tài)為一浮接電位,以致使上述脈寬調(diào)變控制器停止輸出上述第三脈寬調(diào)變信號(hào),并使得上述切換單元輸出上述第二脈寬調(diào)變信號(hào)
4、根據(jù)權(quán)利要求2所述的電源供應(yīng)模塊,其特征在于,中當(dāng)上述中央處理單元的版本為一 AM 2 +中央處理單元時(shí),上述版本信號(hào)的狀態(tài)為一低電位,以致使上述切換單元輸出上述第三脈寬調(diào)變信號(hào)。
5、根據(jù)權(quán)利要求1所述的電源供應(yīng)模塊,其特征在于,中上述切換單元包括第曰 曰曰體管,上述第一晶體管的柵極用以接收上述版本信號(hào),上述第一晶體管的第一漏/源極耦接上述主機(jī)板的系統(tǒng)電壓,而上述第一晶體管的第二漏/源極貝u稱(chēng)接一參考電壓;一第晶體管,上述第二晶體管的柵極耦接上述第曰 曰曰體管的第一漏/源極,上述第二晶體管的第一漏/源極用以接收上述第二脈寬調(diào)變信號(hào),而上述第二晶體管的第二漏/源極則耦接上述參考電壓;一第三晶體管,上述第三晶體管的柵極耦接上述第一晶體管的第一漏/源極,上述第三晶體管的第一漏 /源極耦接上述主機(jī)板的上述系統(tǒng)電壓,而上述第三晶 體管的第二漏/源極則耦接上述參考電壓;一第四晶體管,上述第四晶體管的柵極耦接上述 第三晶體管的第 一 漏/源極,上述第四晶體管的第 一 漏/源極用以接收上述第三脈寬調(diào)變信號(hào)并耦接至上述第一電壓產(chǎn)生單元,而上述第四晶體管的第二漏/源極則耦接上述第二晶體管的第 一 漏/源極;第一電阻,耦接于上述主機(jī)板的一內(nèi)存電壓與上述第晶體管的柵極之間;第二電阻,耦接于上述主機(jī)板的上述系統(tǒng)電壓與上述第一晶體管的第 一 漏/源極之間;第三電阻,耦接于上述第一晶體管的第一漏/源極與上述參考電位之間;以及第四電阻,耦接于上述主機(jī)板的上述系統(tǒng)電壓與上述第三晶體管的第 一 漏/源極之間,其中,當(dāng)上述版本信號(hào)的狀態(tài)為上述浮接電位時(shí),上述第一晶體管與上述第四晶體管導(dǎo)通,而上述第二晶體管與上述第三晶體管截止,且使得上述第四晶體管的第漏/源極輸出上述第二脈寬調(diào)變信號(hào),并當(dāng)上述版本信號(hào)的狀態(tài)為上述低電位時(shí),上述第一晶體管與上述第四晶體管截止,而上述第二晶體管與上述第 二曰 曰曰體管導(dǎo)通,且使得上述第四晶體管的第一漏/源極輸出上述第三脈寬調(diào)變信號(hào)。
6、根據(jù)權(quán)利要求5所述的電源供應(yīng)模塊,其特征在于,其中上述第一晶體管、上述第二晶體管、上述第二晶體管與上述第四晶體管為N通道金屬氧化物半導(dǎo)體場(chǎng)效應(yīng)晶體管。
7、根據(jù)權(quán)利要求1所述的電源供應(yīng)模塊,其特征在于,其中上述脈寬調(diào)變控制器還用以輸出一第四脈寬調(diào)變信號(hào)與 一 第五脈寬調(diào)變信號(hào)。
8、根據(jù)權(quán)利要求7所述的電源供應(yīng)模塊,其特征在于,其中還包括-第三電壓產(chǎn)生單元,耦接上述脈寬調(diào)變控制器,依據(jù)上述第四脈寬調(diào)變信號(hào)而提供上述第 一 核心電壓給上述中央處理單元使用;以及第四電壓產(chǎn)生單元,耦接上述脈寬調(diào)變控制器,依據(jù)上述第五脈寬調(diào)變信號(hào)而提供上述第一核心電壓給上述中央處理單元使用。
9、一種主機(jī)板,其特征在于,包括中央處理單元;以及電源供應(yīng)模塊,包括一脈寬調(diào)變控制器,耦接上述中央處理單元,上述脈寬調(diào)變控制器受控于上述中央處理單元,以當(dāng)上述中央處理單元執(zhí)行運(yùn)作時(shí),輸出一第一脈寬調(diào)變信號(hào)與 一 第二脈寬調(diào)變信號(hào),并依據(jù)上述中央處理單元所提供的一版本信號(hào)的狀態(tài),進(jìn)而決定一第三脈寬調(diào)變信號(hào)輸出與否;第 一 電壓產(chǎn)生單元,耦接上述脈寬調(diào)變控制器, 依據(jù)上述第 一 脈寬調(diào)變信號(hào)而提供 一 第 一 核心電壓給上述中央處理單元使用;切換單元,耦接上述脈寬調(diào)變控制器與上述中央處理單元,依據(jù)上述版本信號(hào)的狀態(tài)而致使上述第二脈寬調(diào)變信號(hào)與上述第三脈寬調(diào)變信號(hào)擇一輸出以及一第二電壓產(chǎn)生單元,耦接上述切換單元,依據(jù)上述切換單元的輸出,而對(duì)應(yīng)的提供上述第一核心電壓或一第二核心電壓給上述中央處理單元使用。
10、根據(jù)權(quán)利要求9所述的電源供應(yīng)模塊,其特征在于,其中上述切換單元包括一第一晶體管,上述第一晶體管的柵極用以接收上述版本信號(hào),上述第一晶體管的第 一 漏/源極耦接上述主機(jī)板的一系統(tǒng)電壓,而上述第一晶體管的第二漏/源極則耦接一參考電壓一第二晶體管,上述第二晶體管的柵極耦接上述第 一 晶體管的第 一 漏/源極,上述第二晶體管的第 一 漏 /源極用以接收上述第二脈寬調(diào)變信號(hào),而上述第二晶 體管的第二漏/源極則耦接上述參考電壓;一第三晶體管,上述第三晶體管的柵極耦接上述 第一晶體管的第一漏/源極,上述第三晶體管的第一漏 /源極耦接上述主機(jī)板的上述系統(tǒng)電壓,而上述第三晶體管的第二漏/源極則耦接上述參考電壓;一第四晶體管,上述第四晶體管的柵極耦接上述第二曰 曰曰體管的第一漏/源極,上述第四晶體管的第一漏/源極用以接收上述第三脈寬調(diào)變信號(hào)并耦接至上述第電壓產(chǎn)生單元,而上述第四晶體管的第二漏/源極則耦接上述第二晶體管的第一漏/源極;一第 一 電阻,耦接于上述主機(jī)板的一內(nèi)存電壓與上述第一晶體管的柵極之間, 第二電阻,耦接于上述主機(jī)板的上述系統(tǒng)電壓與上述第 一 晶體管的第一漏/源極之間;第三電阻,耦接于上述第一晶體管的第一漏/源極與上述參考電位之間;以及第四電阻,耦接于上述主機(jī)板的上述系統(tǒng)電壓與上述第三晶體管的第一漏/源極之間,中,當(dāng)上述版本信號(hào)的狀態(tài)為上述浮接電位時(shí),上述第一晶體管與上述第四晶體管導(dǎo)通,而上述第二晶體管與上述第三晶體管截止,且使得上述第四晶體 管的第 一 漏/源極輸出上述第二脈寬調(diào)變信號(hào),并當(dāng)上 述版本信號(hào)的狀態(tài)為上述低電位時(shí),上述第一晶體管 與上述第四晶體管截止,而上述第二晶體管與上述第 三晶體管導(dǎo)通,且使得上述第四晶體管的第 一 漏/源極 輸出上述第三脈寬調(diào)變信號(hào)。
全文摘要
一種主機(jī)板及其電源供應(yīng)模塊。本發(fā)明所提供的電源供應(yīng)模塊可以直接植在現(xiàn)今能支持AM2 CPU與AM2+CPU的主機(jī)板上。本發(fā)明所提供的電源供應(yīng)模塊由利用切換單元依據(jù)主機(jī)板的中央處理單元所提供的版本信號(hào),以將產(chǎn)生AM2 CPU執(zhí)行運(yùn)作時(shí)所需的核心電壓的一組脈寬調(diào)變信號(hào)與產(chǎn)生AM2+CPU執(zhí)行運(yùn)作時(shí)所需的核心電壓的脈寬調(diào)變信號(hào)進(jìn)行切換。因此,無(wú)論主機(jī)板上的CPU插槽為安裝AM2 CPU或AM2+CPU,本發(fā)明所提出的電源供應(yīng)模塊皆可達(dá)到最大使用效益,且其所應(yīng)用的主機(jī)板的制作成本也會(huì)隨之下降。
文檔編號(hào)G06F1/26GK101344810SQ20071012277
公開(kāi)日2009年1月14日 申請(qǐng)日期2007年7月9日 優(yōu)先權(quán)日2007年7月9日
發(fā)明者吳江鑫, 陳恩理 申請(qǐng)人:華擎科技股份有限公司