專(zhuān)利名稱(chēng):數(shù)字模擬轉(zhuǎn)換器與方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種數(shù)字模擬轉(zhuǎn)換器,且特別涉及一種模擬信號(hào)依據(jù)N個(gè)時(shí)序信號(hào)而分段輸出的數(shù)字模擬轉(zhuǎn)換器。
背景技術(shù):
傳統(tǒng)薄膜晶體管液晶顯示器(thin film transistor liquid crystal display)在驅(qū)動(dòng)顯示面板的機(jī)制上,是利用源極驅(qū)動(dòng)電路(source driver)來(lái)提供驅(qū)動(dòng)象素(pixel)所需的模擬信號(hào)。其中,源極驅(qū)動(dòng)電路的每一輸出端都電連接傳統(tǒng)數(shù)字模擬轉(zhuǎn)換器,如圖1所示。繼續(xù)參考圖1,傳統(tǒng)數(shù)字模擬轉(zhuǎn)換器(在此以解析度為3位為例),包括3開(kāi)關(guān)單元101~103。開(kāi)關(guān)單元101至103分別由位b[3]~b[1]所控制,且每一開(kāi)關(guān)單元內(nèi)的開(kāi)關(guān)兩兩為一組(比如SW17與SW18、SW13與SW14),一同電連接至同一開(kāi)關(guān),加上兩兩為一組的開(kāi)關(guān)又分別由某一位與該位的反相位所控制(比如SW18與SW17分別由位b[1]與其反相位b[1]所控制)。因此輸入至傳統(tǒng)數(shù)字模擬轉(zhuǎn)換器的參考電壓V1~V8,在依次經(jīng)過(guò)開(kāi)關(guān)單元101至103的切換中,就可依數(shù)字信號(hào)b[3]~b[1]之控制,在開(kāi)關(guān)單元101中挑選出一半的參考電壓作為輸出,并傳送至開(kāi)關(guān)單元102。之后,再通過(guò)開(kāi)關(guān)單元102將所接收的4個(gè)參考電壓(比如V1、V3、V5、V7),切換成2個(gè)參考電壓輸出至開(kāi)關(guān)單元101。開(kāi)關(guān)單元101就可切換出一參考電壓,以當(dāng)作一模擬信號(hào)Vout1作為傳統(tǒng)數(shù)字模擬轉(zhuǎn)換器之輸出。
由上述可知,傳統(tǒng)數(shù)字模擬轉(zhuǎn)換器采用多數(shù)個(gè)開(kāi)關(guān),來(lái)實(shí)現(xiàn)對(duì)參考電壓的切換。然而此種構(gòu)架,搭配在源極驅(qū)動(dòng)電路內(nèi),大量的數(shù)字模擬轉(zhuǎn)換器所帶來(lái)的龐大開(kāi)關(guān)數(shù)目,將使薄膜晶體管液晶顯示器面臨成本過(guò)高的隱憂。
為了解決上述的問(wèn)題,參考圖2來(lái)看另一傳統(tǒng)數(shù)字模擬轉(zhuǎn)換器210,其是由傳統(tǒng)數(shù)字模擬轉(zhuǎn)換器110與開(kāi)關(guān)SW21與SW22所構(gòu)成。開(kāi)關(guān)SW21與SW22分別連接至傳統(tǒng)數(shù)字模擬轉(zhuǎn)換器110的輸出端,進(jìn)而產(chǎn)生由時(shí)序切換信號(hào)SWCLK21與SWCLK22,所控制的兩個(gè)信號(hào)輸出端Pout21與Pout22。如此一來(lái),源極驅(qū)動(dòng)電路的每?jī)蓚€(gè)輸出端,在共用同一數(shù)字模擬轉(zhuǎn)換器的情況下,將可達(dá)到降低芯片面積的優(yōu)勢(shì)。其中如圖3所示的,模擬信號(hào)達(dá)到分段輸出的方式,是利用不互相重疊的兩時(shí)序切換信號(hào)SWCLK21與SWCLK22來(lái)達(dá)成。在時(shí)序切換信號(hào)SWCLK21導(dǎo)通開(kāi)關(guān)SW21的期間,產(chǎn)生模擬信號(hào)Vout21至信號(hào)輸出端Pout21。相對(duì)的,在時(shí)序切換信號(hào)SWCLK22導(dǎo)通開(kāi)關(guān)SW22的期間,產(chǎn)生模擬信號(hào)Vout22至信號(hào)輸出端Pout22。
上述傳統(tǒng)數(shù)字模擬轉(zhuǎn)換器210,雖然讓源極驅(qū)動(dòng)電路達(dá)到減少芯片面積的功效,卻也在模擬信號(hào)分段輸出的方式下,造成同一時(shí)間源極驅(qū)動(dòng)電路只有1/2的輸出端,具有驅(qū)動(dòng)象素的能力。在此情況下,相對(duì)地每一輸出端可以提供給象素的充電時(shí)間,就必須隨之減小,且充電時(shí)間縮小的比例,將隨著輸出端共用數(shù)字模擬轉(zhuǎn)換器的數(shù)目,成比例遞減。加上與傳統(tǒng)數(shù)字模擬轉(zhuǎn)換器110相比較下,傳統(tǒng)數(shù)字模擬轉(zhuǎn)換器210在每一切換路徑都多加一個(gè)開(kāi)關(guān)的情況下(如圖1與圖2中的箭頭符號(hào)104與201所示),傳統(tǒng)數(shù)字模擬轉(zhuǎn)換器210為了避免輸出端等效電阻大幅地增加,因而必須采用布局面積較大的開(kāi)關(guān)(SW21與SW22),來(lái)維持源極驅(qū)動(dòng)電路原有的效能。
發(fā)明內(nèi)容
本發(fā)明的目的是提供一種數(shù)字模擬轉(zhuǎn)換器,利用控制單元在根據(jù)多個(gè)時(shí)序信號(hào)的操作下,達(dá)到降低電路內(nèi)部開(kāi)關(guān)數(shù)目與參考電壓線,進(jìn)而減小源極驅(qū)動(dòng)電路的成本。且與傳統(tǒng)構(gòu)架相比較下,本發(fā)明不僅無(wú)需增加開(kāi)關(guān)的切換路徑,還可維持源極驅(qū)動(dòng)電路在同一時(shí)間下,對(duì)每一輸出端都具有驅(qū)動(dòng)能力。
本發(fā)明的另一目的是提供一種數(shù)字模擬轉(zhuǎn)換方法,利用多個(gè)時(shí)序信號(hào)的時(shí)序,讓模擬信號(hào)在分段輸出方式的情況下,進(jìn)而達(dá)到降低芯片面積的功效。
為達(dá)成上述及其他目的,本發(fā)明提出一種數(shù)字模擬轉(zhuǎn)換器,包括參考電壓?jiǎn)卧?、控制單元、以及解碼單元。參考電壓?jiǎn)卧?M個(gè)輸出端VRk。連接至參考電壓?jiǎn)卧?M個(gè)輸出端VRk的控制單元,則根據(jù)N個(gè)時(shí)序信號(hào)與數(shù)字信號(hào)的其中N位,而分別將上述輸出端VRk所輸出參考電壓中至少一參考電壓,傳輸至控制單元的2M個(gè)輸出端。最后,解碼單元依據(jù)數(shù)字信號(hào)的其中M位,選擇將控制單元2M個(gè)輸出端的信號(hào)中的一個(gè)輸出作為模擬信號(hào)。如此一來(lái),轉(zhuǎn)換器就能根據(jù)M+N位的數(shù)字信號(hào),從所接收的至多2M+N個(gè)參考電壓Vq中,選擇其一輸出作為模擬信號(hào)。其中N、M為大于0的整數(shù),1≤q≤2M+N,1≤k≤2M。
依照本發(fā)明一較佳實(shí)施例所述的數(shù)字模擬轉(zhuǎn)換器,其中每一個(gè)輸出端VRk于一輸出周期中之2N個(gè)期間分別輸出參考電壓V((k-1)·2^N)+1~Vk·2^N,且參考電壓V1≤V2≤...≤V2^(M+N)。依照本發(fā)明另一較佳實(shí)施例所述的數(shù)字模擬轉(zhuǎn)換器,其中每一個(gè)上述這些輸出端VRk于一輸出周期中之2N個(gè)期間分別輸出參考電壓V((k-1)·2^N)+1~Vk·2^N,且參考電壓V1≥V2≥...≥V2^(M+N)。
依照本發(fā)明的較佳實(shí)施例所述的數(shù)字模擬轉(zhuǎn)換器,其中若b[x]表示數(shù)字信號(hào)的第x位,1≤x≤(M+N),且b[1]為該數(shù)字信號(hào)的最小有效位,b[M+N]為該數(shù)字信號(hào)的最大有效位,則控制單元接收數(shù)字信號(hào)的b[1]~b[N],而解碼單元接收數(shù)字信號(hào)的b[N+1]~b[M+N]。
依照本發(fā)明的較佳實(shí)施例所述的數(shù)字模擬轉(zhuǎn)換器,其中控制單元包括控制電路與切換電路??刂齐娐酚靡砸罁?jù)N個(gè)時(shí)序信號(hào)與位b[1]~b[N],輸出N個(gè)控制信號(hào)。而電連接至控制電路的切換電路,則依據(jù)N個(gè)控制信號(hào)對(duì)本身電路的控制結(jié)果,分段輸出由輸出端VRk所提供的參考電壓V((k-1)·2^N)+1~Vk·2^N)。
從另一觀點(diǎn)來(lái)看,本發(fā)明提出一種數(shù)字模擬轉(zhuǎn)換方法。此方法為在接收M+N位之?dāng)?shù)字信號(hào),與設(shè)定2M+N個(gè)參考電壓Vq的準(zhǔn)位下,于一輸出周期中提供2M個(gè)電壓VRk。其中電壓VRk于輸出周期中的2N個(gè)期間的準(zhǔn)位分別為V((k-1)·2^N)+1~Vk·2^N。接著,自上述2M個(gè)電壓VRk中選擇其一,并于擇定電壓VRk的準(zhǔn)位V((k-1)·2^N)+1~Vk2^N中,選擇至少一準(zhǔn)位作為模擬信號(hào),以達(dá)到將數(shù)字信號(hào)轉(zhuǎn)換為模擬信號(hào)的目的。其中N、M為大于0的整數(shù),Vq表示第q個(gè)參考電壓,1≤q≤2M+N。
本發(fā)明因采用N個(gè)時(shí)序信號(hào)分別對(duì)控制單元與參考電壓?jiǎn)卧目刂?,使多個(gè)參考電壓在共用輸出端的情況下,減少參考電壓線與解碼單元所占芯片面積。并與傳統(tǒng)構(gòu)架相比較下,本發(fā)明不僅達(dá)到減小芯片面積的功用,且若應(yīng)用于源極驅(qū)動(dòng)電路中,還可使源極驅(qū)動(dòng)電路在同一時(shí)間下,對(duì)每一輸出端都具有驅(qū)動(dòng)能力。
為讓本發(fā)明之上述和其他目的、特征和優(yōu)點(diǎn)能更明顯易懂,下文特舉本發(fā)明之較佳實(shí)施例,并配合附圖,作詳細(xì)說(shuō)明如下。
圖1為傳統(tǒng)數(shù)字模擬轉(zhuǎn)換器的詳細(xì)電路圖。
圖2為另一傳統(tǒng)數(shù)字模擬轉(zhuǎn)換器之詳細(xì)電路圖。
圖3為用以說(shuō)明圖2所表示的模擬信號(hào)時(shí)序圖。
圖4為依照本發(fā)明一較佳實(shí)施例說(shuō)明的數(shù)字模擬轉(zhuǎn)換器的詳細(xì)構(gòu)架圖。
圖5為依照本發(fā)明一較佳實(shí)施例說(shuō)明的3位數(shù)字模擬轉(zhuǎn)換器的詳細(xì)電路圖。
圖6A與圖6B為用以說(shuō)明圖5所表示的模擬信號(hào)時(shí)序圖。
圖7為用以說(shuō)明圖5所表示的另一模擬信號(hào)時(shí)序圖。
圖8為依照本發(fā)明一較佳實(shí)施例說(shuō)明的另一3位數(shù)字模擬轉(zhuǎn)換器的詳細(xì)電路圖。
圖9為用以說(shuō)明圖8所表示的模擬信號(hào)時(shí)序圖。
圖10為依照本發(fā)明一較佳實(shí)施例說(shuō)明的又一3位數(shù)字模擬轉(zhuǎn)換器的詳細(xì)電路圖。
圖11A與圖11B為用以說(shuō)明圖10所表示的模擬信號(hào)時(shí)序圖。
圖12A與圖12B為用以說(shuō)明圖10所表示的另一模擬信號(hào)時(shí)序圖。
圖13為依照本發(fā)明一較佳實(shí)施例說(shuō)明的控制電路的詳細(xì)電路圖。
圖14為依照本發(fā)明一較佳實(shí)施例說(shuō)明的另一數(shù)字模擬轉(zhuǎn)換器的詳細(xì)構(gòu)架圖。
圖15為依照?qǐng)D14實(shí)施例說(shuō)明的3位數(shù)字模擬轉(zhuǎn)換器的詳細(xì)電路圖。
圖16為用以說(shuō)明圖15所表示的模擬信號(hào)時(shí)序圖。
主要元件標(biāo)記說(shuō)明101~103開(kāi)關(guān)單元110傳統(tǒng)數(shù)字模擬轉(zhuǎn)換器
401參考電壓?jiǎn)卧?02控制單元403解碼單元410控制電路420切換電路501、1305~1307與非門(mén)801或門(mén)1308、1309異或門(mén)1401輸出切換單元UA1~UAN切換單元UB1~UBN開(kāi)關(guān)單元SW11~SW19、SW111~SW114、SW21與SW22、SWA(1;1)~SWA(N;2M)、SWB(1;1)~SWB(M;2M)、SW1~SWa開(kāi)關(guān)Pout21、Pout22、Sout1~Souta信號(hào)輸出端VR0~VRM-1輸出端V1~V8參考電壓CLK51、CLK81、CLK101、CLK102時(shí)序信號(hào)具體實(shí)施方式
圖4為依據(jù)本發(fā)明一實(shí)施例的數(shù)字模擬轉(zhuǎn)換器的詳細(xì)構(gòu)架圖。參考圖4,本實(shí)施例在所接收的數(shù)字信號(hào)為M+N位b[M+N]~b[1]的情況下,包括參考電壓?jiǎn)卧?01、控制單元402、以及解碼單元403,其中N、M為大于0的整數(shù)。參考電壓?jiǎn)卧?01包括2M個(gè)輸出端VR1~VR2^M??刂茊卧?02電連接至參考電壓?jiǎn)卧?01的輸出端VR1~VR2^M。解碼單元403電連接至控制單元402的2M個(gè)輸出端。參考電壓?jiǎn)卧?01根據(jù)N個(gè)時(shí)序信號(hào)的時(shí)序,分別通過(guò)輸出端VR1~VR2^M輸出參考電壓V1~V2^(M+N),其中VRk表示第k個(gè)輸出端,且輸出端VRk提供參考電壓V((k-1)·2^N)+1~Vk2^N),1≤k≤2M。之后,控制單元402根據(jù)上述N個(gè)時(shí)序信號(hào)與數(shù)字信號(hào)的其中N位b[N]~b[1],而將每一上述輸出端VRk所輸出的參考電壓V((k-1)2^N)+1~Vk2^N中的一個(gè),傳輸至控制單元402的2M個(gè)輸出端。最后,解碼單元403依據(jù)數(shù)字信號(hào)其中M位b[M+N]~b[N+1]與位/b[M+N]~/b[N+1],選擇將由控制單元402的2M個(gè)輸出端,所輸出的信號(hào)其中之一,引接輸出作為模擬信號(hào)。其中位/b[M+N]~/b[N+1]分別與位b[M+N]~b[N+1]的邏輯準(zhǔn)位反相。
上述參考電壓V1的電壓準(zhǔn)位為最低,參考電壓V2的電壓準(zhǔn)位為第二低,以此類(lèi)推,參考電壓V2^(M+N)的電壓準(zhǔn)位為最高,亦即V1≤V2≤...≤V2^(M+N)。且位b[1]為數(shù)字信號(hào)的最小有效位(least significant bit),而位b[M+N]為數(shù)字信號(hào)的最大有效位(most significant bit)。此外,所屬技術(shù)領(lǐng)域的技術(shù)人員也可依不同的設(shè)計(jì)需求,輕易地將參考電壓V1~V2^(M+N)的準(zhǔn)位,設(shè)計(jì)成V1≥V2≥...≥V2^(M+N)。
圖4實(shí)施例中的控制單元402包括控制電路410與切換電路420。其中切換電路420包括N個(gè)切換單元UA1~UAN,而每一切換單元UA1~UAN又包括2M個(gè)開(kāi)關(guān)。開(kāi)關(guān)SWA(1;1)之第二端連接至開(kāi)關(guān)SWA(2;1)之第一端,開(kāi)關(guān)SWA(1;2)之第二端連接至開(kāi)關(guān)SWA(2;2)之第一端,且開(kāi)關(guān)SWA(N;1)之第二端連接至參考電壓?jiǎn)卧?01之輸出端VR0。以此類(lèi)推,可以得知開(kāi)關(guān)SWA(s;k)之第二端連接至開(kāi)關(guān)SWA(s+1;k)之第一端,而開(kāi)關(guān)SWA(N;k)之第二端連接至參考電壓?jiǎn)卧?01之輸出端VRk,其中SWA(s;k)表示第s個(gè)切換單元UAs內(nèi)的第k個(gè)開(kāi)關(guān),1≤s≤(N-1)。
繼續(xù)參考圖4,控制單元402整體操作上,首先由控制電路410依據(jù)N個(gè)時(shí)序信號(hào)與位b[1]~b[N],輸出N個(gè)控制信號(hào)C1~CN至切換電路420。切換電路420內(nèi)的每一開(kāi)關(guān)將分別依據(jù)控制信號(hào)C1~CN,而決定開(kāi)關(guān)本身的導(dǎo)通狀態(tài),以便讓參考電壓V1~V2^(M+N)中的一個(gè),輸出至解碼單元403。其中,開(kāi)關(guān)SWA(1;1)~SWA(1;2M)之控制端接收控制信號(hào)C1,且開(kāi)關(guān)SWA(2;1)~SWA(2;2M)之控制端接收控制信號(hào)C2。以此類(lèi)推,可以得知開(kāi)關(guān)SWA(t;r)之控制端接收控制信號(hào)Ct,1≤t≤N。
接著看圖4實(shí)施例中的解碼單元403,其包括M個(gè)開(kāi)關(guān)單元UB1~UBM。開(kāi)關(guān)單元UB1內(nèi)包括2個(gè)開(kāi)關(guān)SWB(1;1)與SWB(1;2)。開(kāi)關(guān)單元UB2內(nèi)包括22個(gè)開(kāi)關(guān)SWB(2;1)~SWB(2;4)。以此類(lèi)推,第i個(gè)開(kāi)關(guān)單元UBi又包括2i個(gè)開(kāi)關(guān)SWB(i;k)。其中SWB(i;k)表示第i個(gè)開(kāi)關(guān)單元UBi內(nèi)的第k個(gè)開(kāi)關(guān)。且1≤i≤M,而第i個(gè)開(kāi)關(guān)單元UBi內(nèi)的r值范圍是1≤r≤2i。
開(kāi)關(guān)SWB(1;1)的第二端電連接至開(kāi)關(guān)SWB(2;1)與SWB(2;2)的第一端,開(kāi)關(guān)SWB(1;2)的第二端電連接至開(kāi)關(guān)SWB(2;3)與SWB(2;4)的第一端,且開(kāi)關(guān)SWB(1;1)之控制端接收位b[M+N],而開(kāi)關(guān)SWB(1;2)的控制端則接收位/b[M+N]。以此類(lèi)推,開(kāi)關(guān)SWB(j;k)的第二端,電連接至開(kāi)關(guān)SWB(j+1;2k-1)與SWB(j+1;2k)的第一端,且開(kāi)關(guān)SWB(M;k)的第二端連接至切換電路420。開(kāi)關(guān)SWB(i;2g-1)的控制端接收位b[M+N+1-i],而開(kāi)關(guān)SWB(i;2g)的控制端則接收位/b[M+N+1-i]。其中位/b[i]與位b[i]的邏輯準(zhǔn)位反相,1≤j≤(M-1),且第i個(gè)開(kāi)關(guān)單元UBi內(nèi)的g值范圍是1≤g≤2i-1。
解碼單元403的工作原理、構(gòu)架與傳統(tǒng)數(shù)字模擬轉(zhuǎn)換器相似。采用讓每一開(kāi)關(guān)單元UB1~UBM內(nèi)的開(kāi)關(guān)兩兩為一組(比如SWB(2;1)與SWB(2;2)),一同電的連接至同一開(kāi)關(guān)(比如SWB(1;1))的作法,配合兩兩為一組的開(kāi)關(guān)又分別由某一位與該位的反相位所控制(比如SWB(2;1)與SWB(2;2)分別由位b[M+N-1]與其反相位/b[M+N-1]所控制)。使得由控制單元402的2M個(gè)輸出端所提供的信號(hào),在依次經(jīng)過(guò)開(kāi)關(guān)單元UB1~UBM的切換中,將由解碼單元403選擇其一當(dāng)作一模擬信號(hào)輸出。
為了更深入了解本發(fā)明之精神,在此舉3位數(shù)字模擬轉(zhuǎn)換器之一實(shí)施例。如圖5所示,本實(shí)施例是相對(duì)應(yīng)于圖4中N=1與M=2的情況,也就是在控制單元402接收數(shù)字信號(hào)的其中1位b[1],而解碼單元403接收數(shù)字信號(hào)的其中2位b[2]與b[3]的狀態(tài)下。其中控制單元402中的控制電路410由與非門(mén)(NAND)501所構(gòu)成。切換電路420則包括一個(gè)由22個(gè)開(kāi)關(guān)SWA(1;1)~SWA(1;4)所構(gòu)成的切換單元UA1。解碼單元403包括開(kāi)關(guān)單元UB1與UB2,開(kāi)關(guān)單元UB1又包括開(kāi)關(guān)SWB(1;1)與SWB(1;2)。而開(kāi)關(guān)單元UB2則包括開(kāi)關(guān)SWB(2;1)~SWB(2;4)。與非門(mén)501的第一端用以接收位b[1]的反向信號(hào)/b[1],其第二端則接收時(shí)序信號(hào)CLK51,且其還依據(jù)所接收的信號(hào)進(jìn)而輸出控制信號(hào)C1。而開(kāi)關(guān)SWA(1;1)~SWA(1;4)、SWB(1;1)與SWB(1;2)、以及SWB(2;1)~SWB(2;4)的連接關(guān)系,則可依圖4實(shí)施例所推衍出的關(guān)系式獲得,在此就不多做敘述。
在接續(xù)介紹圖5實(shí)施例的工作原理之前,必須先了解本發(fā)明的分段輸出指的是,數(shù)字模擬轉(zhuǎn)換器依據(jù)控制單元402所接收的位數(shù)N,將模擬信號(hào)分成2N個(gè)階段作輸出。因此,圖5實(shí)施例在N=1的情況下,模擬信號(hào)輸出的時(shí)序就如同圖6A與圖6B所示,是分成2階段(T1與T2)作輸出。當(dāng)模擬信號(hào)為V1、V3、V5、V7中的一個(gè)的話(比如V1),模擬信號(hào)會(huì)在第1階段T1充/放電至預(yù)定的電壓準(zhǔn)位(比如V1),并在第2階段T2維持該電壓準(zhǔn)位(比如V1)。相對(duì)的,當(dāng)模擬信號(hào)為V2、V4、V6、V8中的一個(gè)的話(比如V2),輸出的模擬信號(hào)會(huì)先在第1階段T1先充/放電至V1、V3、V5、V7中的一個(gè)(比如V1),之后再于第2階段T2充電至預(yù)定的電壓準(zhǔn)位(比如V2)。
繼續(xù)參考圖5、圖6A與圖6B來(lái)看本實(shí)施例的工作原理。為了說(shuō)明方便,本實(shí)施例于圖5中省略參考電壓?jiǎn)卧?01方塊的表示,取而代之的是參考電壓?jiǎn)卧?01依據(jù)時(shí)序信號(hào)CLK51,分別通過(guò)輸出端VR1~VR4輸出參考電壓V1~V8的時(shí)序狀態(tài)。如圖5所示的,參考電壓?jiǎn)卧?01依據(jù)時(shí)鐘信號(hào)CLK51,將參考電壓V1、V3、V5、V7于第1階段T1送出,而參考電壓V2、V4、V6、V8則于第2階段T2送出,且參考電壓V1~V8兩兩為一組的由同一輸出端VR1~VR4提供(比如V1與V2由輸出端VR1提供)。接著,控制電路410在第1階段T1,依據(jù)時(shí)序信號(hào)CLK51為低準(zhǔn)位(邏輯0)的情況下,致使與非門(mén)501在忽略位b[1]的反向信號(hào)/b[1]的同時(shí),輸出高準(zhǔn)位(邏輯1)的控制信號(hào)C1至切換單元420。切換單元420內(nèi)的開(kāi)關(guān)SWA(1;1)~SWA(1;4)則依據(jù)控制信號(hào)C1,于第1階段T1保持導(dǎo)通的狀態(tài),讓參考電壓V1、V3、V5、V7分別輸出至控制單元402的4個(gè)輸出端。此時(shí),如同圖6A與圖6B所示的,解碼單元403將由控制單元402的4個(gè)輸出端所提供的信號(hào),依據(jù)位b[2]與b[3]、以位/b[2]與/b[3]選擇其一的,讓模擬信號(hào)于第1階段T1充/放電至參考電壓V1、V3、V5、V7中的一個(gè)(比如V1)。
接著,在第2階段T2中,控制電路410在時(shí)序信號(hào)CLK51為高準(zhǔn)位(邏輯1)的情況下,致使與非門(mén)501輸出的控制信號(hào)C1等同于位b[1]。于此,若位b[1]為高準(zhǔn)位(邏輯1),也就是模擬信號(hào)所預(yù)定的輸出準(zhǔn)位為V2、V4、V6、V8中的一個(gè)的情況下(比如V2),控制信號(hào)C1將導(dǎo)通切換單元420內(nèi)的開(kāi)關(guān)SWA(1;1)~SWA(1;4),使參考電壓V2、V4、V6、V8分別輸出至控制單元402的4個(gè)輸出端。如此一來(lái),如同圖6A與圖6B所示的,解碼單元403就可依據(jù)位b[2]與b[3]、以及位/b[2]與/b[3],讓模擬信號(hào)于第2階段T2充電至所預(yù)定的輸出準(zhǔn)位(比如V2)。相對(duì)的,若位b[1]為低準(zhǔn)位(邏輯0),也就是模擬信號(hào)所預(yù)定的輸出準(zhǔn)位為V1、V3、V5、V7中的一個(gè)的情況下(比如V1),切換單元420內(nèi)的開(kāi)關(guān)SWA(1;1)~SWA(1;4)會(huì)通過(guò)時(shí)控制信號(hào)C1的控制,維持在不導(dǎo)通的狀態(tài),進(jìn)而使解碼單元403的輸出端維持在浮接(floating)的情況下,讓此時(shí)的模擬信號(hào)于第2階段T2中,維持在第1階段T1中所達(dá)到的電壓準(zhǔn)位(比如V1)。
上述的實(shí)施例,也可通過(guò)變換時(shí)序信號(hào)CLK51的工作周期(duty cycle),來(lái)讓模擬信號(hào)的分段充/放電,達(dá)到更有效的時(shí)間利用。此原理可參考圖7來(lái)看,由于相鄰兩參考電壓的電壓差不大(比如V1與V2),因此模擬信號(hào)在第2階段T2的充電時(shí)間,將遠(yuǎn)小于第1階段T1的充電時(shí)間。此時(shí),若數(shù)字模擬轉(zhuǎn)換器所接收的3位數(shù)字信號(hào),依次為000-111-000,則輸出的模擬信號(hào)在分段充電的過(guò)程,就可如同圖7的時(shí)序安排,利用縮小第2階段T2所占的時(shí)間比例,來(lái)使時(shí)序信號(hào)CLK51達(dá)到更有效地利用。
此外,圖5實(shí)施例中的控制電路410也可采用另一種方式來(lái)達(dá)成。參考圖8來(lái)看,圖5中的控制電路410也可由或(OR)門(mén)801所構(gòu)成。為了說(shuō)明方便,在此表示出如同圖5般的數(shù)字模擬轉(zhuǎn)換器的詳細(xì)構(gòu)架圖。其中或門(mén)801之第一端與第二端分別接收位b[1]與時(shí)序信號(hào)CLK81,且其輸出控制信號(hào)C1至開(kāi)關(guān)SWA(1;1)~SWA(1;4)的控制端。至于切換電路420與解碼單元403的電連接關(guān)系,以及參考電壓V1~V8輸出的時(shí)序與所通過(guò)的輸出端VR1~VR4,則與圖5相同,在此就不加敘述。
繼續(xù)參考圖8,本實(shí)施例在改變控制電路410的同時(shí),只要維持如同圖5般的,讓控制電路410可以在第1階段T1,輸出高準(zhǔn)位(邏輯1)的控制信號(hào)C1至切換單元420,并在第2階段T2中,致使控制電路410輸出的控制信號(hào)C1等同于位b[1],就可以維持如同圖4實(shí)施例所述的工作原理。因此,本實(shí)施例利用時(shí)序信號(hào)CLK81,在第1階段T1維持在高準(zhǔn)位(邏輯1)的情況下,讓控制電路410輸出高準(zhǔn)位(邏輯1)的控制信號(hào)C1至切換單元420。并在第2階段T2中,將時(shí)序信號(hào)CLK81維持在低準(zhǔn)位(邏輯0),使反門(mén)801所輸出的控制信號(hào)C1等同于位b[1]。如此一來(lái),本實(shí)施例就可讓模擬信號(hào)達(dá)到如同圖6A與圖6B所示的分段輸出。
圖8實(shí)施例也可如同圖5實(shí)施例一般,讓模擬信號(hào)的分段充/放電達(dá)到更有效的時(shí)間利用。參考圖9,此時(shí)所接收的3位數(shù)字信號(hào)依次為000-111-000的情況下,在此采用如同圖7的作法,利用縮小第2階段T2所占的時(shí)間比例,來(lái)使時(shí)序信號(hào)CLK81的工作周期達(dá)到更有效地利用。
以下再舉3位數(shù)字模擬轉(zhuǎn)換器的另一實(shí)施例。參考圖10,本實(shí)施例是相對(duì)應(yīng)于圖4中N=2與M=1的情況,也就是在控制單元402接收數(shù)字信號(hào)的其中2位b[2]與b[1],而解碼單元403接收數(shù)字信號(hào)的其中1位b[3]與位/b[3]的狀況下,切換電路420包括2個(gè)切換單元UA1與UA2,而切換單元UA1與UA2又各自包括開(kāi)關(guān)SWA(1;1)與SWA(1;2)、以及開(kāi)關(guān)SWA(2;1)與SWA(2;2)。解碼單元403由開(kāi)關(guān)單元UB1所構(gòu)成,且開(kāi)關(guān)單元UB1又包括開(kāi)關(guān)SWB(1;1)與SWB(1;2)。至于控制電路410、切換電路420內(nèi)的開(kāi)關(guān)SWA(1;1)、SWA(1;2)、SWA(2;1)、SWA(2;2)、以及解碼單元403內(nèi)的開(kāi)關(guān)SWB(1;1)與SWB(1;2)之連接關(guān)系,如同圖4所推衍出的關(guān)系式,在此就不多做敘述。
圖10實(shí)施例依據(jù)控制單元402所接收的位數(shù)N=2,將模擬信號(hào)分成22個(gè)階段作輸出。模擬信號(hào)在4階段T1~T4的輸出時(shí)序中,又依控制電路410設(shè)計(jì)上的不同,而呈現(xiàn)多變的分段輸出。其中一種分段輸出的時(shí)序,如圖11A與圖11B所示,模擬信號(hào)在4階段T1~T4的輸出過(guò)程中,若預(yù)定輸出準(zhǔn)位為參考電壓V3的話,模擬信號(hào)可以先于第1階段T1充電至參考電壓V1,并于第2階段T2維持在參考電壓V1,之后于第3階段T3充電至參考電壓V3,并于第4階段T4維持在所預(yù)定輸出準(zhǔn)位-參考電壓V3。此外,依照?qǐng)D11A與圖11B,模擬信號(hào)輸出至參考電壓V3的過(guò)程也可為,于第1階段T1充電至參考電壓V1,再于第2階段T2充電至參考電壓V2,之后于第3階段T3充電至參考電壓V3,并于第4階段T4維持在所預(yù)定輸出準(zhǔn)位-參考電壓V3。另一種分段輸出的時(shí)序,則如圖12A與圖1 2B所示,模擬信號(hào)是采取充電至所預(yù)定輸出準(zhǔn)位后,才會(huì)采取在某一階段維持在上一階段電壓準(zhǔn)位的作法。舉例而言,模擬信號(hào)若預(yù)定輸出準(zhǔn)位為參考電壓V3的話,必須先于第1至第3階段逐次充電至參考電壓V3,之后才會(huì)于第4階段T4將模擬信號(hào)維持在參考電壓V3。因此對(duì)照?qǐng)D11A與圖11B來(lái)看,圖12A與圖12B所示的分段輸出方式,也包括在圖11A與圖11B的方法中。
依照?qǐng)D11A與圖11B所示的分段輸出方式,在此舉一符合圖10實(shí)施例中的控制電路410。如圖13所示,控制電路410包括與非門(mén)(NAND)1305~1307、以及異或(XOR)門(mén)1308與1309。與非門(mén)1305的第一端接收時(shí)序信號(hào)CLK101的反向信號(hào)/CLK101,且其第二端接收時(shí)序信號(hào)CLK102的反向信號(hào)/CLK102。異或門(mén)1308的第一端接收時(shí)序信號(hào)CLK102的反向信號(hào)/CLK102,且其第二端接收位b[2]的反向信號(hào)/b[2]。異或門(mén)1309的第一端接收時(shí)序信號(hào)CLK102的反向信號(hào)/CLK102,且其第二端接收位b[1]的反向信號(hào)/b[1]。與非門(mén)1306的第一端與第二端分別電連接至與非門(mén)1305與異或門(mén)1308的輸出端。且與非門(mén)1307的第一端與第二端分別電連接至與非門(mén)1305與異或門(mén)1309的輸出端。
參考電壓?jiǎn)卧?01所輸出的參考電壓V1~V8,依系統(tǒng)構(gòu)架分成,每4個(gè)參考電壓為一組地由同一輸出端提供(比如V1~V4由輸出端VR0提供)。且參考電壓V1~V8依據(jù)時(shí)鐘信號(hào)CLK101與CLK102,分別于第1階段T1送出參考電壓V1與V5,于第2階段T2送出參考電壓V2與V6…等,如圖10所示的以此類(lèi)推。之后,用以接收參考電壓V1~V8的控制單元402,于第1階段T1,利用時(shí)序信號(hào)CLK101與CLK102都為低準(zhǔn)位(邏輯0)之情況下,與非門(mén)1305輸出低準(zhǔn)位(邏輯0),致使與非門(mén)1306與1307輸出都為高準(zhǔn)位(邏輯1)的控制信號(hào)C1與C2,導(dǎo)通控制單元420內(nèi)的開(kāi)關(guān)SWA(1;1)、SWA(1;2)、SWA(2;1)、SWA(2;2),使參考電壓V1與V5分別傳送至控制單元402的2個(gè)輸出端。解碼單元403再依據(jù)位b[3]與/b[3],使模擬信號(hào)充電至參考電壓V1與V5中的一個(gè)。
接著于第2階段T2中,時(shí)序信號(hào)CLK101與CLK102分別為高準(zhǔn)位(邏輯1)與低準(zhǔn)位(邏輯0)之情況下,與非門(mén)1305輸出高準(zhǔn)位(邏輯1),致使與非門(mén)1306與1307所輸出的控制信號(hào)C2與C1,分別與異或門(mén)1308與1309的輸出反相。且此時(shí)異或門(mén)1308與1309分別輸出位b[2]與位/b[1]的情況下,因此控制信號(hào)C2與C1相對(duì)的為/b[2]與b[1]。以相同的推導(dǎo),可以得知于第3階段T3中,控制信號(hào)C2與C1分別為b[2]與/b[1],且于第4階段T4中,控制信號(hào)C2與C1分別為b[2]與b[1]。如此一來(lái),于第2階段T2至第4階段T4中,切換電路420就可依據(jù)位b[2]與b[1]對(duì)切換電路420的控制,達(dá)到如同圖11A與圖11B所示的分段輸出方式。舉例而言,若模擬信號(hào)預(yù)定輸出準(zhǔn)位為參考電壓V3的話,也就是在位b[2]與b[1]分別為高準(zhǔn)位(邏輯1)與低準(zhǔn)位(邏輯0)的狀態(tài)下。切換電路420會(huì)于第2階段T2中,產(chǎn)生都為低準(zhǔn)位(邏輯0)的兩控制信號(hào)C2與C1,使開(kāi)關(guān)SWA(1;1)、SWA(1;2)、開(kāi)關(guān)SWA(2;1)與SWA(2;2)在不導(dǎo)通的狀態(tài)下,讓模擬信號(hào)維持在第1階段T1所輸出的電壓準(zhǔn)位(參考電壓V1)。當(dāng)于第3階段T3,此時(shí)控制信號(hào)C2與C1都為高準(zhǔn)位(邏輯1)的情況下,開(kāi)關(guān)SWA(1;1)、SWA(1;2)、開(kāi)關(guān)SWA(2;1)與SWA(2;2)分別各自導(dǎo)通,模擬信號(hào)充電至參考電壓V3。最后于第4階段T4中,控制信號(hào)C2導(dǎo)通開(kāi)關(guān)SWA(2;1)與SWA(2;2),而控制信號(hào)C1在不導(dǎo)通開(kāi)關(guān)SWA(1;1)與SWA(1;2)的狀態(tài)下,模擬信號(hào)維持在第3階段T3所輸出的電壓準(zhǔn)位(參考電壓V3)。
進(jìn)一步的考量,圖4實(shí)施例的輸出端也可如同圖14,一般地,在原先圖4實(shí)施例中,增加輸出切換單元1401的情況下,將本發(fā)明之精神與公知技術(shù)結(jié)合,使電路達(dá)到更有效的利用。其中輸出切換單元1401由a個(gè)開(kāi)關(guān)SW1~SWa所組成,且開(kāi)關(guān)SW1的第一端連接至信號(hào)輸出端Sout1,其第二端則連接至解碼單元403的輸出端。開(kāi)關(guān)SW2的第一端連接至信號(hào)輸出端Sout2,其第二端則連接至解碼單元403的輸出端。以此類(lèi)推,可得開(kāi)關(guān)SW1~SWa中的第b個(gè)開(kāi)關(guān)的第一端,連接至第b個(gè)信號(hào)輸出端Soutb,且第b個(gè)開(kāi)關(guān)的第二端連接至解碼單元403的輸出端,其中b為整數(shù)且1≤b≤a。于此,數(shù)字模擬轉(zhuǎn)換器通過(guò)輸出切換單元1401形成a個(gè)信號(hào)輸出端Sout1~Souta。且模擬信號(hào)隨著a個(gè)時(shí)序切換信號(hào)CLKSW1~CLKSWa對(duì)開(kāi)關(guān)SW1~SWa的控制,傳送至a個(gè)信號(hào)輸出端Sout1~Souta中的一個(gè)。
圖15為依據(jù)圖14實(shí)施例所舉的3位數(shù)字模擬轉(zhuǎn)換器。本實(shí)施例的控制單元402接收數(shù)字信號(hào)的其中1位b[1],而解碼單元403接收數(shù)字信號(hào)的其中2位b[2]與b[3]、以及位/b[2]與/b[3]的狀態(tài)下,與圖5實(shí)施例相似,因此本實(shí)施例在控制單元402與解碼單元403的電連接與工作原理上,將不多作敘述。圖15中的輸出切換單元1401由開(kāi)關(guān)SW1與SW2所構(gòu)成,開(kāi)關(guān)SW1與SW2的第一端分別電接至信號(hào)輸出端Sout1與Sout2,且開(kāi)關(guān)SW1與SW2的第二端都電接至解碼單元403的輸出端。
接續(xù)對(duì)照?qǐng)D16來(lái)看圖15實(shí)施例的工作原理。由上述可知圖15實(shí)施例的建構(gòu)方塊-控制單元402與解碼單元403,與圖5實(shí)施例的控制單元402與解碼單元403相似。因此,圖15實(shí)施例的解碼單元403會(huì)輸出與圖6A相似的模擬信號(hào)。但在配合輸出切換單元1401通過(guò)時(shí)序切換信號(hào)CLKSW1與CLKSW2對(duì)開(kāi)關(guān)SW1與SW2的控制下,解碼單元403隨著開(kāi)關(guān)SW1于第1階段T1至第2階段T2的導(dǎo)通(此時(shí)開(kāi)關(guān)SW2不導(dǎo)通),輸出與圖6A相似的模擬信號(hào)至信號(hào)輸出端Sout1,并在開(kāi)關(guān)SW2于第3階段T4至第4階段T4的導(dǎo)通下(此時(shí)開(kāi)關(guān)SW1不導(dǎo)通),輸出與圖6A相似的模擬信號(hào)至信號(hào)輸出端Sout2。因此,若將上述模擬信號(hào)于第1階段T1至第4階段T4的時(shí)序圖表示出來(lái),將如圖16所示。
另一方面,本發(fā)明另提出了一種數(shù)字模擬轉(zhuǎn)換方法。此轉(zhuǎn)換方法是在接收M+N位之?dāng)?shù)字信號(hào)下,設(shè)定2M+N個(gè)參考電壓Vq的準(zhǔn)位,其中N、M為大于0之整數(shù),Vq表示第q個(gè)參考電壓,1≤q≤2M+N。針對(duì)上述參考電壓Vq的準(zhǔn)位,在一輸出周期中提供2M個(gè)電壓VRk,且電壓VRk于輸出周期中的2N個(gè)期間的準(zhǔn)位,分別為參考電壓V((k-1)·2^N)+1~Vk2^N的準(zhǔn)位。接著,從上述2M個(gè)電壓VRk中選擇其一,并于擇定電壓VRk的準(zhǔn)位V((k-1)·2^N)+1~Vk·2^N中,選擇至少一準(zhǔn)位作為模擬信號(hào)。如此一來(lái),就可將所接收的M+N位的數(shù)字信號(hào)轉(zhuǎn)換為模擬信號(hào)。至于此方法其它細(xì)節(jié),已包含于之前所述的實(shí)施例,在此就不多加敘述。
綜上所述,本發(fā)明利用控制單元,在數(shù)字信號(hào)其中N位與N個(gè)時(shí)序信號(hào)的控制下,使多個(gè)參考電壓共用同一輸出端,進(jìn)而達(dá)到減少參考電壓線與解碼單元所占芯片面積的功效。且與傳統(tǒng)構(gòu)架相比較下,本發(fā)明若應(yīng)用于源極驅(qū)動(dòng)電路中,不僅達(dá)到減小芯片面積的功用,且切換路徑在無(wú)需增加任一個(gè)開(kāi)關(guān)下,就可達(dá)到模擬信號(hào)分段輸出的方式,使源極驅(qū)動(dòng)電路在同一時(shí)間,對(duì)每一輸出端都具有驅(qū)動(dòng)能力與足夠的充電時(shí)間。
雖然本發(fā)明已以較佳實(shí)施例披露如上,然其并非用以限定本發(fā)明,任何所屬技術(shù)領(lǐng)域的技術(shù)人員,在不脫離本發(fā)明之精神和范圍內(nèi),當(dāng)可作些許之改動(dòng)與改進(jìn),因此本發(fā)明之保護(hù)范圍當(dāng)視權(quán)利要求所界定者為準(zhǔn)。
權(quán)利要求
1.一種數(shù)字模擬轉(zhuǎn)換器,其特征是用以根據(jù)M+N位的數(shù)字信號(hào),將所接收的至多2M+N個(gè)參考電壓Vq中選擇其一,以輸出作為模擬信號(hào),其中Vq表示第q個(gè)參考電壓,1≤q≤2M+N,N、M為大于0的整數(shù),該數(shù)字模擬轉(zhuǎn)換器包括參考電壓?jiǎn)卧?M個(gè)輸出端VRk,其中VRk表示第k個(gè)輸出端,1≤k≤2M;控制單元,連接至該參考電壓?jiǎn)卧?M個(gè)輸出端VRk,用以根據(jù)該數(shù)字信號(hào)的其中N位,而將每一上述輸出端VRk所輸出參考電壓中至少一參考電壓,分別傳輸至該控制單元的2M個(gè)輸出端;以及解碼單元,連接至該控制單元的2M個(gè)輸出端,用以依據(jù)該數(shù)字信號(hào)的其中M位,選擇將該控制單元2M個(gè)輸出端的信號(hào)中的一個(gè)輸出作為該模擬信號(hào)。
2.根據(jù)權(quán)利要求1所述的數(shù)字模擬轉(zhuǎn)換器,其特征是每一個(gè)上述這些輸出端VRk于一輸出周期中的2N個(gè)期間分別輸出參考電壓V((k-1)·2^N)+1~Vk·2^N,其中參考電壓V1≤V2≤...≤V2^(M+N)。
3.根據(jù)權(quán)利要求1所述的數(shù)字模擬轉(zhuǎn)換器,其特征是每一個(gè)上述這些輸出端VRk于一輸出周期中的2N個(gè)期間分別輸出參考電壓V((k-1)·2^N)+1~Vk·2^N,其中參考電壓V1≥V2≥...≥V2^(M+N)。
4.根據(jù)權(quán)利要求1所述的數(shù)字模擬轉(zhuǎn)換器,其特征是若b[x]表示該數(shù)字信號(hào)的第x位,1≤x≤(M+N),且b[1]為該數(shù)字信號(hào)的最小有效位,b[M+N]為該數(shù)字信號(hào)的最大有效位,則該控制單元接收該數(shù)字信號(hào)的b[1]~b[N],而該解碼單元接收該數(shù)字信號(hào)之b[N+1]~b[M+N]。
5.根據(jù)權(quán)利要求4所述的數(shù)字模擬轉(zhuǎn)換器,其特征是該控制單元包括控制電路,用以依據(jù)N個(gè)時(shí)序信號(hào)與位b[1]~b[N],輸出N個(gè)控制信號(hào)Ct,其中1≤t≤N;以及切換電路,包括N個(gè)切換單元,每一個(gè)上述這些切換單元各自包括2M個(gè)開(kāi)關(guān)SWA(s;k),其中SWA(s;k)表示第s個(gè)切換單元內(nèi)的第k個(gè)開(kāi)關(guān),該開(kāi)關(guān)SWA(s;k)的第二端連接至該開(kāi)關(guān)SWA(s+1;k)的第一端,而該開(kāi)關(guān)SWA(N;k)的第二端連接至該參考電壓?jiǎn)卧妮敵龆薞Rk,且該開(kāi)關(guān)SWA(t;k)的控制端接收該控制信號(hào)Ct,其中1≤s≤(N-1)。
6.根據(jù)權(quán)利要求5所述的數(shù)字模擬轉(zhuǎn)換器,其特征是位/b[i]與位b[i]的邏輯準(zhǔn)位反相,該解碼單元包括M個(gè)開(kāi)關(guān)單元,該第i個(gè)開(kāi)關(guān)單元包括2i個(gè)開(kāi)關(guān)SWB(i;r),其中SWB(i;r)表示第i個(gè)開(kāi)關(guān)單元內(nèi)的第r個(gè)開(kāi)關(guān),該開(kāi)關(guān)SWB(j;r)的第二端,連接至該開(kāi)關(guān)SWB(j+1;2r-1)與SWB(j+1;2r)的第一端,且該開(kāi)關(guān)SWB(M;r)的第二端連接至該切換電路,該開(kāi)關(guān)SWB(i;2g-1)的控制端各自接收位b[M+N+1-i],該開(kāi)關(guān)SWB(i;2g)的控制端則各自接收位/b[M+N+1-i],其中1≤i≤M,1≤j≤(M-1),且第i個(gè)開(kāi)關(guān)單元內(nèi)的r值范圍是1≤r≤2i,第i個(gè)開(kāi)關(guān)單元內(nèi)的g值范圍是1≤g≤2i-1。
7.根據(jù)權(quán)利要求5所述的數(shù)字模擬轉(zhuǎn)換器,其特征是當(dāng)N=1時(shí),該控制電路依據(jù)該時(shí)序信號(hào)與位b[1],輸出該控制信號(hào),該控制電路包括與非門(mén),其第一端接收位b[1]的反向信號(hào),其第二端接收該時(shí)序信號(hào),并輸出該控制信號(hào)。
8.根據(jù)權(quán)利要求5所述的數(shù)字模擬轉(zhuǎn)換器,其特征是當(dāng)N=1時(shí),該控制電路依據(jù)該時(shí)序信號(hào)與位b[1],輸出該控制信號(hào),該控制電路包括或門(mén),其第一端與第二端分別接收位b[1]與該時(shí)序信號(hào),并輸出該控制信號(hào)。
9.根據(jù)權(quán)利要求5所述的數(shù)字模擬轉(zhuǎn)換器,其特征是當(dāng)N=2時(shí),該控制電路依據(jù)第一至第二時(shí)序信號(hào)與位b[1]~b[2],輸出第一至第二控制信號(hào),該控制電路包括第一與非門(mén),其第一端接收該第一時(shí)序信號(hào)的反向信號(hào),其第二端接收該第二時(shí)序信號(hào)的反向信號(hào);第一異或門(mén),其第一端接收該第二時(shí)序信號(hào)的反向信號(hào),其第二端接收位b[2]的反向信號(hào);第二異或門(mén),其第一端接收該第一時(shí)序信號(hào)的反向信號(hào),其第二端接收位b[1]的反向信號(hào)第二與非門(mén),其第一端電連接至該第一與非門(mén)的輸出端,其第二端電連接至該第一異或門(mén)的輸出端,用以輸出該第二控制信號(hào);以及第三與非門(mén),其第一端電連接至該第一與非門(mén)的輸出端,其第二端電連接至該第二異或門(mén)的輸出端,用以輸出該第一控制信號(hào)。
10.根據(jù)權(quán)利要求1所述的數(shù)字模擬轉(zhuǎn)換器,其特征是依據(jù)a個(gè)時(shí)序切換信號(hào),將該模擬信號(hào)傳送至a個(gè)信號(hào)輸出端中的一個(gè),a為大于0的整數(shù),該數(shù)字模擬轉(zhuǎn)換器還包括輸出切換單元,由a個(gè)開(kāi)關(guān)所組成,其中第b個(gè)開(kāi)關(guān)的第一端連接至第b個(gè)信號(hào)輸出端,該第b個(gè)開(kāi)關(guān)的第二端則連接至該解碼單元的輸出端,該第b個(gè)開(kāi)關(guān)第一端與第二端的導(dǎo)通狀態(tài),由第b個(gè)時(shí)序切換信號(hào)所決定,其中b為整數(shù)且1≤b≤a。
11.一種數(shù)字模擬轉(zhuǎn)換方法,用以將數(shù)字信號(hào)轉(zhuǎn)換為模擬信號(hào),其特征是該轉(zhuǎn)換方法包括接收M+N位之?dāng)?shù)字信號(hào),其中N、M為大于0的整數(shù);設(shè)定2M+N個(gè)參考電壓Vq的準(zhǔn)位,其中Vq表示第q個(gè)參考電壓,1≤q≤2M+N;于一輸出周期中提供2M個(gè)電壓VRk,其中電壓VRk于該輸出周期中的2N個(gè)期間的準(zhǔn)位分別為V((k-1)·2^N)+1~Vk·2^N;自上述2M個(gè)電壓VRk中選擇其一;以及于擇定的電壓VRk的準(zhǔn)位V((k-1)·2^N)+1~Vk·2^N中選擇至少一準(zhǔn)位作為該模擬信號(hào)。
12.根據(jù)權(quán)利要求11所述的數(shù)字模擬轉(zhuǎn)換方法,其特征是參考電壓V1≤V2≤...≤V2^(M+N)。
13.根據(jù)權(quán)利要求11所述的數(shù)字模擬轉(zhuǎn)換方法,其特征是參考電壓V1≥V2≥...≥V2^(M+N)。
14.根據(jù)權(quán)利要求11所述的數(shù)字模擬轉(zhuǎn)換方法,其特征是該數(shù)字信號(hào)的第x位為b[x],b[1]~b[N]為一組較小有效位,b[N+1]~b[M+N]為一組較大有效位,且b[1]為最小有效位,b[M+N]為最大有效位,x為整數(shù)且1≤x≤(M+N)。
全文摘要
一種數(shù)字模擬轉(zhuǎn)換器與方法。在此轉(zhuǎn)換器接收M+N位的數(shù)字信號(hào)下,參考電壓?jiǎn)卧鶕?jù)至少N個(gè)時(shí)序信號(hào),依次通過(guò)文檔編號(hào)G02F1/133GK101072033SQ20061007833
公開(kāi)日2007年11月14日 申請(qǐng)日期2006年5月11日 優(yōu)先權(quán)日2006年5月11日
發(fā)明者劉上逸 申請(qǐng)人:聯(lián)詠科技股份有限公司