一種移位寄存器單元、柵極驅(qū)動電路及顯示面板的制作方法
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及顯示技術(shù)領(lǐng)域,特別涉及一種移位寄存器單元、柵極驅(qū)動電路及顯示面板。
【背景技術(shù)】
[0002]隨著顯示技術(shù)的飛速發(fā)展,顯示面板越來越向著高集成度和低成本的方向發(fā)展。其中,陣列基板行驅(qū)動(Gate Driver on Array,GOA)技術(shù)將薄膜晶體管(Thin FilmTransisto^TFT)柵極開關(guān)電路集成在顯示面板的陣列基板上以形成對顯示面板的掃描驅(qū)動,從而可以省去柵極集成電路(Integrated Circuit,IC)的綁定(Bonding)區(qū)域以及扇出(Fan-out)區(qū)域的布線空間,不僅可以在材料成本和制備工藝兩方面降低產(chǎn)品成本,而且可以使顯示面板做到兩邊對稱和窄邊框的美觀設(shè)計;并且,這種集成工藝還可以省去柵極掃描線方向的Bonding工藝,從而提高了產(chǎn)能和良率。
[0003]—般的柵極驅(qū)動電路均是由多個級聯(lián)的移位寄存器組成,各級移位寄存器的驅(qū)動信號輸出端分別對應(yīng)連接一條柵線,通過各級移位寄存器實(shí)現(xiàn)依次向顯示面板上的各行柵線輸入掃描信號。由于每行的柵線均對應(yīng)連接一個移位寄存器,使得柵極驅(qū)動電路的結(jié)構(gòu)設(shè)計復(fù)雜,并且所占顯示面板的空間較大,不利于超窄邊框設(shè)計。
【實(shí)用新型內(nèi)容】
[0004]本實(shí)用新型實(shí)施例提供的一種移位寄存器單元、柵極驅(qū)動電路及顯示面板,可以使柵極驅(qū)動電路中移位寄存器的數(shù)量減半,從而降低柵極驅(qū)動電路的占用空間,進(jìn)而實(shí)現(xiàn)超窄邊框設(shè)計。
[0005]因此,本實(shí)用新型實(shí)施例提供了一種移位寄存器單元,包括:輸入模塊、第一復(fù)位模塊、節(jié)點(diǎn)控制模塊、第一輸出模塊以及第二輸出模塊;其中,
[0006]所述輸入模塊的第一端與輸入信號端相連,第二端與第一節(jié)點(diǎn)相連;所述輸入模塊用于在所述輸入信號端的控制下將所述輸入信號端的信號提供給所述第一節(jié)點(diǎn);
[0007]所述第一復(fù)位模塊的第一端與復(fù)位信號端相連,第二端與所述第一節(jié)點(diǎn)相連,第三端與參考信號端相連;所述第一復(fù)位模塊用于在所述復(fù)位信號端的控制下將所述參考信號端的信號提供給所述第一節(jié)點(diǎn);
[0008]所述節(jié)點(diǎn)控制模塊的第一端與所述第一節(jié)點(diǎn)相連,第二端與第二節(jié)點(diǎn)相連;所述節(jié)點(diǎn)控制模塊用于控制所述第一節(jié)點(diǎn)的電位與所述第二節(jié)點(diǎn)的電位相反;
[0009]所述第一輸出模塊的第一端與第一時鐘信號端相連,第二端與所述參考信號端相連,第三端與所述第一節(jié)點(diǎn)相連,第四端與所述第二節(jié)點(diǎn)相連,第五端與第一信號輸出端相連;所述第一輸出模塊用于在所述第一節(jié)點(diǎn)的控制下將所述第一時鐘信號端的第一時鐘信號提供給所述第一信號輸出端,在所述第二節(jié)點(diǎn)的控制下將所述參考信號端的信號提供給所述第一信號輸出端;
[0010]所述第二輸出模塊的第一端與第二時鐘信號端相連,第二端與所述參考信號端相連,第三端與所述第一節(jié)點(diǎn)相連,第四端與所述第二節(jié)點(diǎn)相連,第五端與第二信號輸出端相連;所述第二輸出模塊用于在所述第一節(jié)點(diǎn)的控制下將所述第二時鐘信號端的第二時鐘信號提供給所述第二信號輸出端,在所述第二節(jié)點(diǎn)的控制下將所述參考信號端的信號提供給所述第二信號輸出端,以及在所述第一節(jié)點(diǎn)處于浮接狀態(tài)時,保持所述第一節(jié)點(diǎn)與所述第二信號輸出端之間的電壓差穩(wěn)定;其中所述第一時鐘信號與所述第二時鐘信號的相位差為90。。
[0011]在一種可能的實(shí)施方式中,在本實(shí)用新型實(shí)施例提供的上述移位寄存器單元中,所述節(jié)點(diǎn)控制模塊包括:第一節(jié)點(diǎn)控制模塊和第二節(jié)點(diǎn)控制模塊;其中,
[0012]所述第一節(jié)點(diǎn)控制模塊的第一端與所述參考信號端相連,第二端與所述第一節(jié)點(diǎn)相連,第三端與所述第二節(jié)點(diǎn)相連;所述第一節(jié)點(diǎn)控制模塊用于在所述第二節(jié)點(diǎn)的控制下將所述參考信號端的信號提供給所述第一節(jié)點(diǎn);
[0013]所述第二節(jié)點(diǎn)控制模塊的第一端與第三時鐘信號端相連,第二端與所述參考信號端相連,第三端與所述第一節(jié)點(diǎn)相連,第四端與所述第二節(jié)點(diǎn)相連;所述第二節(jié)點(diǎn)控制模塊用于僅在所述第三時鐘信號端的控制下將所述第三時鐘信號端的第三時鐘信號提供給所述第二節(jié)點(diǎn),在所述第三時鐘信號端和所述第一節(jié)點(diǎn)的同時控制下使所述第三時鐘信號端與所述第二節(jié)點(diǎn)之間斷路,以及在所述第一節(jié)點(diǎn)的控制下將所述參考信號端的信號提供給所述第二節(jié)點(diǎn)。
[0014]在一種可能的實(shí)施方式中,在本實(shí)用新型實(shí)施例提供的上述移位寄存器單元中,所述輸入模塊具體包括:第一開關(guān)晶體管;其中,
[0015]所述第一開關(guān)晶體管的源極和柵極均與所述輸入信號端相連,漏極與所述第一節(jié)點(diǎn)相連。
[0016]在一種可能的實(shí)施方式中,在本實(shí)用新型實(shí)施例提供的上述移位寄存器單元中,所述第一復(fù)位模塊具體包括:第二開關(guān)晶體管;其中,
[0017]所述第二開關(guān)晶體管的源極與所述參考信號端相連,柵極與所述復(fù)位信號端相連,漏極與所述第一節(jié)點(diǎn)相連。
[0018]在一種可能的實(shí)施方式中,在本實(shí)用新型實(shí)施例提供的上述移位寄存器單元中,所述第一輸出模塊具體包括:第三開關(guān)晶體管和第四開關(guān)晶體管;其中,
[0019]所述第三開關(guān)晶體管的源極與所述第一時鐘信號端相連,柵極與所述第一節(jié)點(diǎn)相連,漏極與所述第一信號輸出端相連;
[0020]所述第四開關(guān)晶體管的源極與所述參考信號端相連,柵極與所述第二節(jié)點(diǎn)相連,漏極與所述第一信號輸出端相連。
[0021]在一種可能的實(shí)施方式中,在本實(shí)用新型實(shí)施例提供的上述移位寄存器單元中,所述第二輸出模塊具體包括:第五開關(guān)晶體管、第六開關(guān)晶體管和電容;其中,
[0022]所述第五開關(guān)晶體管的源極與所述第二時鐘信號端相連,柵極與所述第一節(jié)點(diǎn)相連,漏極與所述第二信號輸出端相連;
[0023]所述第六開關(guān)晶體管的源極與所述參考信號端相連,柵極與所述第二節(jié)點(diǎn)相連,漏極與所述第二信號輸出端相連;
[0024]所述電容連接于所述第一節(jié)點(diǎn)與所述第二信號輸出端之間。
[0025]在一種可能的實(shí)施方式中,在本實(shí)用新型實(shí)施例提供的上述移位寄存器單元中,所述第一節(jié)點(diǎn)控制模塊具體包括:第七開關(guān)晶體管;其中,
[0026]所述第七開關(guān)晶體管的源極與所述參考信號端相連,柵極與所述第二節(jié)點(diǎn)相連,漏極與所述第一節(jié)點(diǎn)相連。
[0027]在一種可能的實(shí)施方式中,在本實(shí)用新型實(shí)施例提供的上述移位寄存器單元中,所述第二節(jié)點(diǎn)控制模塊具體包括:第八開關(guān)晶體管、第九開關(guān)晶體管、第十開關(guān)晶體管和第十一開關(guān)晶體管;其中,
[0028]所述第八開關(guān)晶體管的源極和柵極均與所述第三時鐘信號端相連,漏極分別與所述第九開關(guān)晶體管的柵極以及所述第十開關(guān)晶體管的漏極相連;
[0029]所述第九開關(guān)晶體管的源極與所述第三時鐘信號端相連,漏極與所述第二節(jié)點(diǎn)相連;
[0030]所述第十開關(guān)晶體管的柵極與所述第一節(jié)點(diǎn)相連,源極與所述參考信號端相連;
[0031]所述第十一開關(guān)晶體管的源極與所述參考信號端相連,柵極與所述第一節(jié)點(diǎn)相連,漏極與所述第二節(jié)點(diǎn)相連。
[0032]在一種可能的實(shí)施方式中,在本實(shí)用新型實(shí)施例提供的上述移位寄存器單元中,還包括:第二復(fù)位模塊;其中,
[0033]所述第二復(fù)位模塊的第一端與所述參考信號端相連,第二端與所述復(fù)位信號端相連,第三端與所述第二信號輸出端相連;所述第二復(fù)位模塊用于在所述復(fù)位信號端的控制下將所述參考信號端的信號提供給所述第二信號輸出端。
[0034]在一種可能的實(shí)施方式中,在本實(shí)用新型實(shí)施例提供的上述移位寄存器單元中,所述第二復(fù)位模塊具體包括:第十二開關(guān)晶體管;其中,
[0035]所述第十二開關(guān)晶體管的源極與所述參考信號端相連,柵極與所述復(fù)位信號端相連,漏極與所述第二信號輸出端相連。
[0036]相應(yīng)地,本實(shí)用新型實(shí)施例還提供了一種柵極驅(qū)動電路,包括級聯(lián)的多個本實(shí)用新型實(shí)施例提供的上述任一種移位寄存器單元;其中,
[0037]第一級移位寄存器單元的輸入信號端與幀觸發(fā)信號端相連;
[0038]除第一級移位寄存器單元之外,其余各級移位寄存器單元的輸入信號端分別與上一級移位寄存器單元的第二信號輸出端相連;
[0039]除最后一級移位寄存器單元之外,其余各級移位寄存器單元的復(fù)位信號端分別與下一級移位寄存器單元的第二信號輸出端相連。
[0040]相應(yīng)地,本實(shí)用新型實(shí)施例還提供了一種顯示面板,包括2N條柵線,其中N為正整數(shù);還包括本實(shí)用新型實(shí)施例提供的上述柵極驅(qū)動電路;
[0041]所述柵極驅(qū)動電路中的第η級移位寄存器單元的第一信號輸出端與第2n_l條柵線連接,第二信號輸出端與第2n條柵線連接;其中η取I至N的整數(shù)。本實(shí)用新型實(shí)施例提供的移位寄存器單元、柵極驅(qū)動電路及顯示面板,包括:輸入模塊、復(fù)位模塊、節(jié)點(diǎn)控制模塊、第一輸出模塊以及第二輸出模塊;其中,輸入模塊在輸入信號端的控制下將輸入信號端的信號提供給第一節(jié)點(diǎn);復(fù)位模塊在復(fù)位信號端的控制下將參考信號端的信號提供給第二節(jié)點(diǎn);節(jié)點(diǎn)控制模塊控制第一節(jié)點(diǎn)的電位與第二節(jié)點(diǎn)的電位相反;第一輸出模塊在第一節(jié)點(diǎn)的控制下將第一時鐘信號端的第一時鐘信號提供給第一信號輸出端,在第二節(jié)點(diǎn)的控制下將參考信號端的信號提供給第一信號輸出端;第二輸出模塊在第一節(jié)點(diǎn)的控制下將第二時鐘信號端的第二時鐘信號提供給第二信號輸出端,在第二節(jié)點(diǎn)的控制下將參考信號端的信號提供給第二信號輸出端,以及在第一節(jié)點(diǎn)處于浮接狀態(tài)時,保持第一節(jié)點(diǎn)與第二信號輸出端之間的電壓差穩(wěn)定。在本實(shí)用新型實(shí)施例提供的上述移位寄存器單元中,通過上述五個模塊的相互配合,使每個移位寄存器單元可以輸出具有一定相位差的兩個掃描信號,以對應(yīng)顯示面板中的兩行柵線,而現(xiàn)有的移位寄存器僅能輸出一個掃描信號,因此與現(xiàn)有的移位寄存器相比,可以使柵極驅(qū)動電路中移位寄存器的數(shù)量減半,從而降低柵極驅(qū)動電路的占用空間,進(jìn)而實(shí)現(xiàn)超窄邊框設(shè)計。
【附圖說明】
[0042]圖1a為本實(shí)用新型實(shí)施例提供的移位寄存器單元的結(jié)構(gòu)示意圖之一;
[0043]圖1b為本實(shí)用新型實(shí)施例提供的移位寄存器單元的結(jié)構(gòu)示意圖之二;
[0044]圖2a為本實(shí)用新型實(shí)施例提供的移位寄存器單元的結(jié)構(gòu)示意圖之三;
[0045]圖2b為本實(shí)用新