技術(shù)編號(hào):40611585
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本申請(qǐng)涉及存儲(chǔ)器,尤其涉及一種基于電荷俘獲編程方法的原位存儲(chǔ)nvsram單元。背景技術(shù)、隨著人工智能和物聯(lián)網(wǎng)技術(shù)的迅猛發(fā)展,低功耗、高效能的可穿戴設(shè)備和邊緣計(jì)算設(shè)備的需求日益增長(zhǎng)。這些設(shè)備通常需要在長(zhǎng)時(shí)間待機(jī)狀態(tài)下保持低能耗,同時(shí)在需要時(shí)能夠快速響應(yīng)和處理數(shù)據(jù)。然而,現(xiàn)代深亞微米互補(bǔ)金屬氧化物半導(dǎo)體(cmos)工藝中由于漏電流的增加,導(dǎo)致了高休眠功耗的問(wèn)題,這嚴(yán)重制約了設(shè)備的續(xù)航能力和性能。、為了解決這一問(wèn)題,相關(guān)技術(shù)中的非易失性存儲(chǔ)器(如電阻式隨機(jī)存取存儲(chǔ)器rram和磁阻式隨機(jī)存取存儲(chǔ)器m...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
該類(lèi)技術(shù)無(wú)源代碼,用于學(xué)習(xí)原理,如您想要源代碼請(qǐng)勿下載。