專利名稱:異步傳輸模式交換機(jī)的復(fù)接設(shè)備的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及異步傳輸模式(以下簡(jiǎn)稱ATM)交換機(jī),具體地說(shuō),涉及ATM交換機(jī)的復(fù)接設(shè)備。
復(fù)接設(shè)備屬于ATM局域設(shè)備,它將多個(gè)低速的ATM接口匯集到一個(gè)高速的ATM中繼線接口,提供給ATM交換機(jī)中的交換網(wǎng)絡(luò)進(jìn)行交換接續(xù)。現(xiàn)有的復(fù)接設(shè)備只是采用了簡(jiǎn)單的復(fù)接/分接手段來(lái)實(shí)現(xiàn)信元的統(tǒng)計(jì)復(fù)接/分接。如
圖1a、圖1b所示申請(qǐng)?zhí)枮?,450,411的美國(guó)專利中提及的一種復(fù)接設(shè)備的結(jié)構(gòu),和圖2所示申請(qǐng)?zhí)枮?,323,399的美國(guó)專利中提供的另一種復(fù)接設(shè)備,以及圖3所示公告號(hào)為CN123495A的一項(xiàng)中國(guó)專利申請(qǐng)中提供的現(xiàn)有技術(shù)說(shuō)明等。對(duì)上述各專利申請(qǐng)中提及的復(fù)接設(shè)備的結(jié)構(gòu)加以提煉和簡(jiǎn)化并取消針對(duì)下屬業(yè)務(wù)的部分,我們可以得到如圖4所示的現(xiàn)有技術(shù)中一般信元多路復(fù)接設(shè)備的結(jié)構(gòu)框架,其中,信元復(fù)接單元401根據(jù)一定的復(fù)接策略對(duì)n路輸入路由的信元進(jìn)行輪詢,將信元統(tǒng)計(jì)復(fù)用(本實(shí)用新型所稱“復(fù)接”和“復(fù)用”具有同一意義)到多路復(fù)用總線402上。多路復(fù)用總線402將復(fù)用后的信元流存儲(chǔ)在緩存隊(duì)列403,404中。線路接口單元406從緩存隊(duì)列403中讀出信元,進(jìn)行接口方式轉(zhuǎn)換后送到ATM交換機(jī)中的交換網(wǎng)絡(luò)進(jìn)行路由選擇和交換接續(xù)。另一方面,由交換網(wǎng)絡(luò)送來(lái)的信元流經(jīng)線路接口單元406進(jìn)行接口方式轉(zhuǎn)換后存儲(chǔ)在緩存隊(duì)列405中。多路復(fù)用總線402從緩存隊(duì)列403,404中讀取信元流,送往信元分接單元407。信元分接單元407對(duì)信元進(jìn)行與信元復(fù)接單元401相反的總線寬度變換后,識(shí)別出信元頭中的目的地址并發(fā)送出信元數(shù)據(jù)。
現(xiàn)有技術(shù)復(fù)接設(shè)備存在著以下問(wèn)題;(1)為了保證信元的丟失率不超過(guò)規(guī)定值,這樣的復(fù)接結(jié)構(gòu)只能按照輸入業(yè)務(wù)的峰值速率進(jìn)行統(tǒng)計(jì)復(fù)用,因此在呼叫連接建立時(shí)分配帶寬也應(yīng)按峰值速率的值來(lái)分配。這對(duì)于恒定比特率業(yè)務(wù)和突發(fā)度不高的業(yè)務(wù)不會(huì)造成什么影響,但對(duì)于突發(fā)度很高的業(yè)務(wù)則會(huì)嚴(yán)重浪費(fèi)帶寬資源,降低了資源利用率。
(2)這樣的復(fù)接結(jié)構(gòu)無(wú)法將不同性能要求的業(yè)務(wù)分別對(duì)待,即無(wú)論實(shí)時(shí)性業(yè)務(wù)還是非實(shí)時(shí)性業(yè)務(wù)均一視同仁,不分高低優(yōu)先級(jí)一律提供相同的服務(wù)標(biāo)準(zhǔn),這樣不僅不合理,而且會(huì)增加網(wǎng)絡(luò)的負(fù)擔(dān),可能造成網(wǎng)絡(luò)擁塞。
對(duì)于上述問(wèn)題,ITU-T的I.371建議和ATM Forum中提供了一種處理方案,即在交換網(wǎng)絡(luò)側(cè)(即網(wǎng)絡(luò)-網(wǎng)絡(luò)側(cè))的用戶網(wǎng)絡(luò)接口(UNI)處設(shè)置使用網(wǎng)絡(luò)參數(shù)控制(NPC)來(lái)進(jìn)行流量控制。這種方案能夠在一定程度上緩解這個(gè)問(wèn)題,但是由于違約信元仍然需要占用用戶網(wǎng)絡(luò)接口之前的資源,所以既浪費(fèi)了資源,又增大了信元時(shí)延。
因此,本實(shí)用新型的目的,就是提供一種ATM交換機(jī)中的復(fù)接設(shè)備,能夠在信元復(fù)接時(shí)進(jìn)行流量控制和丟失優(yōu)先級(jí)控制,對(duì)違約信元作丟失標(biāo)記或作直接丟棄處理,從而合理地節(jié)約帶寬資源,減輕網(wǎng)絡(luò)負(fù)擔(dān)。
本實(shí)用新型的另一個(gè)目的,是提供一種ATM交換機(jī)的復(fù)接設(shè)備,能夠在信元復(fù)接時(shí)進(jìn)行時(shí)延優(yōu)先級(jí)控制,使不同時(shí)延優(yōu)先級(jí)的業(yè)務(wù)能夠得到不同的服務(wù)。
為此,本實(shí)用新型提供了一種異步傳輸模式(ATM)交換機(jī)的復(fù)接設(shè)備,該復(fù)接設(shè)備包括將多路輸入信元復(fù)接成一路信元到復(fù)用總線(512)的復(fù)接模塊(510);將所述復(fù)用總線(512)上的信元進(jìn)行接口轉(zhuǎn)換并送到交換網(wǎng)絡(luò)的線路接口模塊(540);和與所述復(fù)接模塊(510)相連的主控模塊(520);所述復(fù)接模塊(510)包括用于使用參數(shù)控制(UPC)和將多路輸入信元復(fù)接成一路信元到所示復(fù)用總線(512)的一級(jí)復(fù)接單元(511)。所述一級(jí)復(fù)接單元(511)包括用于使用參數(shù)控制(UPC)和將多路輸入信元復(fù)接成一路信元的復(fù)接芯片(515);與所述復(fù)接芯片相連的,用于存儲(chǔ)路由信息和優(yōu)先級(jí)信息的按內(nèi)容尋址存儲(chǔ)器(CAM存儲(chǔ)器)(513);與所述復(fù)接芯片(515)相連的,用于存儲(chǔ)UPC參數(shù)的存儲(chǔ)器(514)。
進(jìn)一步地,所述復(fù)接模塊還可包括用于存儲(chǔ)進(jìn)行網(wǎng)絡(luò)交換的信元的第一緩存隊(duì)列組(517A,517B);用于存儲(chǔ)進(jìn)行內(nèi)部交換的信元的第二緩存隊(duì)列組(517C,517D);按照一定的復(fù)接策略將所述第一緩存隊(duì)列組中的信元復(fù)接成一路信元流并送到所述線路接口模塊的二級(jí)復(fù)接單元(516)。
通過(guò)本實(shí)用新型所提供的技術(shù)方案,一方面能夠有效節(jié)約帶寬資源,另一方面能夠保證網(wǎng)絡(luò)不發(fā)生擁塞,同時(shí)還可以根據(jù)不同業(yè)務(wù)的業(yè)務(wù)特性提供不同的服務(wù),滿足不同用戶的服務(wù)質(zhì)量要求,具有相當(dāng)?shù)墓叫院秃侠硇浴?br>
以下結(jié)合附圖和實(shí)施例,進(jìn)一步說(shuō)明本實(shí)用新型的具體技術(shù)方案。
圖1~3為現(xiàn)有技術(shù)ATM復(fù)接設(shè)備三個(gè)實(shí)例的結(jié)構(gòu)示意圖;圖4為概括說(shuō)明現(xiàn)有技術(shù)ATM復(fù)接設(shè)備工作原理的結(jié)構(gòu)示意圖;圖5為本實(shí)用新型實(shí)施例中ATM復(fù)接設(shè)備的結(jié)構(gòu)框圖;圖6為圖5所示復(fù)接模塊的詳細(xì)電路圖。
圖5所示為本實(shí)用新型ATM交換機(jī)的復(fù)接設(shè)備一個(gè)實(shí)施例的結(jié)構(gòu),其硬件由一塊單板實(shí)現(xiàn)(以下簡(jiǎn)稱MUX板)。MUX板占用ATM交換網(wǎng)絡(luò)一個(gè)標(biāo)準(zhǔn)的155.52Mb/s交換端口,完成多個(gè)低速ATM業(yè)務(wù)流或非ATM業(yè)務(wù)流的統(tǒng)計(jì)復(fù)接/分接。MUX板的硬件可按功能分為四個(gè)模塊·主控模塊·復(fù)接模塊·分接模塊·線路接口模塊下面將逐一說(shuō)明這些功能模塊的具體實(shí)現(xiàn)方案。
1、主控模塊主控模塊520主要完成整個(gè)MUX板上各模塊的初始化配置。主控模塊由以下硬件構(gòu)成微處理器CPU521采用商用的、型號(hào)為i960RP的微處理器芯片來(lái)實(shí)現(xiàn),該芯片同時(shí)具有PCI橋和動(dòng)態(tài)存儲(chǔ)器(DRAM)控制器功能;動(dòng)態(tài)存儲(chǔ)器DRAM524由兩個(gè)商用的DRAM條組成;閃存存儲(chǔ)器FLASH523用于存放操作系統(tǒng)及應(yīng)用軟件代碼;串口525采用商用的、型號(hào)為16552D的串口;分段與重裝功能芯片SAR522由商用的、型號(hào)為BT8230的芯片來(lái)實(shí)現(xiàn)。它們的連接關(guān)系為CPU521與SAR522之間通過(guò)PCI總線526相連,CPU521與FLASH存儲(chǔ)器523、DRAM534、串口525之間通過(guò)局部總線相互連接。此外,CPU521還分別與復(fù)接模塊、分接模塊相連接,控制其進(jìn)行復(fù)接/分接操作。
2.復(fù)接模塊復(fù)接模塊主要完成低速信元流至高速交換端口的統(tǒng)計(jì)復(fù)用。由以下幾個(gè)功能模塊構(gòu)成(1)一級(jí)復(fù)接單元511硬件由一片復(fù)接芯片515、按內(nèi)容尋址存儲(chǔ)器(CAM)513及雙端口存儲(chǔ)器DPRAM514完成。其中,復(fù)接芯片515采用可編程邏輯芯片F(xiàn)PGA,本實(shí)施例中選用ALTERA公司的EPF10K30芯片(30,000門(mén)),主要完成一級(jí)信元流輪詢復(fù)接控制,并進(jìn)行使用參數(shù)控制UPC,實(shí)現(xiàn)流量控制和丟失優(yōu)先級(jí)控制,復(fù)接芯片515將多路輸入信元流復(fù)接成一路信元流,送到復(fù)用總線512上。按內(nèi)容尋址寄存器CAM513與復(fù)接芯片515相連,在CAM513中存儲(chǔ)著一張路由表,除記錄著每一個(gè)連接的路由信息外,還記載每個(gè)連接的時(shí)延優(yōu)先級(jí)標(biāo)識(shí)。本實(shí)施例所采用的路由表格式如下
表中各標(biāo)記的意義如下GFC一般流量控制VPI/VCI虛通道/虛通路標(biāo)識(shí)PT負(fù)荷類型CLP信元丟失優(yōu)先級(jí)Rev.保留ICI內(nèi)部連接標(biāo)識(shí)DLP丟失優(yōu)先級(jí)SP子端口號(hào)其中丟失優(yōu)先級(jí)標(biāo)記DLP取不同值即代表不同的優(yōu)先級(jí),例如DLP=11代表高時(shí)延優(yōu)先級(jí),DLP=00代表低時(shí)延優(yōu)先級(jí)。不難看出,本實(shí)施例最多可以有四個(gè)優(yōu)先級(jí)級(jí)別,DLP的取值與優(yōu)先級(jí)級(jí)別的組合則可以是多種多樣的。復(fù)接芯片515在復(fù)接過(guò)程中,從CAM513中查找路由信息和優(yōu)先級(jí)信息,來(lái)完成路由選擇,確定業(yè)務(wù)的時(shí)延優(yōu)先級(jí)。雙端口存儲(chǔ)器DPRAM514一端與復(fù)接芯片515相連,另一端與主控模塊520中的CPU521相連,DPRAM514中存貯著使用參數(shù)控制(UPC)所需的UPC參數(shù)表。
本實(shí)施例DPRAM514中存放的UPC參數(shù)表結(jié)構(gòu)為
TSP時(shí)間郵戳,為上一信元到達(dá)時(shí)刻;TSC、LST為漏桶狀態(tài)的偏移量參數(shù);BKC當(dāng)前漏桶狀態(tài);BKL突發(fā)長(zhǎng)度對(duì)應(yīng)的參數(shù);CAP平均速率對(duì)應(yīng)的參數(shù),即信元到達(dá)周期。
其中TSC、BKL、LST、CAP為預(yù)置參數(shù),在初始化時(shí)預(yù)置;TSP、BKC則為動(dòng)態(tài)參數(shù),在控制過(guò)程中不斷更新。
每一個(gè)業(yè)務(wù)流向UPC參數(shù)表提供的參數(shù)構(gòu)成一個(gè)流量合同,UPC采取一定的算法和措施,對(duì)業(yè)務(wù)流中的信元進(jìn)行監(jiān)視和控制,當(dāng)信元符合這些參數(shù)即所謂“遵守流量合同”時(shí),UPC使信元通過(guò)而接入交換網(wǎng)絡(luò);當(dāng)信元不符合這些參數(shù)即所謂“違約”時(shí),UPC可以選擇下列方案之一A、對(duì)違約信元進(jìn)行標(biāo)記,例如將該信元頭中的CLP位置為1;B、將違約信元直接丟棄;C、釋放違約信元所在的連接。
本實(shí)施例采用方案B,即當(dāng)UPC監(jiān)視到違約信元時(shí),將違約信元直接作丟棄處理。
UPC具體實(shí)現(xiàn)的方法和UPC參數(shù)表的結(jié)構(gòu)在ITU-U和ATMForum中已有描述,并提供了可供參考的漏桶算法和一般信元速率算法,本領(lǐng)域技術(shù)人員根據(jù)該算法不難實(shí)現(xiàn)UPC的功能,在此不詳述。
UPC的行為就象十字路口上的交通警察,具有丟棄能力的UPC對(duì)資源進(jìn)行管理以確保全部資源被完全分配時(shí)不發(fā)生擁塞。UPC在一級(jí)復(fù)接單元處進(jìn)行實(shí)施,因此它不允許那些可能造成擁塞的業(yè)務(wù)流進(jìn)入網(wǎng)絡(luò),避免對(duì)下面節(jié)點(diǎn)造成擁塞。
(2)先進(jìn)先出存儲(chǔ)器(FIFO)組本實(shí)施例中FIFO組由4個(gè)FIFO構(gòu)成,分為兩組,每組兩個(gè)。一組用于內(nèi)部交換,另一組用于網(wǎng)絡(luò)交換。每組中的兩個(gè)FIFO又分別對(duì)應(yīng)于高、低兩種時(shí)延優(yōu)先級(jí)的VCC隊(duì)列。圖5中4個(gè)FIFO分別為·FIFO_A(517A)用于高時(shí)延優(yōu)先級(jí)/網(wǎng)絡(luò)交換·FIFO_B(517B)用于低時(shí)延優(yōu)先級(jí)/網(wǎng)絡(luò)交換·FIFO_C(517C)用于高時(shí)延優(yōu)先級(jí)/內(nèi)部交換·FIFO_D(517D)用于低時(shí)延優(yōu)先級(jí)/內(nèi)部交換(3)二級(jí)復(fù)接單元516二級(jí)復(fù)接單元516在硬件上由一片EPLD邏輯芯片來(lái)實(shí)現(xiàn),本實(shí)施例選用ALTERA公司的EPM7128STC100芯片。二級(jí)復(fù)接單元516向用于網(wǎng)絡(luò)交換的FIFO組(即FIFO_A 517A,FIFO_B 517B)提供帶時(shí)延優(yōu)先級(jí)的復(fù)接控制接口,采用令牌環(huán)方式輪詢控制,按照一定的復(fù)接策略對(duì)用于網(wǎng)絡(luò)交換的FIFO組中的信元進(jìn)行復(fù)接,復(fù)接成一路信元送到線路接口模塊540。
復(fù)接模塊(510)的更進(jìn)一步的硬件組成和電路原理圖見(jiàn)圖6所示。圖中每一個(gè)器件都有許多引腳,各引腳的連接關(guān)系以兩種方式表示以連線直接相連;或者用引腳標(biāo)記表示,具有相同標(biāo)記的引腳表示相互連接。此外,標(biāo)記
的箭頭指向某器件時(shí)表示輸入信號(hào),箭頭背向某器件時(shí)表示輸出信號(hào),標(biāo)記
表示雙向輸入輸出信號(hào),信號(hào)流向在圖例中已詳細(xì)標(biāo)明。各器件的標(biāo)號(hào)與圖5所示的標(biāo)號(hào)是對(duì)應(yīng)的。圖6采用的是通用的電路畫(huà)圖,本領(lǐng)域一般技術(shù)人員很容易理解該圖表示的結(jié)構(gòu)并根據(jù)該圖再現(xiàn)本實(shí)施例的硬件組成。
本實(shí)施例中,復(fù)接模塊總的工作過(guò)程描述如下0~7路低速信元流通過(guò)標(biāo)準(zhǔn)的ATM統(tǒng)一測(cè)試和操作物理層接口(以下稱“UTOPIA接口”)到達(dá)復(fù)接芯片515,復(fù)接芯片515采用令牌環(huán)方式輪詢這8路UTOPIA接口,并接收UTOPIA送來(lái)的信元。復(fù)接芯片對(duì)每個(gè)連接都首先進(jìn)行使用參數(shù)控制(UPC)檢測(cè)該信元的同步信號(hào),檢測(cè)到之后鎖住其VPI/VCI值,根據(jù)VPI/VCI查CAM表。如前所述,在CAM表中存放著該連接的優(yōu)先級(jí)別和網(wǎng)絡(luò)/內(nèi)部交換標(biāo)識(shí),在本實(shí)施例中,DLP=11表示高優(yōu)先級(jí),DLP=00表示低優(yōu)先級(jí),SP=01表示內(nèi)部交換,SP=10表示網(wǎng)絡(luò)交換。此外,在CAM表中還存放著ICI值(ICI是DPRAM中信息的地址),根據(jù)ICI值來(lái)查找DPRAM中存放的UPC參數(shù)表,獲取各UPC參數(shù)后進(jìn)行計(jì)算,判斷該信元是否違約若是違約信元?jiǎng)t直接將它丟棄;若是未違約的信元?jiǎng)t讓它通過(guò)。
復(fù)接芯片進(jìn)行使用參數(shù)控制之后,將多路未違約的信元復(fù)接成一路,即復(fù)接到復(fù)用總線512上,然后根據(jù)時(shí)延優(yōu)先級(jí)DLP和子端口號(hào)SP送往相應(yīng)的FIFO。即DLP=00,SP=10存放到FIFO_A 517ADLP=11,SP=10存放到FIFO_B 517BDLP=00,SP=01存放到FIFO_C 517CDLP=11,SP=01存放到FIFO_D 517D二級(jí)復(fù)接單元516按照一定的復(fù)接策略對(duì)FIFO_A 517A,F(xiàn)IFO_B517B中的信元進(jìn)行復(fù)接,例如本實(shí)施例中采用4∶1的復(fù)接策略對(duì)高、低時(shí)延優(yōu)先級(jí)的FIFO進(jìn)行信元讀取,即先讀取4次FIFO_A中的信元,再讀取1次FIFO_B中的信元,如此循環(huán)。當(dāng)然,其它的復(fù)接策略也都可以為本實(shí)用新型所采用。通過(guò)二級(jí)復(fù)接單元516,將FIFOA 517A,FIFO_B 517B中的信元復(fù)接成一路信元流,送到線路接口模塊540。
3、分接模塊圖5中,分接模塊531主要完成三路信元流至各業(yè)務(wù)板及本板分段與重裝功能芯片SAR 522的分流控制。
三路參與分接的信元流分別為
·FIFO_C 517C來(lái)自MUX內(nèi)部交換VCC中的低時(shí)延優(yōu)先級(jí)信元·FIFO_D 517D來(lái)自MUX內(nèi)部交換VCC中的高時(shí)延優(yōu)先級(jí)信元·FIFO_E 517E來(lái)自交換網(wǎng)絡(luò)155.52MB/S端口或物理層的155.52mb/s的線路信元進(jìn)行分接時(shí)也采取令牌環(huán)的方式,按照某個(gè)預(yù)定的分接策略來(lái)為不同時(shí)延優(yōu)先級(jí)的業(yè)務(wù)流提供服務(wù),例如采用4∶1∶4的分接策略,即先讀取4次FIFO_C517C,然后讀取1次FIFO_D517D,再讀取4次FIFO_E 517E,如此循環(huán)。
分接時(shí)每從FIFO中讀取一次信元,即對(duì)信元頭的VPI/VCI值進(jìn)行切換,并形成標(biāo)準(zhǔn)UTOPIA接口,將信元送往業(yè)務(wù)板和SAR522。
4、線路接口模塊線路接口模塊540在硬件上由一片EPLD邏輯芯片實(shí)現(xiàn),本實(shí)施例選用ALTERA公司的EPM7128STC100芯片。該芯片作為交換網(wǎng)絡(luò)的輸入/輸出處理模塊,完成對(duì)信元頭的VPI/VCI切換及單連接的信元計(jì)數(shù)功能,對(duì)交換網(wǎng)絡(luò)的接口方式為標(biāo)準(zhǔn)UTOPIA接口。
以上介紹了本實(shí)用新型ATM交換機(jī)的復(fù)接器的一個(gè)實(shí)施例。通過(guò)上面實(shí)施例的描述,本領(lǐng)域的一般技術(shù)人員不難稍作變動(dòng),例如設(shè)置不同數(shù)量的FIFO組,選擇不同的復(fù)接策略和分接策略,選用具有相同或相似功能的其它芯片等,都可以實(shí)現(xiàn)本實(shí)用新型。因此,所附權(quán)利要求書(shū)欲包括這類顯而易見(jiàn)的變動(dòng)。
權(quán)利要求1.一種異步傳輸模式(ATM)交換機(jī)的復(fù)接設(shè)備,包括將多路輸入信元復(fù)接成一路信元到復(fù)用總線(512)的復(fù)接模塊(510);將所述復(fù)用總線(512)上的信元進(jìn)行接口轉(zhuǎn)換并送到交換網(wǎng)絡(luò)的線路接口模塊(540);和與所述復(fù)接模塊(510)相連的主控模塊(520);其特征是所述復(fù)接模塊(510)包括用于使用參數(shù)控制(UPC)和將多路輸入信元復(fù)接成一路信元到所述復(fù)用總線(512)的一級(jí)復(fù)接單元(511)。
2.如權(quán)利要求1所述的ATM交換機(jī)的復(fù)接設(shè)備,其特征是所述一級(jí)復(fù)接單元(511)包括用于使用參數(shù)控制(UPC)和將多路輸入信元復(fù)接成一路信元的復(fù)接芯片(515);與所述復(fù)接芯片相連的,用于存儲(chǔ)路由信息和優(yōu)先級(jí)信息的按內(nèi)容尋址存儲(chǔ)器(CAM存儲(chǔ)器)(513);與所述復(fù)接芯片(515)相連的,用于存儲(chǔ)UPC參數(shù)的存儲(chǔ)器(514)。
3.如權(quán)利要求2所述的ATM交換機(jī)的復(fù)接設(shè)備,其特征是所述用于存儲(chǔ)UPC參數(shù)的存儲(chǔ)器為雙端口存儲(chǔ)器。
4.如權(quán)利要求3所述的ATM交換機(jī)的復(fù)接設(shè)備,其特征是所述優(yōu)先級(jí)信息包括時(shí)延優(yōu)先級(jí)信息和丟失優(yōu)先級(jí)信息。
5.如權(quán)利要求4所述的ATM交換機(jī)的復(fù)接設(shè)備,其特征是所述復(fù)接芯片(515)至少包括用于從所述雙端口存儲(chǔ)器(514)中查找、讀取UPC參數(shù)的讀取器;用于計(jì)算所述輸入信元業(yè)務(wù)參數(shù)的計(jì)算器;用于將上述計(jì)算結(jié)果與所述UPC參數(shù)進(jìn)行比較的比較器。
6.如權(quán)利要求5所述的ATM交換機(jī)的復(fù)接設(shè)備,其特征是所述一級(jí)復(fù)接單元根據(jù)所述比較器的比較結(jié)果對(duì)如下動(dòng)作進(jìn)行選擇-讓信元正常通過(guò)并復(fù)接到復(fù)用總線(512)上-執(zhí)行預(yù)置的違約動(dòng)作。
7.如權(quán)利要求6所述的ATM交換機(jī)的復(fù)接設(shè)備,其特征是所述預(yù)置的違約動(dòng)作可以是以下動(dòng)作之一-將違約信元直接丟棄-將違約信元置丟棄標(biāo)記后復(fù)接到復(fù)用總線上-釋放違約信元所在的連接。
8.如權(quán)利要求4所述的ATM交換機(jī)的復(fù)接設(shè)備,其特征是所述復(fù)接模塊還包括用于存儲(chǔ)進(jìn)行網(wǎng)絡(luò)交換的信元的第一緩存隊(duì)列組(517A,517B);用于存儲(chǔ)進(jìn)行內(nèi)部交換的信元的第二緩存隊(duì)列組(517C,517D);按照一定的復(fù)接策略將所述第一緩存隊(duì)列組中的信元復(fù)接成一路信元流并送到所述線路接口模塊的二級(jí)復(fù)接單元(516)。
9.如權(quán)利要求8所述的ATM交換機(jī)的復(fù)接設(shè)備,其特征是所述一級(jí)復(fù)接單元包括從所述按內(nèi)容尋址存儲(chǔ)器中查找、讀取所述輸入信元對(duì)應(yīng)的時(shí)延優(yōu)先級(jí)值(DLP值)的讀取器,和將所述DLP值加在所述輸入信元的信元頭中的轉(zhuǎn)換器。
10.如權(quán)利要求9所述的ATM交換機(jī)的復(fù)接設(shè)備,其特征是所述第一緩存隊(duì)列組或所述第二緩存隊(duì)列組是由兩個(gè)或兩個(gè)以上的、同一個(gè)緩存隊(duì)列中存儲(chǔ)著相同時(shí)延優(yōu)先級(jí)的信元、不同的緩存隊(duì)列存儲(chǔ)著不同時(shí)延優(yōu)先級(jí)的信元的緩存隊(duì)列組成。
11.如權(quán)利要求10所述的ATM交換機(jī)的復(fù)接設(shè)備,其特征是所述復(fù)接設(shè)備還包括一個(gè)分接模塊(530),所述分接模塊包括用于存儲(chǔ)從線路接口模塊(540)送來(lái)的信元流的第三緩存隊(duì)列組(532);按照一定的分接策略將存儲(chǔ)在第二緩存隊(duì)列組和第三緩存隊(duì)列組中的信元還原成多路信元的分接單元(531)。
專利摘要本實(shí)用新型提供了一種ATM交換機(jī)的復(fù)接設(shè)備,包括復(fù)接模塊(510),主控模塊(520)和線路接口模塊(540),其中復(fù)接模塊(540)至少包括一個(gè)將多路輸入信元流復(fù)接成一路信元流到復(fù)用總線(512)的、實(shí)現(xiàn)使用參數(shù)控制(UPC)的功能的一級(jí)復(fù)接單元(511)。本實(shí)用新型能夠節(jié)約帶寬資源,控制網(wǎng)絡(luò)擁塞,并充分體現(xiàn)ATM交換的公平性和合理性。
文檔編號(hào)H04L12/56GK2344919SQ9724589
公開(kāi)日1999年10月20日 申請(qǐng)日期1997年10月22日 優(yōu)先權(quán)日1997年10月22日
發(fā)明者蔡覺(jué)婷 申請(qǐng)人:深圳市華為技術(shù)有限公司