專(zhuān)利名稱(chēng):數(shù)據(jù)傳送電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及電話(huà),更確切地說(shuō)涉及一種最適于無(wú)繩電話(huà)或類(lèi)似設(shè)備的數(shù)據(jù)傳送電路。
在無(wú)繩電話(huà)中,諸如一旦當(dāng)手機(jī)請(qǐng)求在其與基站單元之間連接以便始發(fā)呼叫和當(dāng)該基站單元請(qǐng)求在其與手機(jī)之間連接以便端接呼叫時(shí),指示請(qǐng)求和各種參數(shù)的命令信號(hào)就在所述基站單元與手機(jī)之間傳送。
圖7示出了這樣一種命令信號(hào)CMND的格式的例子。信號(hào)CMND包括在頭部的16比特位同步信號(hào)BSYN,和其后的16比特幀同步信號(hào)FSYN。同步信號(hào)BSYN和FSYN已被分別規(guī)定了比特圖形。從手機(jī)發(fā)送到基站的幀同步信號(hào)FSYN其比特圖形不同于從基站發(fā)送到手機(jī)的幀同步信號(hào)FSYN。
命令信號(hào)CMND還包括在信號(hào)FSYN后面的25比特系統(tǒng)識(shí)別碼SYID,SYID的12比特差錯(cuò)校驗(yàn)碼ECC,和5字節(jié)控制碼CTRL。系統(tǒng)識(shí)別碼SYID用于將本地單元與遠(yuǎn)端單元區(qū)別開(kāi)。在控制碼CTRL中,第一字節(jié)表示用于手機(jī)和基站的控制,而第二至第五字節(jié)表示與第一字節(jié)相關(guān)的參數(shù)或數(shù)據(jù)。
當(dāng)手機(jī)或基站接收到命令信號(hào)CMND時(shí),對(duì)包含在該命令信號(hào)CMND中的識(shí)別碼SYID是否與存儲(chǔ)在本地單元中的識(shí)別碼相一致進(jìn)行檢查。僅當(dāng)它們一致時(shí),該命令信號(hào)CMND被確定為有效。否則,被確定為無(wú)效。為簡(jiǎn)潔起見(jiàn),在下面的描述中,從識(shí)別碼SYID到控制碼CTRL的數(shù)據(jù)范圍被稱(chēng)作用戶(hù)數(shù)據(jù)USRD。
例如,在圖8所示的一種數(shù)據(jù)傳送電路中可獲得上述的命令信號(hào)CMND。
這里提供有16比特存儲(chǔ)器11至13(具有串行輸入和串行輸出的移位寄存器)。位同步信號(hào)BSYN被按排在存儲(chǔ)器11中,用于基站的幀同步信號(hào)FSYN被按排在存儲(chǔ)器12中,而用于手機(jī)的幀同步信號(hào)FSYN被按排在存儲(chǔ)器13中。
還提供有一個(gè)具有串行輸入和并行輸出的16位移位寄存器14,具有并行輸入和串行輸出16位緩沖存儲(chǔ)器15,和一個(gè)用于數(shù)據(jù)傳送的具有串行輸入和串行輸出的16位移位寄存器16。
還提供有一個(gè)定時(shí)發(fā)生器19以及開(kāi)關(guān)電路17和18。來(lái)自定時(shí)發(fā)生器19的信號(hào)輸出被提供到開(kāi)關(guān)電路17和18作為控制信號(hào)。也在定時(shí)發(fā)生器中產(chǎn)生的移位時(shí)鐘SHFT被提供到存儲(chǔ)器11至13和移位寄存器16。
當(dāng)一微型計(jì)算機(jī)(未示出)發(fā)送一指示允許或方向、以形成命令信號(hào)CMND的信號(hào)給定時(shí)發(fā)生器19時(shí),開(kāi)關(guān)電路18在相應(yīng)于移位時(shí)鐘SHFT的最初16個(gè)時(shí)鐘周期T1期間連接到存儲(chǔ)器11。
因而,存儲(chǔ)在存儲(chǔ)器11中的位同步信號(hào)BSYN被取出并在最初16個(gè)時(shí)鐘周期T1期間經(jīng)開(kāi)關(guān)電路18被施加到移位寄存器16。
在第二個(gè)16個(gè)時(shí)鐘周期T2期間,如果所述傳送電路被提供給基站,則開(kāi)關(guān)電路18連接到存儲(chǔ)器12,而如果所述傳送電路被提供給手機(jī),則開(kāi)關(guān)電路18連接到存儲(chǔ)器13。
因而,存儲(chǔ)在存儲(chǔ)器12中的用于基站的幀同步信號(hào)FSYN或存儲(chǔ)在存儲(chǔ)器13中的用于手機(jī)的幀同步信號(hào)FSYN被取出并在第二個(gè)16個(gè)時(shí)鐘周期T2期間經(jīng)開(kāi)關(guān)電路18被傳送到移位寄存器16。同時(shí),在T1期間傳送的位同步信號(hào)BSYN以與移位時(shí)鐘SHFT同步地從移位寄存器16輸出到引線22。
在T2期間,用戶(hù)數(shù)據(jù)USRD的最初16個(gè)比特以串行方式從引線21被提供到移位寄存器14。輸入時(shí)鐘INCK也從定時(shí)發(fā)生器19提供給移位寄存器14,以將用戶(hù)數(shù)據(jù)USRD的最初16個(gè)比特裝入到移位寄存器14。
當(dāng)用戶(hù)數(shù)據(jù)USRD的最初16個(gè)比特在周期T2中已被裝入移位寄存器14時(shí),開(kāi)關(guān)電路17按如圖所示連接。鎖存脈沖CLAT經(jīng)開(kāi)關(guān)電路17從定時(shí)發(fā)生器19提供到存儲(chǔ)器15。被裝入到移位寄存器14中的用戶(hù)數(shù)據(jù)USRD的最初16個(gè)比特以并行方式鎖存在存儲(chǔ)器15中。
在第三個(gè)16個(gè)時(shí)鐘周期T3期間,開(kāi)關(guān)線路17連接到與圖中所連接的端子相對(duì)的端子上。移位時(shí)鐘SHFT經(jīng)開(kāi)關(guān)電路17提供到存儲(chǔ)器15。開(kāi)關(guān)電路18被連接到存儲(chǔ)器15。
因而,存儲(chǔ)器15中的數(shù)據(jù),即在周期T2中被裝入到存儲(chǔ)器15中的用戶(hù)數(shù)據(jù)USRD的最初16個(gè)比特在第三個(gè)16個(gè)時(shí)鐘周期T3期間經(jīng)開(kāi)關(guān)電路18被傳送到移位寄存器16。同時(shí),在T2期間傳送的幀同步信號(hào)FSYN以與移位時(shí)鐘SHFT同步地從移位寄存器16輸出到引線22。
在T3期間,用戶(hù)數(shù)據(jù)USRD的另外16個(gè)比特以串行方式從引線21被提供到移位寄存器14。輸入時(shí)鐘INCK也從定時(shí)發(fā)生器19提供給移位寄存器14,以將用戶(hù)數(shù)據(jù)USRD的這16個(gè)比特裝入到移位寄存器14中。
當(dāng)用戶(hù)數(shù)據(jù)USRD的這16個(gè)比特在周期T3中已被裝入存儲(chǔ)器14時(shí),鎖存脈沖CLAT經(jīng)開(kāi)關(guān)電路17被提供到存儲(chǔ)器15。被裝入到移位寄存器14中的用戶(hù)數(shù)據(jù)USRD的這16個(gè)比特以并行方式被傳送到存儲(chǔ)器15并被鎖存。
在第四個(gè)16個(gè)時(shí)鐘周期T4期間,移位時(shí)鐘SHFT經(jīng)開(kāi)關(guān)電路17提供到存儲(chǔ)器15。開(kāi)關(guān)電路18被連接到存儲(chǔ)器15。
因而,存儲(chǔ)器15中的數(shù)據(jù),即在周期T3中被裝入到存儲(chǔ)器15中的用戶(hù)數(shù)據(jù)USRD的16個(gè)比特在第四個(gè)16個(gè)時(shí)鐘周期T4期間經(jīng)開(kāi)關(guān)電路18被傳送到移位寄存器16。同時(shí),在T3期間傳送的用戶(hù)數(shù)據(jù)USRD的最初16個(gè)比特以與移位時(shí)鐘SHFT同步地從移位寄存器16輸出并從引線22取出。
如在T3和T4中執(zhí)行的相同操作在后面被重復(fù)。當(dāng)用戶(hù)數(shù)據(jù)USRD的所有比特被從引線22取出時(shí),一個(gè)命令信號(hào)CMND的輸出結(jié)束。
如上所述,命令信號(hào)CMND能以圖8所示的傳送電路輸出。
在上述的傳送電路中,同步信號(hào)BSYN和FSYN被傳送到存儲(chǔ)器11到13。雖然同步信號(hào)BSYN和FSYN是固定的數(shù)據(jù),但是每次命令信號(hào)CMND被發(fā)送,這些同步信號(hào)就必須被設(shè)定在存儲(chǔ)器11到13中。
本發(fā)明被用來(lái)解決上述的問(wèn)題。
因此,本發(fā)明的一個(gè)目的是提供一種不需要重復(fù)設(shè)定固定數(shù)據(jù)的數(shù)據(jù)傳送電路。
根據(jù)本發(fā)明,上述目的通過(guò)一數(shù)據(jù)傳送電路的措施實(shí)現(xiàn),該數(shù)據(jù)傳送電路包括一開(kāi)關(guān)電路,用于選擇并行輸入數(shù)據(jù)或并行固定數(shù)據(jù)和用于輸出被選擇的數(shù)據(jù);和一具有第一方式和第二方式的移位寄存器,所述第一方式用于以并行方式裝入由所述開(kāi)關(guān)電路選擇和輸出的數(shù)據(jù),而所述第二方式用于以串行方式輸出該被裝入的數(shù)據(jù)。
固定數(shù)據(jù)或輸入數(shù)據(jù)以并行方式經(jīng)所述開(kāi)關(guān)電路被裝入該移位寄存器,并在以后從該移位寄存器以串行方式取出。
根據(jù)本發(fā)明,由于同步發(fā)生器能被做得僅通過(guò)與各信號(hào)線連接構(gòu)成,而不使用觸發(fā)器或類(lèi)似裝置,所以不需要每發(fā)送一命令信號(hào)就設(shè)定同步信號(hào)。這樣減少了功率消耗以及所需電路的尺寸。
圖1是按照本發(fā)明的一實(shí)施例的框圖。
圖2是在本發(fā)明實(shí)施例中使用的信號(hào)的定時(shí)圖。
圖3是表示本發(fā)明實(shí)施例的一部分的電路圖。
圖4是表示與圖3所示部分連接的所述實(shí)施例的另一部分的電路圖。
圖5是表示與圖4所示部分連接的所述實(shí)施例的又一部分的電路圖。
圖6是表示與圖5所示部分連接的所述實(shí)施例的再一部分的電路圖。
圖7示出了一個(gè)信號(hào)格式。
圖8是根據(jù)一傳統(tǒng)電路的框圖。
圖1是按照本發(fā)明的一實(shí)施例的框圖。它示出了同步發(fā)生器31和32。同步發(fā)生器31產(chǎn)生一16比特位同步信號(hào)BSYN,而同步發(fā)生器32產(chǎn)生一16比特幀同步信號(hào)FSYN。同步發(fā)生器32被如此構(gòu)造,即它根據(jù)端子44的電平,高電平(H)或低電平(L)產(chǎn)生用于基站或手機(jī)的幀同步信號(hào)FSYN。
同步發(fā)生器31和32以并行輸出所產(chǎn)生的同步信號(hào)BSYN和FSYN。同步信號(hào)BSYN和FSYN是通過(guò)將與BSYN和FSYN的每一位相應(yīng)的信號(hào)線連接到一高電平或低電平信號(hào)線來(lái)形成的(后面將詳細(xì)描述)。
提供有一個(gè)具有串行輸入和并行輸出的16位移位寄存器33和一個(gè)具有并行輸入和并行輸出的16位緩沖存儲(chǔ)器34。
還提供有一個(gè)具有并行輸入和串行輸出的16位移位寄存器36。該移位寄存器36用作緩沖存儲(chǔ)器和用于數(shù)據(jù)傳送的移位寄存器。當(dāng)移位啟動(dòng)信號(hào)MSHT為低時(shí),移位寄存器36以存儲(chǔ)器方式作為緩沖存儲(chǔ)器工作,而當(dāng)MSHT為高時(shí),移位寄存器36以寄存器方式作為移位寄存器工作,以便輸出該被緩沖的數(shù)據(jù)。該移位寄存器36可用16個(gè)D觸發(fā)器經(jīng)對(duì)它們的連接進(jìn)行轉(zhuǎn)換構(gòu)成(后面將詳細(xì)描述)。
還提供有一個(gè)定時(shí)發(fā)生器37。能夠使或控制一命令信號(hào)CMND形成的信號(hào)ENBL從微計(jì)算機(jī)(未示出)的引線43輸出到所述定時(shí)發(fā)生器37。根據(jù)該啟動(dòng)信號(hào)ENBL,發(fā)生器37產(chǎn)生各種類(lèi)型信號(hào)并將它們提供到各個(gè)電路。
通過(guò)這種結(jié)構(gòu),當(dāng)啟動(dòng)信號(hào)ENBL在圖2的A中所示的某一時(shí)刻從高變?yōu)榈蜁r(shí),該定時(shí)發(fā)生器37開(kāi)始產(chǎn)生如圖2的B中所示的移位時(shí)鐘SHFT,并將它們提供到移位寄存器36。
在定時(shí)發(fā)生器37中產(chǎn)生如圖2的C中所示的移位啟動(dòng)信號(hào)MSHT,它僅在與移位時(shí)鐘SHFT的16個(gè)時(shí)鐘相應(yīng)的周期T11中的第一個(gè)時(shí)鐘的周期期間為低。該信號(hào)被送到移位寄存器36,而在該信號(hào)為低時(shí),寄存器36保留在存儲(chǔ)器方式。
在定時(shí)發(fā)生器37中產(chǎn)生如圖2的D中所示的位啟動(dòng)信號(hào)MBIT,它僅在與移位時(shí)鐘SHFT的16個(gè)時(shí)鐘相應(yīng)的周期T11中的第一個(gè)時(shí)鐘的周期期間為高。該信號(hào)被送到開(kāi)關(guān)電路35,以將其連接到同步發(fā)生器31。
同步發(fā)生器31以并行方式經(jīng)開(kāi)關(guān)電路35將位同步信號(hào)BSYN施加到寄存器36,該位同步信號(hào)在移位時(shí)鐘SHFT的第一時(shí)鐘的上升沿被裝入該寄存器36。
在周期T11的其余期間,MSHT為高,寄存器36處于寄存器方式。移位時(shí)鐘SHFT被連續(xù)地施加到寄存器36。被裝入寄存器36的位同步信號(hào)BSYN以串行方式從該寄存器36一次一位地被輸出到引線42。
通過(guò)上述的操作,從同步發(fā)生器31輸出的位同步信號(hào)BSYN在與最初16個(gè)時(shí)鐘相應(yīng)的周期T11中在引線42獲得。
在與移位時(shí)鐘SHFT的第二16個(gè)時(shí)鐘相應(yīng)的周期T12中,MSHD僅在第一個(gè)時(shí)鐘的周期的期間為低,并且寄存器36在此期間處于存儲(chǔ)器方式。在定時(shí)發(fā)生器37中產(chǎn)生如圖2的E中所示的幀啟動(dòng)信號(hào)MFRM,它僅在周期T12中的第一個(gè)時(shí)鐘的周期期間為高。該信號(hào)被送到開(kāi)關(guān)電路35,以將其連接到同步發(fā)生器32。
同步發(fā)生器32以并行方式經(jīng)開(kāi)關(guān)電路35將幀同步信號(hào)FSYN施加到寄存器36,并且該幀同步信號(hào)FSYN地移位時(shí)鐘SHFT的第一時(shí)鐘的上升沿被裝入該寄存器36。
在周期T12的其余期間,MSHT為高,寄存器36處于寄存器方式。移位時(shí)鐘SHFT被連續(xù)地施加到寄存器36。被裝入寄存器36的幀同步信號(hào)FSYN以串行方式從該寄存器36一次一位地被輸出到引線42。
通過(guò)上述的操作,從同步發(fā)生器32輸出的幀同步信號(hào)FSYN在與第二16個(gè)時(shí)鐘相應(yīng)的周期T12中在引線42獲得。
在與第二16個(gè)時(shí)鐘相應(yīng)的周期T12的前半個(gè)周期中,如圖2的F所示的用戶(hù)數(shù)據(jù)USRD的第一個(gè)16比特以串行方式經(jīng)引線41從微計(jì)算機(jī)被提供到移位寄存器33。通過(guò)在定時(shí)發(fā)生器37中產(chǎn)生被施加到該移位寄存器33的輸入時(shí)鐘INCK,用戶(hù)數(shù)據(jù)USRD的第一個(gè)16比特被裝入寄存器33。
當(dāng)用戶(hù)數(shù)據(jù)USRD的第一個(gè)16比特中已被裝入移位寄存器33時(shí),鎖存脈沖CLAT從定時(shí)發(fā)生器37輸出到存儲(chǔ)器34。被裝入到移位寄存器33中的用戶(hù)數(shù)據(jù)USRD的第一個(gè)16比特以并行方式被傳送到存儲(chǔ)器34并被鎖存。
在與移位時(shí)鐘SHFT的第三16個(gè)時(shí)鐘相應(yīng)的周期T13期間,MSHD僅在第一個(gè)時(shí)鐘的周期的期間變?yōu)榈?,并且寄存?6進(jìn)入存儲(chǔ)器方式。在定時(shí)發(fā)生器37中產(chǎn)生如圖2的H中所示的數(shù)據(jù)啟動(dòng)信號(hào)MFRM,該信號(hào)僅在周期T13中的第一個(gè)時(shí)鐘的周期期間為高。該信號(hào)被送到開(kāi)關(guān)電路35,以將其連接到存儲(chǔ)器34。
鎖存在存儲(chǔ)器34中的用戶(hù)數(shù)據(jù)USRD的第一個(gè)16比特以并行方式經(jīng)開(kāi)關(guān)電路35在周期T12中被施加的寄存器36,并且各位在移位時(shí)鐘SHFT的第一時(shí)鐘的上升沿被裝入該寄存器36。
在周期T13的其余期間,MSHT為高,寄存器36處于寄存器方式。移位時(shí)鐘SHFT被連續(xù)地施加到寄存器36。被裝入寄存器36的用戶(hù)數(shù)據(jù)USRD的第一個(gè)16比特以串行方式從該寄存器36一次一位地被輸出到引線42。
通過(guò)上述的操作,用戶(hù)數(shù)據(jù)USRD的第一個(gè)16比特在與第三16個(gè)時(shí)鐘相應(yīng)的周期T13中在引線42獲得。
在與第三16個(gè)時(shí)鐘相應(yīng)的周期T13的前半個(gè)周期中,如圖2的F所示的用戶(hù)數(shù)據(jù)USRD的另外16比特以串行方式經(jīng)引線41從微計(jì)算機(jī)被提供到移位寄存器33。通過(guò)在定時(shí)發(fā)生器37中產(chǎn)生被施加到該移位寄存器33的輸入時(shí)鐘INCK,用戶(hù)數(shù)據(jù)USRD的這16比特被裝入寄存器33。
當(dāng)用戶(hù)數(shù)據(jù)USRD的這16比特中已被裝入移位寄存器33時(shí),鎖存脈沖CLAT從定時(shí)發(fā)生器37輸出到存儲(chǔ)器34。被裝入到移位寄存器33中的用戶(hù)數(shù)據(jù)USRD的這16比特以并行方式被傳送到存儲(chǔ)器34并被鎖存。
在周期T13中執(zhí)行的操作被重復(fù),直至所有用戶(hù)數(shù)據(jù)USRD從引線42取出。然后,命令信號(hào)CMND被終束。
如上所述,命令信號(hào)CMND在圖1所示的數(shù)據(jù)傳送電路中形成。同步發(fā)生器31和32通過(guò)被連接到一電源線或地線的同步信號(hào)BSYN和FSYN的信號(hào)線的每一位形成該同步信號(hào)BSYN和FSYN。
因此,同步發(fā)生器31和32能被做得僅通過(guò)與各信號(hào)線連接構(gòu)成,而不使用觸發(fā)器或類(lèi)似裝置。不需要每發(fā)送一命令信號(hào)就設(shè)定同步信號(hào)。這樣減少了功率消耗以及所需電路的尺寸。
此外,當(dāng)該數(shù)據(jù)傳送電路被用于基站和當(dāng)該電路用于手機(jī)時(shí),無(wú)需改變開(kāi)關(guān)電路35的控制。
圖3至6示出了上述傳送電路的一個(gè)例子。將該電路分開(kāi),并且由于紙的空間的關(guān)系刪去了該電路的一部分。圖3的右手側(cè)連接到圖4的左手側(cè),圖4的右手側(cè)連接到圖5的左手側(cè),和圖5的右手側(cè)連接到圖6的左手側(cè)。
開(kāi)關(guān)電路35包括16個(gè)開(kāi)關(guān)音附35A至35P。開(kāi)關(guān)部件35A至35P的每一個(gè)都包括4個(gè)與門(mén)Q1至Q4和一個(gè)或門(mén)Q5。移位寄存器36包括16個(gè)D觸□ 發(fā)器36A至36P。
與門(mén)Q1選擇位同步信號(hào)并將其施加到移位寄存器36。通過(guò)以一特定的圖形將一高信號(hào)線和一低信號(hào)線連接到與門(mén)Q1,構(gòu)成了產(chǎn)生1的同步發(fā)生器31。
與門(mén)Q2選擇位同步信號(hào)并將其施加到移位寄存器36。取決于該傳送電路是被連接到基站還是手機(jī),引線44和45被設(shè)定為高或低,以設(shè)定異或門(mén)Q1和Q12的電平為高或低。利用這些輸出的信號(hào)線,一高信號(hào)線和一低信號(hào)線以特定圖形被連接到與門(mén)Q2,構(gòu)成了產(chǎn)生0的同步發(fā)生器32。
與門(mén)Q3選擇用戶(hù)數(shù)據(jù)USRD并將其施加到移位寄存器36。與門(mén)Q4在存儲(chǔ)器方式和寄存器方式之間轉(zhuǎn)換移位寄存器36的工作方式,并作為該移位寄存器36的一部分。
移位寄存器33可以用16個(gè)D觸發(fā)器以級(jí)聯(lián)方式連接構(gòu)成。緩沖存儲(chǔ)器34能夠用分別提供的16個(gè)D觸發(fā)器構(gòu)成。
當(dāng)用戶(hù)數(shù)據(jù)USRD被以串行方式提供給移位寄存器33和輸入時(shí)鐘INCK被發(fā)送時(shí),用戶(hù)數(shù)據(jù)USRD被裝入移位寄存器33。當(dāng)鎖存脈沖CLAT被施加到緩沖存儲(chǔ)器34時(shí),在移位寄存器33中的16位用戶(hù)數(shù)據(jù)USRD以并行方式被裝入存儲(chǔ)器34。該存儲(chǔ)器34按16比特為單位以并行方式輸出用戶(hù)數(shù)據(jù)USRD。
通過(guò)在周期T12,T13,T14,等等的前半個(gè)周期中執(zhí)行這些操作,則準(zhǔn)備好了發(fā)送用戶(hù)數(shù)據(jù)USRD。
因?yàn)樵谥芷赥11的第一時(shí)鐘(移位時(shí)鐘SHFT的第一時(shí)鐘)的周期中MSHT為低,所以由于與門(mén)Q4,觸發(fā)器36A至36P彼此是獨(dú)立的(處于存儲(chǔ)器方式)。由于在該第一時(shí)鐘周期中MBIT為高,所以1以并行方式經(jīng)與門(mén)Q1被施加到觸發(fā)器36A至36P。時(shí)鐘SHFT也被施加到觸發(fā)器36A至36P。因而,1以并行方式被裝入觸發(fā)器36A至36P中。
在周期T11的其余期間,由于MSHT為高,觸發(fā)器36A至36P經(jīng)與門(mén)Q4被級(jí)聯(lián)連接構(gòu)成移位寄存器(處于寄存器方式)。當(dāng)移位時(shí)鐘SHFT被撒口時(shí),被裝入觸發(fā)器36A至36P的1以串行方式從觸發(fā)器36P中取出。
因?yàn)樵谥芷赥12的第一時(shí)鐘的周期中MsHT為低,所以由于與門(mén)Q4,觸發(fā)器36A至36P彼此是獨(dú)立的(處于存儲(chǔ)器方式)。由于在該第一時(shí)鐘周期中MFRM為高,所以0以并行方式經(jīng)與門(mén)Q2被施加到觸發(fā)器36A至36P。時(shí)鐘SHFT也被提供到觸發(fā)器36A至36P。因而,0以并行方式被裝入□ 觸發(fā)器36A至36P中。
在周期T12的其余期間,由于MSHT為高,觸發(fā)器36A至36P經(jīng)與門(mén)Q4被級(jí)聯(lián)連接構(gòu)成移位寄存器(處于寄存器方式)。當(dāng)移位時(shí)鐘SHFT被施加時(shí),被裝入觸發(fā)器36A至36P的0以串行方式從觸發(fā)器36P中取出。
因?yàn)樵谥芷赥13的第一時(shí)鐘的周期中MSHT為低,所以由于與門(mén)Q4,觸發(fā)器36A至36P彼此是獨(dú)立的(處于存儲(chǔ)器方式)。由于在該第一時(shí)鐘周期中MDAT為高,所以用戶(hù)數(shù)據(jù)的第一個(gè)16比特以并行方式經(jīng)與門(mén)Q3被施加到觸發(fā)器36A至36P。時(shí)鐘SHFT也被提供到觸發(fā)器36A至36P。因而,用戶(hù)數(shù)據(jù)的第一個(gè)16比特以并行方式被裝入觸發(fā)器36A至36P中。
在周期T13的其余期間,由于MSHT為高,觸發(fā)器36A至36P經(jīng)與門(mén)Q4被級(jí)聯(lián)連接構(gòu)成移位寄存器(處于寄存器方式)。當(dāng)移位時(shí)鐘SHFT被施加時(shí),被裝入觸發(fā)器36A至36P的用戶(hù)數(shù)據(jù)的第一個(gè)16比特以串行方式從觸發(fā)器36P中取出。
如在周期T13中執(zhí)行的相同操作在以后被重復(fù)。當(dāng)所有用戶(hù)數(shù)據(jù)USRD被取出時(shí),一個(gè)命令信號(hào)CMND的輸出被終束。
如上所述,當(dāng)該傳送電路被用作輸出命令信號(hào)CMND時(shí),通過(guò)被連接到一高電平信號(hào)線或一低電平信號(hào)線的這些信號(hào)線的每一位構(gòu)成了同步信號(hào)BSYN和FSYN,以使得同步發(fā)生器31和32能通過(guò)信號(hào)線的連接構(gòu)成,而無(wú)需使用觸發(fā)器等等。因此,不必每次發(fā)送命令信號(hào)CMND時(shí)對(duì)同步信號(hào)BSYN和FSYN進(jìn)行設(shè)定。這樣減少了功率消耗以及所需電路的尺寸。
權(quán)利要求
1.一種數(shù)據(jù)傳送電路,用于產(chǎn)生包含固定數(shù)據(jù)和輸入數(shù)據(jù)的信號(hào),所述電路包括一開(kāi)關(guān)電路,用于選擇并行輸入數(shù)據(jù)或并行固定數(shù)據(jù),所述并行固定數(shù)據(jù)通過(guò)每一位被連接到一高電平信號(hào)線或一低電平信號(hào)線而構(gòu)成和用于輸出被選擇的數(shù)據(jù);和一具有第一方式和第二方式的移位寄存器,所述第一方式用于以并行方式裝入由所述開(kāi)關(guān)電路選擇和輸出的數(shù)據(jù),而所述第二方式用于以串行方式輸出該被裝入的數(shù)據(jù)。
2.根據(jù)權(quán)利要求1的數(shù)據(jù)傳送電路,其特征在于所述移位寄存器具有與所述固定數(shù)據(jù)或輸入數(shù)據(jù)的比特一一對(duì)應(yīng)的觸發(fā)器,所述觸發(fā)器在所述第一方式被彼此分開(kāi),而在所述第二方式所述觸發(fā)器以級(jí)聯(lián)連接。
3.根據(jù)權(quán)利要求1的數(shù)據(jù)傳送電路,其特征在于進(jìn)一步包括另一個(gè)移位寄存器,它具有串行輸入和并行輸出的;和緩沖存儲(chǔ)器,用于以并行方式接收所述另一個(gè)移位寄存器的輸出,其中,輸入數(shù)據(jù)以串行方式被提供到所述另一個(gè)移位寄存器,所述并行輸入數(shù)據(jù)從所述緩沖存儲(chǔ)器被輸出。
全文摘要
一種數(shù)據(jù)傳送電路包括一個(gè)開(kāi)關(guān)電路和一個(gè)移位寄存器。該開(kāi)關(guān)電路選擇并行固定數(shù)據(jù)或并行輸入數(shù)據(jù),和輸出該所選擇數(shù)據(jù)。所述移位寄存器具有兩種方式。在第一種方式中,有該開(kāi)關(guān)電路選擇和輸出的數(shù)據(jù)以并行方式被裝入該移位寄存器。在第二種方式中,被裝入的數(shù)據(jù)從該移位寄存器以串方式被輸出。
文檔編號(hào)H04M1/725GK1134072SQ9610590
公開(kāi)日1996年10月23日 申請(qǐng)日期1996年2月18日 優(yōu)先權(quán)日1995年2月20日
發(fā)明者晴山信夫 申請(qǐng)人:索尼公司