本申請涉及通信,尤其涉及一種功率控制方法及裝置。
背景技術(shù):
1、下一代無線通信(next?radio,nr)中引入子帶全雙工(non-overlap?subbandfull?duplex,sbfd),以滿足上行業(yè)務(wù)的需求。具體的,sbfd支持在頻域上劃分不同的子帶?;驹诓煌淖訋峡梢酝瑫r進(jìn)行上下行通信,以實(shí)現(xiàn)基站側(cè)的全雙工。但是,對于終端設(shè)備而言,仍然為半雙工。也就是說,終端設(shè)備在一個時間點(diǎn)只能在相應(yīng)的子帶上進(jìn)行上行發(fā)送或者下行接收。其中,在時域上,支持基站在不同的子帶進(jìn)行上下行通信的符號可以稱之為sbfd符號,也即插入了上行子帶的符號,而在sbfd符號上終端設(shè)備的傳輸方向?yàn)樯闲谢蛳滦小?/p>
2、由于終端設(shè)備在sbfd符號上可能進(jìn)行上行發(fā)送,因此sbfd的引入會對雙連接(dual?connectivity,dc)通信產(chǎn)生影響。
技術(shù)實(shí)現(xiàn)思路
1、本申請公開了一種功率控制方法及裝置,在包含針對第二連接的傳輸配置為sbfd、靈活和/或上行的子時間單元的第一時間單元上實(shí)現(xiàn)對第一連接的發(fā)送功率的控制,有助于降低第一連接和第二連接同時進(jìn)行上行發(fā)送時之間的相互干擾,提高通信性能。
2、第一方面,本申請?zhí)峁┝艘环N通信方法,應(yīng)用于支持通過第一連接和第二連接通信的終端設(shè)備中,所述方法包括:通過第一連接,在第一時間單元發(fā)送第一信息,第一信息的發(fā)送功率小于或等于第一功率,第一時間單元包括至少一個子時間單元,其中,所述至少一個子時間單元針對第二連接的傳輸配置為上行、靈活和/或sbfd。
3、在該技術(shù)方案中,終端設(shè)備通過第一連接在第一時間單元進(jìn)行上行發(fā)送時,在第一時間單元中包括針對第二連接的傳輸配置為上行、靈活、和/或sbfd的子時間單元,這種情況下,將針對第一連接的發(fā)送功率限制為小于或等于第一功率,有助于降低第一連接和第二連接同時進(jìn)行上行發(fā)送時之間的相互干擾,提高通信性能。
4、在一種可能的實(shí)現(xiàn)方式中,第一功率為針對第一連接配置的最大發(fā)送功率。
5、在一種可能的實(shí)現(xiàn)方式中,所述至少一個子時間單元中針對第二連接的傳輸配置為sbfd的子時間單元不用于下行接收。
6、在一種可能的實(shí)現(xiàn)方式中,所述方法還包括:接收第一指示信息,第一指示信息指示第一時間單元中針對第二連接的傳輸配置為sbfd的子時間單元的傳輸方向。
7、在一種可能的實(shí)現(xiàn)方式中,所述方法還包括:接收第二指示信息,第二指示信息指示第一時間單元中子時間單元針對第二連接的傳輸配置。
8、在一種可能的實(shí)現(xiàn)方式中,若第一時間單元針對第二連接的傳輸配置為下行,則第一信息的發(fā)送功率小于或等于第二功率,第二功率為終端設(shè)備的最大總發(fā)送功率,第二功率大于第一功率。
9、在該技術(shù)方案中,在第一時間單元上終端設(shè)備不會在第二連接上進(jìn)行上行發(fā)送,因此當(dāng)終端設(shè)備通過第一連接在第一時間單元上進(jìn)行上行發(fā)送時的發(fā)送功率并非限制為小于或等于第一功率,而是限制為小于或等于第二功率,有助于提高終端設(shè)備的發(fā)送功率的利用率。
10、在一種可能的實(shí)現(xiàn)方式中,第一連接為終端設(shè)備與第一網(wǎng)絡(luò)設(shè)備之間的連接,第二連接為終端設(shè)備與第二網(wǎng)絡(luò)設(shè)備之間的連接。
11、第二方面,本申請?zhí)峁┝艘环N裝置,所述裝置包括用于實(shí)現(xiàn)第一方面所述的方法的單元。
12、第三方面,本申請?zhí)峁┝硪环N裝置,包括處理器;該處理器,用于執(zhí)行第一方面所述的方法。
13、在一種可選的實(shí)施方式中,該裝置還可以包括存儲器;該存儲器用于存儲計算機(jī)程序;處理器,具體用于從該存儲器中調(diào)用計算機(jī)程序,執(zhí)行第一方面所述的方法。
14、第四方面,本申請?zhí)峁┮环N芯片,該芯片用于執(zhí)行第一方面所述的方法。
15、第五方面,本申請?zhí)峁┮环N芯片模組,該芯片模組包括通信接口和芯片,其中:通信接口用于進(jìn)行芯片模組內(nèi)部通信,或者用于該芯片模組與外部設(shè)備進(jìn)行通信;該芯片用于執(zhí)行第一方面所述的方法。
16、第六方面,本申請?zhí)峁┮环N計算機(jī)可讀存儲介質(zhì),所述計算機(jī)可讀存儲介質(zhì)存儲有計算機(jī)程序,所述計算機(jī)程序包括程序指令,所述程序指令被計算機(jī)運(yùn)行時,執(zhí)行第一方面所述的方法。
17、第七方面,本申請?zhí)峁┮环N包括計算機(jī)程序或指令的計算機(jī)程序產(chǎn)品,當(dāng)計算機(jī)程序或指令在計算機(jī)上運(yùn)行時,使得計算機(jī)執(zhí)行如第一方面所述的方法。
1.一種功率控制方法,其特征在于,應(yīng)用于終端設(shè)備,所述終端設(shè)備支持通過第一連接和第二連接通信;
2.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述第一功率為針對所述第一連接配置的最大發(fā)送功率。
3.根據(jù)權(quán)利要求1或2所述的方法,其特征在于,所述至少一個子時間單元中針對所述第二連接的傳輸配置為sbfd的子時間單元不用于下行接收。
4.根據(jù)權(quán)利要求3所述的方法,其特征在于,所述方法還包括:
5.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述方法還包括:
6.根據(jù)權(quán)利要求1所述的方法,其特征在于,若所述第一時間單元針對所述第二連接的傳輸配置為下行,則所述第一信息的發(fā)送功率小于或等于第二功率,所述第二功率為所述終端設(shè)備的最大總發(fā)送功率,所述第二功率大于所述第一功率。
7.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述第一連接為所述終端設(shè)備與第一網(wǎng)絡(luò)設(shè)備之間的連接,所述第二連接為所述終端設(shè)備與第二網(wǎng)絡(luò)設(shè)備之間的連接。
8.一種裝置,其特征在于,包括用于實(shí)現(xiàn)權(quán)利要求1~7中任一項(xiàng)所述方法的單元。
9.一種裝置,其特征在于,包括處理器,所述處理器用于實(shí)現(xiàn)權(quán)利要求1~7中任一項(xiàng)所述方法。
10.一種芯片模組,其特征在于,所述芯片模組包括通信接口和芯片,其中:所述通信接口用于進(jìn)行芯片模組內(nèi)部通信,或者用于所述芯片模組與外部設(shè)備進(jìn)行通信;所述芯片用于執(zhí)行權(quán)利要求1~7中任一項(xiàng)所述方法。
11.一種計算機(jī)可讀存儲介質(zhì),其特征在于,所述計算機(jī)可讀存儲介質(zhì)存儲有計算機(jī)程序,所述計算機(jī)程序包括程序指令,所述程序指令被計算機(jī)運(yùn)行時,執(zhí)行如權(quán)利要求1~7中任一項(xiàng)所述的方法。