基于憶阻器的含x方的Chen型超混沌系統(tǒng)電路的制作方法
【專利摘要】本實用新型涉及一種基于憶阻器的含x方的Chen型超混沌系統(tǒng)電路,利用運算放大器U1、運算放大器U2、運算放大器U3和電阻、電容實現(xiàn)加法、反相和積分運算,利用乘法器U4、和乘法器U5實現(xiàn)系統(tǒng)中的乘法運算,利用運算放大器U6和乘法器U7及乘法器U8實現(xiàn)本實用新型中的憶阻器模型,運算放大器U1連接運算放大器U2、運算放大器U6和乘法器U4、乘法器U5、乘法器U8,運算放大器U2連接運算放大器U3和乘法器U4,運算放大器U3連接乘法器U5,運算放大器U6連接乘法器U7和乘法器U8,乘法器U7連接乘法器U8,本實用新型在含x方的Chen型混沌系統(tǒng)的基礎上,利用一個憶阻元件增加一維構成四維超混沌系統(tǒng),提出了憶阻器應用于超混沌系統(tǒng)的新方法。
【專利說明】基于憶阻器的含X方的Chen型超混沌系統(tǒng)電路
【技術領域】
[0001]本發(fā)明涉及一種混沌系統(tǒng)及電路實現(xiàn),特別涉及一種基于憶阻器的含X方的Chen型超混沌系統(tǒng)電路。
【背景技術】
[0002]當前,構造四維超混沌的方法主要是在三維混沌系統(tǒng)的基礎上,增加一維構成四維超混沌系統(tǒng),憶阻器作為2008年惠普實驗室新發(fā)現(xiàn)的物理元件,可以代替蔡氏電路中的蔡氏二極管構成四維混沌系統(tǒng),在蔡氏電路中要構成超混沌則需要2個憶阻元件,因此需要五維或五維以上的系統(tǒng),在具有憶阻元件的四維系統(tǒng)中實現(xiàn)超混沌的系統(tǒng)電路還比較少,憶阻器應用于四維超混沌系統(tǒng)的方法還沒有被提出,這是現(xiàn)有技術的不足之處。
【發(fā)明內容】
[0003]本發(fā)明要解決的技術問題是提供一種基于憶阻器的含X方的Chen型超混沌系統(tǒng)電路:1.基于憶阻器的含X方的Chen型超混沌系統(tǒng)電路,其特征在于,包括運算放大器U1、運算放大器U2、運算放大器U3和電阻、電容實現(xiàn)加法、反相和積分運算,包括乘法器U4、和乘法器U5實現(xiàn)系統(tǒng)中的乘法運算,包括運算放大器U6和乘法器U7及乘法器U8實現(xiàn)的憶阻器模型,運算放大器Ul連接運算放大器U2、運算放大器U6和乘法器U4、乘法器U5、乘法器U8,運算放大器U2連接運算放大器U3和乘法器U4、乘法器U5,運算放大器U3連接乘法器U5,運算放大器U6連接乘法器U7和乘法器U8,乘法器U7連接乘法器U8,所述運算放大器Ul、U2和U3采用LF347BN,所述乘法器U4、U5、U7和U8采用AD633JN,所述運算放大器U6 采用 LF353N ;
[0004]所述運算放大器Ul的第I引腳通過電阻Cx連接第2引腳,通過電阻R2連接第6引腳,第I引腳直接連接乘法器U5的第I引腳和第3引腳,第3引腳、第5引腳、第10引腳、第12引腳接地,第4引腳接VCC,第11引腳接VEE,第8引腳、第9引腳懸空,第6引腳通過電阻R3連接第7引腳,第7引腳通過電阻Rxl連接第13引腳,通過電阻Ryl接運算放大器U2的第13引腳,第7引腳直接連接乘法器U4的第I引腳,第13引腳通過電阻Rx連接第14引腳,第14引腳通過電阻Rl連接第2引腳;
[0005]所述運算放大器U2的第I引腳、第2引腳、第6引腳、第7引腳懸空,第3引腳、第5引腳、第10引腳、第12引腳接地,第4引腳接VCC,第11引腳接VEE,第8引腳通過電阻Ry2接第13引腳,通過電阻Rx2接運算放大器Ul的第13引腳,通過電阻R8接運算放大器U6的第6引腳,通過電阻RlO和電阻R9的串聯(lián)接乘法器U8的第7引腳,通過電容Cy接第9引腳,第8引腳直接連接乘法器U8的第I引腳,第13引腳通過電阻Ry接第14引腳,第14引腳通過電阻R4接第9引腳;
[0006]所述運算放大器U3的第I引腳通過電容Cz接第2引腳,通過電阻R6接第6引腳,第I引腳直接連接乘法器U4的第3引腳,第3引腳、第5引腳、第10引腳、第12引腳接地,第4引腳接VCC,第11引腳接VEE,第8引腳、第9引腳懸空,第6引腳通過電阻R7接第7引腳,第7引腳通過電阻Rz2接第13引腳,第13引腳通過電阻Rz接第14引腳,第14引腳通過電阻R5接第2引腳;
[0007]所述乘法器U4的第I引腳連接運算放大器Ul的第7引腳,第2引腳、第4引腳、第6引腳接地,第3引腳連接運算放大器U3的第I引腳,第5引腳接VEE,第8引腳接VCC,第7引腳通過電阻Ry3接運算放大器U2的第13引腳;
[0008]所述乘法器U5的第I引腳和第3引腳連接運算放大器Ul的第I引腳,第2引腳、第4引腳、第6引腳接地,第5引腳接VEE,第8引腳接VCC,第7引腳通過電阻Rzl接運算放大器U3的第13引腳;
[0009]所述運算放大器U6的第I引腳、第2引腳、第3引腳懸空,第4引腳接VEE,第5引腳接地,第6引腳通過電容C4接第7引腳,通過電阻R8連接運算放大器Ul的第7引腳,第7引腳直接連接乘法器U7的第I引腳和第3引腳,第8引腳接VCC ;
[0010]所述乘法器U7的第I引腳和第3引腳連接運算放大器U6的第7引腳,第2引腳、第4引腳、第6引腳接地,第5引腳接VEE,第7引腳接乘法器U8的第3引腳,第8引腳接VCC ;
[0011]所述乘法器U8的第I引腳通過電阻R8接運算放大器U6的第6引腳,通過電阻RlO和電阻R9的串聯(lián)接第7引腳,第I引腳直接連接運算放大器U2的第8引腳,第2引腳、第4引腳、第6引腳接地,第5引腳接VEE,第7引腳通過電阻R9接運算放大器Ul的第13引腳,第8引腳接VCC。
[0012]有益效果:本發(fā)明在含X方的Chen型混沌系統(tǒng)的基礎上,利用一個憶阻元件增加一維構成四維超混沌系統(tǒng),提出了憶阻器應用于超混沌系統(tǒng)的新方法。
【專利附圖】
【附圖說明】
[0013]圖1為本發(fā)明優(yōu)選實施例的電路連接結構示意圖。
[0014]圖2為本發(fā)明中實現(xiàn)憶導器的電路實際連接圖。
[0015]圖3為運算放大器Ul的電路實際連接圖。
[0016]圖4為乘法器U4和運算放大器U2的電路實際連接圖。
[0017]圖5為乘法器U5和運算放大器U3的電路實際連接圖。
【具體實施方式】
[0018]下面結合附圖和優(yōu)選實施例對本發(fā)明作更進一步的詳細描述,參見圖1-圖5。
[0019]1.基于憶阻器的含X方的Chen型超混沌系統(tǒng)電路,其特征在于,包括運算放大器U1、運算放大器U2、運算放大器U3和電阻、電容實現(xiàn)加法、反相和積分運算,包括乘法器U4、和乘法器U5實現(xiàn)系統(tǒng)中的乘法運算,包括運算放大器U6和乘法器U7及乘法器U8實現(xiàn)的憶阻器模型,運算放大器Ul連接運算放大器U2、運算放大器U6和乘法器U4、乘法器U5、乘法器U8,運算放大器U2連接運算放大器U3和乘法器U4、乘法器U5,運算放大器U3連接乘法器U5,運算放大器U6連接乘法器U7和乘法器U8,乘法器U7連接乘法器U8,所述運算放大器Ul、U2和U3采用LF347BN,所述乘法器U4、U5、U7和U8采用AD633JN,所述運算放大器U6采用LF353N ;
[0020]所述運算放大器Ul的第I引腳通過電阻Cx連接第2引腳,通過電阻R2連接第6引腳,第I引腳直接連接乘法器U5的第I引腳和第3引腳,第3引腳、第5引腳、第10引腳、第12引腳接地,第4引腳接VCC,第11引腳接VEE,第8引腳、第9引腳懸空,第6引腳通過電阻R3連接第7引腳,第7引腳通過電阻Rxl連接第13引腳,通過電阻Ryl接運算放大器U2的第13引腳,第7引腳直接連接乘法器U4的第I引腳,第13引腳通過電阻Rx連接第14引腳,第14引腳通過電阻Rl連接第2引腳;
[0021]所述運算放大器U2的第I引腳、第2引腳、第6引腳、第7引腳懸空,第3引腳、第5引腳、第10引腳、第12引腳接地,第4引腳接VCC,第11引腳接VEE,第8引腳通過電阻Ry2接第13引腳,通過電阻Rx2接運算放大器Ul的第13引腳,通過電阻R8接運算放大器U6的第6引腳,通過電阻RlO和電阻R9的串聯(lián)接乘法器U8的第7引腳,通過電容Cy接第9引腳,第8引腳直接連接乘法器U8的第I引腳,第13引腳通過電阻Ry接第14引腳,第14引腳通過電阻R4接第9引腳;
[0022]所述運算放大器U3的第I引腳通過電容Cz接第2引腳,通過電阻R6接第6引腳,第I引腳直接連接乘法器U4的第3引腳,第3引腳、第5引腳、第10引腳、第12引腳接地,第4引腳接VCC,第11引腳接VEE,第8引腳、第9引腳懸空,第6引腳通過電阻R7接第7引腳,第7引腳通過電阻Rz2接第13引腳,第13引腳通過電阻Rz接第14引腳,第14引腳通過電阻R5接第2引腳;
[0023]所述乘法器U4的第I引腳連接運算放大器Ul的第7引腳,第2引腳、第4引腳、第6引腳接地,第3引腳連接運算放大器U3的第I引腳,第5引腳接VEE,第8引腳接VCC,第7引腳通過電阻Ry3接運算放大器U2的第13引腳;
[0024]所述乘法器U5的第I引腳和第3引腳連接運算放大器Ul的第I引腳,第2引腳、第4引腳、第6引腳接地,第5引腳接VEE,第8引腳接VCC,第7引腳通過電阻Rzl接運算放大器U3的第13引腳;
[0025]所述運算放大器U6的第I引腳、第2引腳、第3引腳懸空,第4引腳接VEE,第5引腳接地,第6引腳通過電容C4接第7引腳,通過電阻R8連接運算放大器Ul的第7引腳,第7引腳直接連接乘法器U7的第I引腳和第3引腳,第8引腳接VCC ;
[0026]所述乘法器U7的第I引腳和第3引腳連接運算放大器U6的第7引腳,第2引腳、第4引腳、第6引腳接地,第5引腳接VEE,第7引腳接乘法器U8的第3引腳,第8引腳接VCC ;
[0027]所述乘法器U8的第I引腳通過電阻R8接運算放大器U6的第6引腳,通過電阻RlO和電阻R9的串聯(lián)接第7引腳,第I引腳直接連接運算放大器U2的第8引腳,第2引腳、第4引腳、第6引腳接地,第5引腳接VEE,第7引腳通過電阻R9接運算放大器Ul的第13引腳,第8引腳接VCC。
[0028]當然,上述說明并非對發(fā)明的限制,本發(fā)明也不僅限于上述舉例,本【技術領域】的普通技術人員在本發(fā)明的實質范圍內所做出的變化、改型、添加或替換,也屬于本發(fā)明的保護范圍。
【權利要求】
1.基于憶阻器的含X方的Chen型超混沌系統(tǒng)電路,其特征在于,包括運算放大器Ul、運算放大器U2、運算放大器U3和電阻、電容實現(xiàn)加法、反相和積分運算,包括乘法器U4、和乘法器U5實現(xiàn)系統(tǒng)中的乘法運算,包括運算放大器U6和乘法器U7及乘法器U8實現(xiàn)憶阻器模型,運算放大器Ul連接運算放大器U2、運算放大器U6和乘法器U4、乘法器U5、乘法器U8,運算放大器U2連接運算放大器U3和乘法器U4、乘法器U5,運算放大器U3連接乘法器U5,運算放大器U6連接乘法器U7和乘法器U8,乘法器U7連接乘法器U8,所述運算放大器Ul、U2和U3采用LF347BN,所述乘法器U4、U5、U7和U8采用AD633JN,所述運算放大器U6采用 LF353N ; 所述運算放大器Ul的第I引腳通過電阻Cx連接第2引腳,通過電阻R2連接第6引腳,第I引腳直接連接乘法器U5的第I引腳和第3引腳,第3引腳、第5引腳、第10引腳、第12引腳接地,第4引腳接VCC,第11引腳接VEE,第8引腳、第9引腳懸空,第6引腳通過電阻R3連接第7引腳,第7引腳通過電阻Rxl連接第13引腳,通過電阻Ryl接運算放大器U2的第13引腳,第7引腳直接連接乘法器U4的第I引腳,第13引腳通過電阻Rx連接第14引腳,第14引腳通過電阻Rl連接第2引腳; 所述運算放大器U2的第I引腳、第2引腳、第6引腳、第7引腳懸空,第3引腳、第5引腳、第10引腳、第12引腳接地,第4引腳接VCC,第11引腳接VEE,第8引腳通過電阻Ry2接第13引腳,通過電阻Rx2接運算放大器Ul的第13引腳,通過電阻R8接運算放大器U6的第6引腳,通過電阻RlO和電阻R9的串聯(lián)接乘法器U8的第7引腳,通過電容Cy接第9引腳,第8引腳直接連接乘法器U8的第I引腳,第13引腳通過電阻Ry接第14引腳,第14引腳通過電阻R4接第9引腳; 所述運算放大器U3的第I引腳通過電容Cz接第2引腳,通過電阻R6接第6引腳,第I引腳直接連接乘法器U4的第3引腳,第3引腳、第5引腳、第10引腳、第12引腳接地,第4引腳接VCC,第11引腳接VEE,第8引腳、第9引腳懸空,第6引腳通過電阻R7接第7引腳,第7引腳通過電阻Rz2接第13引腳,第13引腳通過電阻Rz接第14引腳,第14引腳通過電阻R5接第2引腳; 所述乘法器U4的第I引腳連接運算放大器Ul的第7引腳,第2引腳、第4引腳、第6引腳接地,第3引腳連接運算放大器U3的第I引腳,第5引腳接VEE,第8引腳接VCC,第7引腳通過電阻Ry3接運算放大器U2的第13引腳; 所述乘法器U5的第I引腳和第3引腳連接運算放大器Ul的第I引腳,第2引腳、第4引腳、第6引腳接地,第5引腳接VEE,第8引腳接VCC,第7引腳通過電阻Rzl接運算放大器U3的第13引腳; 所述運算放大器U6的第I引腳、第2引腳、第3引腳懸空,第4引腳接VEE,第5引腳接地,第6引腳通過電容C4接第7引腳,通過電阻R8連接運算放大器Ul的第7引腳,第7引腳直接連接乘法器U7的第I引腳和第3引腳,第8引腳接VCC ;所述乘法器U7的第I引腳和第3引腳連接運算放大器U6的第7引腳,第2引腳、第4引腳、第6引腳接地,第5引腳接VEE,第7引腳接乘法器U8的第3引腳,第8引腳接VCC ;所述乘法器U8的第I引腳通過電阻R8接運算放大器U6的第6引腳,通過電阻RlO和電阻R9的串聯(lián)接第7引腳,第I引腳直接連接運算放大器U2的第8引腳,第2引腳、第4引腳、第6引腳接地,第5引腳接VEE,第7引腳通過電阻R9接運算放大器Ul的第13引腳, 第8引腳接VCC。
【文檔編號】H04L9/00GK204244259SQ201420753072
【公開日】2015年4月1日 申請日期:2014年12月3日 優(yōu)先權日:2014年12月3日
【發(fā)明者】胡春華, 王忠林 申請人:濱州學院, 王忠林