两个人的电影免费视频_国产精品久久久久久久久成人_97视频在线观看播放_久久这里只有精品777_亚洲熟女少妇二三区_4438x8成人网亚洲av_内谢国产内射夫妻免费视频_人妻精品久久久久中国字幕

多格式數(shù)據(jù)傳輸系統(tǒng)的制作方法

文檔序號(hào):7773226閱讀:257來(lái)源:國(guó)知局
多格式數(shù)據(jù)傳輸系統(tǒng)的制作方法
【專利摘要】多格式數(shù)據(jù)傳輸系統(tǒng),包括時(shí)鐘選擇控制器、并串轉(zhuǎn)換控制器、數(shù)據(jù)拼接模塊、數(shù)據(jù)選擇控制器、數(shù)據(jù)傳輸電路;時(shí)鐘選擇控制器用于在不同的數(shù)據(jù)輸出格式下對(duì)時(shí)鐘信號(hào)進(jìn)行選擇輸出,根據(jù)指令選擇應(yīng)用的時(shí)鐘信號(hào);并串轉(zhuǎn)換控制器包括8bit并串轉(zhuǎn)換單元、10bit并串轉(zhuǎn)換單元和14bit并串轉(zhuǎn)換單元,用于將數(shù)據(jù)進(jìn)行不同位寬的并串轉(zhuǎn)換;數(shù)據(jù)傳輸電路將不同格式的數(shù)據(jù)對(duì)應(yīng)時(shí)鐘和同步信號(hào)輸出給下一級(jí)電路。本發(fā)明實(shí)現(xiàn)了應(yīng)用同一接口發(fā)送多種格式的串行數(shù)據(jù),達(dá)到了多種格式數(shù)據(jù)傳輸?shù)膽?yīng)用要求,有效地提高了數(shù)據(jù)傳輸?shù)撵`活性、數(shù)據(jù)率,減少了應(yīng)用接口芯片的數(shù)量和連接信號(hào)的數(shù)量,節(jié)約了成本,提高了數(shù)據(jù)傳輸?shù)目煽啃浴?br> 【專利說(shuō)明】多格式數(shù)據(jù)傳輸系統(tǒng)
【技術(shù)領(lǐng)域】
[0001]本發(fā)明屬于航天遙感器【技術(shù)領(lǐng)域】,涉及一種多格式數(shù)據(jù)傳輸系統(tǒng),可用于航天相機(jī)視頻電子系統(tǒng)的數(shù)據(jù)傳輸接口。
【背景技術(shù)】
[0002]隨著遙感技術(shù)的不斷發(fā)展,遙感相機(jī)的種類和數(shù)量在不斷地增加,應(yīng)用的CCD種類和數(shù)量也越來(lái)越多。在遙感相機(jī)性能不斷提高的同時(shí),對(duì)其數(shù)據(jù)傳輸速率以及傳輸通道的數(shù)據(jù)量的要求也越來(lái)越高。通常情況下,遙感相機(jī)的數(shù)傳接口采用LVDS信號(hào),與傳統(tǒng)的單端信號(hào)傳輸相比,LVDS信號(hào)具有更高的傳輸能力。目前,應(yīng)用LVDS傳輸?shù)臄?shù)據(jù)格式通常為多比特并行,需要使用大量的電纜和接口芯片,很多數(shù)據(jù)傳輸接口還需要主備份數(shù)據(jù)接口,這樣就帶來(lái)了可靠性下降和成本增加等問(wèn)題。傳輸?shù)臄?shù)據(jù)也只有一種數(shù)據(jù)格式,不能適應(yīng)不同格式數(shù)據(jù)的傳輸和應(yīng)用。

【發(fā)明內(nèi)容】

[0003]本發(fā)明的技術(shù)解決問(wèn)題是:應(yīng)用多格式數(shù)據(jù)傳輸系統(tǒng),實(shí)現(xiàn)了多種數(shù)據(jù)格式通過(guò)同一數(shù)據(jù)傳輸接口輸出,輸出的數(shù)據(jù)為串行格式,達(dá)到了多種格式數(shù)據(jù)傳輸?shù)膽?yīng)用要求,有效地提高了數(shù)據(jù)傳輸?shù)撵`活性、數(shù)據(jù)率,減少了應(yīng)用接口芯片的數(shù)量和連接信號(hào)的數(shù)量,節(jié)約了成本,提高了數(shù)據(jù)傳輸?shù)目煽啃浴?br> [0004]本發(fā)明的技術(shù)解決方案是:為了解決數(shù)傳接口的數(shù)據(jù)傳輸問(wèn)題,多格式數(shù)據(jù)傳輸系統(tǒng),包括了時(shí)鐘選擇控制器、并串轉(zhuǎn)換控制器、數(shù)據(jù)拼接模塊、數(shù)據(jù)選擇控制器、數(shù)據(jù)傳輸電路。
[0005]所述時(shí)鐘選擇控制器用于在不同的數(shù)據(jù)輸出格式下對(duì)時(shí)鐘信號(hào)進(jìn)行選擇輸出,其接收外部控制指令,通過(guò)指令選擇數(shù)傳應(yīng)用的時(shí)鐘,兩個(gè)時(shí)鐘信號(hào)均為外部輸入,根據(jù)實(shí)際的應(yīng)用要求,時(shí)鐘頻率之間為1.4倍的關(guān)系。
[0006]所述并串轉(zhuǎn)換控制器包括8bit并串轉(zhuǎn)換單元、IObit并串轉(zhuǎn)換單元和14bit并串轉(zhuǎn)換單元,用于將數(shù)據(jù)進(jìn)行并串轉(zhuǎn)換。通過(guò)對(duì)圖像數(shù)據(jù)、應(yīng)用數(shù)據(jù)和輔助數(shù)據(jù)的不同位寬的并串轉(zhuǎn)換,得到了 3種類型的串行數(shù)據(jù),通過(guò)不同的數(shù)據(jù)之間的組合就可以形成不同的數(shù)據(jù)格式。
[0007]所述數(shù)據(jù)拼接模塊將并串轉(zhuǎn)換后的數(shù)據(jù)按照不同的組合進(jìn)行拼接,得到多種格式的串行數(shù)據(jù)。通過(guò)對(duì)8bit并串轉(zhuǎn)換后的輔助數(shù)據(jù)和IObit并串轉(zhuǎn)換后的圖像數(shù)據(jù)進(jìn)行拼接得到第一種格式數(shù)據(jù),對(duì)8bit并串轉(zhuǎn)換后的應(yīng)用數(shù)據(jù)和14bit并串轉(zhuǎn)換后的圖像數(shù)據(jù)進(jìn)行拼接得到第二種格式數(shù)據(jù),對(duì)Hbit并串轉(zhuǎn)換后的應(yīng)用數(shù)據(jù)和14bit并串轉(zhuǎn)換后的圖像數(shù)據(jù)進(jìn)行拼接得到第三種格式數(shù)據(jù)。
[0008]所述數(shù)據(jù)選擇控制器用于根據(jù)不同的輸出要求選擇輸出對(duì)應(yīng)格式的數(shù)據(jù),其接收外部控制指令,通過(guò)指令選擇數(shù)傳應(yīng)用的數(shù)據(jù),實(shí)現(xiàn)根據(jù)不同的指令輸出不同格式的數(shù)據(jù)。輸出的數(shù)傳同步信號(hào)為固定頻率和占空比的周期信號(hào),與不同格式的輸出數(shù)據(jù)都能對(duì)應(yīng)輸出。
[0009]所述數(shù)據(jù)傳輸電路用于將不同格式的數(shù)據(jù)對(duì)應(yīng)時(shí)鐘和同步信號(hào)輸出給下一級(jí)電路,其應(yīng)用LVDS傳輸協(xié)議以及對(duì)應(yīng)接口芯片進(jìn)行信號(hào)發(fā)送。
[0010]本發(fā)明與現(xiàn)有技術(shù)相比的優(yōu)點(diǎn)在于:
[0011](I)通過(guò)對(duì)數(shù)據(jù)的并串轉(zhuǎn)換處理,減少了輸出數(shù)傳接口的信號(hào)數(shù)量和應(yīng)用的接口芯片數(shù)量,從而減少了成本,提高了數(shù)據(jù)傳輸?shù)目煽啃浴?br> [0012](2)通過(guò)應(yīng)用同一數(shù)據(jù)傳輸接口,實(shí)現(xiàn)了多種格式數(shù)據(jù)的輸出,與傳統(tǒng)的單一數(shù)據(jù)格式傳輸相比,可以輸出原始數(shù)據(jù)和應(yīng)用數(shù)據(jù)等不同格式的數(shù)據(jù),提高了數(shù)據(jù)傳輸應(yīng)用的靈活性,為圖像處理的驗(yàn)證提供了依據(jù)。
[0013](3)通過(guò)對(duì)不同格式數(shù)據(jù)以及對(duì)應(yīng)時(shí)鐘的選擇輸出,實(shí)現(xiàn)了不同數(shù)據(jù)率的傳輸應(yīng)用,從而在相同時(shí)間內(nèi),提高了數(shù)傳接口的數(shù)據(jù)率。
【專利附圖】

【附圖說(shuō)明】
[0014]圖1為多格式數(shù)據(jù)傳輸系統(tǒng)的結(jié)構(gòu)示意圖;
[0015]圖2為并串轉(zhuǎn)換控制器的結(jié)構(gòu)示意圖;
[0016]圖3為并串轉(zhuǎn)換單元示意圖;
[0017]圖4為輸出不同數(shù)據(jù)格式的時(shí)序圖;
圖5為第二種輸出的數(shù)據(jù)格式時(shí)序圖;
圖6為第三種輸出的數(shù)據(jù)格式時(shí)序圖。
【具體實(shí)施方式】
[0018]如圖1所示為本發(fā)明多格式數(shù)據(jù)傳輸系統(tǒng)的結(jié)構(gòu)示意圖,包括時(shí)鐘選擇控制器、并串轉(zhuǎn)換控制器、數(shù)據(jù)拼接模塊、數(shù)據(jù)選擇控制器、數(shù)據(jù)傳輸電路;時(shí)鐘選擇控制器用于在不同的數(shù)據(jù)輸出格式下對(duì)時(shí)鐘信號(hào)進(jìn)行選擇輸出,根據(jù)指令選擇應(yīng)用的時(shí)鐘信號(hào);并串轉(zhuǎn)換控制器包括8bit并串轉(zhuǎn)換單元、IObit并串轉(zhuǎn)換單元和14bit并串轉(zhuǎn)換單元,用于將數(shù)據(jù)進(jìn)行不同位寬的并串轉(zhuǎn)換,8bit并串轉(zhuǎn)換單元用于將應(yīng)用數(shù)據(jù)和輔助數(shù)據(jù)進(jìn)行8位并行到I位串行的并串轉(zhuǎn)換,IObit并串轉(zhuǎn)換單元用于將圖像數(shù)據(jù)進(jìn)行10位并行到I位串行的并串轉(zhuǎn)換,14bit并串轉(zhuǎn)換單元用于將圖像數(shù)據(jù)和應(yīng)用數(shù)據(jù)進(jìn)行14位并行到I位串行的并串轉(zhuǎn)換;數(shù)據(jù)拼接模塊將并串轉(zhuǎn)換后的數(shù)據(jù)按照不同的組合進(jìn)行拼接,得到多種格式的串行數(shù)據(jù),即將8bit并串轉(zhuǎn)換后的輔助數(shù)據(jù)和IObit并串轉(zhuǎn)換后的圖像數(shù)據(jù)進(jìn)行拼接得到第一種格式數(shù)據(jù),將8bit并串轉(zhuǎn)換后的應(yīng)用數(shù)據(jù)和14bit并串轉(zhuǎn)換后的圖像數(shù)據(jù)進(jìn)行拼接得到第二種格式數(shù)據(jù),將Hbit并串轉(zhuǎn)換后的應(yīng)用數(shù)據(jù)和14bit并串轉(zhuǎn)換后的圖像數(shù)據(jù)進(jìn)行拼接得到第三種格式數(shù)據(jù);數(shù)據(jù)選擇控制器用于根據(jù)不同的輸出要求選擇輸出對(duì)應(yīng)格式的數(shù)據(jù),實(shí)現(xiàn)根據(jù)不同的指令輸出不同格式數(shù)據(jù)的要求;數(shù)據(jù)傳輸電路將不同格式的數(shù)據(jù)對(duì)應(yīng)時(shí)鐘和同步信號(hào)輸出給下一級(jí)電路。
[0019]如圖1所示時(shí)鐘選擇控制器的輸入包括時(shí)鐘I信號(hào)、時(shí)鐘2信號(hào)和選擇指令信號(hào),輸出數(shù)傳時(shí)鐘信號(hào)。選擇指令信號(hào)由外部提供,用于判斷選擇輸出的時(shí)鐘信號(hào)。時(shí)鐘I和時(shí)鐘2為輸入時(shí)鐘信號(hào),時(shí)鐘2的頻率為時(shí)鐘I頻率的1.4倍。判斷選擇后得到的數(shù)傳時(shí)鐘傳遞給數(shù)據(jù)傳輸電路。這個(gè)過(guò)程中,時(shí)鐘I和時(shí)鐘2信號(hào)還要分別進(jìn)行各自時(shí)鐘域的并串轉(zhuǎn)換以及數(shù)據(jù)拼接。并串轉(zhuǎn)換控制器的輸入包括應(yīng)用數(shù)據(jù)1、應(yīng)用數(shù)據(jù)2、圖像數(shù)據(jù)、輔助數(shù)據(jù)和同步信號(hào)。在時(shí)鐘I信號(hào)的時(shí)鐘域,應(yīng)用8bit并串轉(zhuǎn)換單元和IObit并串轉(zhuǎn)換單元,將輔助數(shù)據(jù)和圖像數(shù)據(jù)分別進(jìn)行并串轉(zhuǎn)換,得到輔助數(shù)據(jù)進(jìn)行8bit并串轉(zhuǎn)換后的數(shù)據(jù)
I信號(hào),圖像數(shù)據(jù)進(jìn)行IObit并串轉(zhuǎn)換后的數(shù)據(jù)2信號(hào),以及數(shù)據(jù)對(duì)應(yīng)的數(shù)據(jù)有效信號(hào)。在時(shí)鐘2信號(hào)的時(shí)鐘域,應(yīng)用8bit并串轉(zhuǎn)換單元和14bit并串轉(zhuǎn)換單元,將應(yīng)用數(shù)據(jù)1、應(yīng)用數(shù)據(jù)2和圖像數(shù)據(jù)分別進(jìn)行并串轉(zhuǎn)換,得到應(yīng)用數(shù)據(jù)2進(jìn)行Sbit并串轉(zhuǎn)換后的數(shù)據(jù)3信號(hào),應(yīng)用數(shù)據(jù)I進(jìn)行14bit并串轉(zhuǎn)換后的數(shù)據(jù)4信號(hào),圖像數(shù)據(jù)進(jìn)行14bit并串轉(zhuǎn)換后的數(shù)據(jù)5信號(hào),以及數(shù)據(jù)對(duì)應(yīng)的數(shù)據(jù)有效信號(hào)。這些信號(hào)傳遞給數(shù)據(jù)拼接模塊,數(shù)據(jù)拼接模塊應(yīng)用時(shí)鐘I和對(duì)應(yīng)的數(shù)據(jù)有效信號(hào),將數(shù)據(jù)I信號(hào)和數(shù)據(jù)2信號(hào)組合輸出,輸出串行數(shù)據(jù)I信號(hào)以及數(shù)據(jù)同步信號(hào);應(yīng)用時(shí)鐘2和對(duì)應(yīng)的數(shù)據(jù)有效信號(hào),將數(shù)據(jù)3信號(hào)和數(shù)據(jù)5信號(hào)組合輸出,輸出串行數(shù)據(jù)2信號(hào)以及數(shù)據(jù)同步信號(hào);應(yīng)用時(shí)鐘2和對(duì)應(yīng)的數(shù)據(jù)有效信號(hào),將數(shù)據(jù)4信號(hào)和數(shù)據(jù)5信號(hào)組合輸出,輸出串行數(shù)據(jù)3信號(hào)以及數(shù)據(jù)同步信號(hào)。數(shù)據(jù)選擇控制器根據(jù)輸入的選擇指令信號(hào),選擇將輸入的串行數(shù)據(jù)1、串行數(shù)據(jù)2、串行數(shù)據(jù)3中的一個(gè)和輸入的數(shù)據(jù)同步一起輸出,得到數(shù)傳數(shù)據(jù)和數(shù)傳同步信號(hào)。數(shù)據(jù)傳輸電路將數(shù)傳時(shí)鐘、數(shù)傳數(shù)據(jù)和數(shù)傳同步信號(hào)一起輸出給下一級(jí)電路。
[0020]如圖2所示,并串轉(zhuǎn)換控制器包括8bit并串轉(zhuǎn)換單元、IObit并串轉(zhuǎn)換單元和14bit并串轉(zhuǎn)換單元。輸入包括輔助數(shù)據(jù)、圖像數(shù)據(jù)、應(yīng)用數(shù)據(jù)1、應(yīng)用數(shù)據(jù)2和同步信號(hào),還有時(shí)鐘I信號(hào)和時(shí)鐘2信號(hào)。同步信號(hào)包括輔助數(shù)據(jù)使能、圖像數(shù)據(jù)使能和應(yīng)用數(shù)據(jù)使能信號(hào)。輸入的時(shí)鐘2信號(hào)的頻率為時(shí)鐘I信號(hào)頻率的1.4倍。在時(shí)鐘I的時(shí)鐘域,應(yīng)用時(shí)鐘I信號(hào)將輔助數(shù)據(jù)和圖像數(shù)據(jù)進(jìn)行并串轉(zhuǎn)換。輸入的輔助數(shù)據(jù)為8bit,其頻率為時(shí)鐘I頻率的1/8,將其進(jìn)行Sbit并行到Ibit串行的轉(zhuǎn)換,輸出得到數(shù)據(jù)I信號(hào)。輸入的圖像數(shù)據(jù)為14bit,其頻率為時(shí)鐘I頻率的1/10,取其14bit中的高IObit進(jìn)行IObit并行到Ibit串行的轉(zhuǎn)換,輸出得到數(shù)據(jù)2信號(hào)。將輸入同步信號(hào)中與其對(duì)應(yīng)的輔助數(shù)據(jù)使能和圖像數(shù)據(jù)使能進(jìn)行2個(gè)時(shí)鐘周期的延時(shí),輸出得到數(shù)據(jù)有效I信號(hào)。在時(shí)鐘2的時(shí)鐘域,應(yīng)用時(shí)鐘2信號(hào)將應(yīng)用數(shù)據(jù)1、應(yīng)用數(shù)據(jù)2和圖像數(shù)據(jù)進(jìn)行并串轉(zhuǎn)換。輸入的應(yīng)用數(shù)據(jù)I和圖像數(shù)據(jù)均為14bit,其頻率為時(shí)鐘2頻率的1/14,將其進(jìn)行14bit并行到Ibit串行的轉(zhuǎn)換,輸出得到數(shù)據(jù)4和數(shù)據(jù)5信號(hào)。輸入的應(yīng)用數(shù)據(jù)2為8bit,其頻率為時(shí)鐘2頻率的1/8,將其進(jìn)行8bit并行到Ibit串行的轉(zhuǎn)換,輸出得到數(shù)據(jù)3信號(hào)。將輸入同步信號(hào)中與其對(duì)應(yīng)的應(yīng)用數(shù)據(jù)使能和圖像數(shù)據(jù)使能進(jìn)行2個(gè)時(shí)鐘周期的延時(shí),輸出得到數(shù)據(jù)有效2信號(hào)。這里應(yīng)用的8bit并串轉(zhuǎn)換單元、IObit并串轉(zhuǎn)換單元和14bit并串轉(zhuǎn)換單元都是應(yīng)用了一個(gè)基本的并串轉(zhuǎn)換單元。
[0021]如圖3所示,并串轉(zhuǎn)換單元的輸入包括時(shí)鐘、并行數(shù)據(jù)、數(shù)據(jù)使能信號(hào),輸出串行數(shù)據(jù)和數(shù)據(jù)有效信號(hào)。同時(shí)還包括兩個(gè)參數(shù),數(shù)據(jù)位寬參數(shù)和輸出順序參數(shù)。數(shù)據(jù)寬度參數(shù)用于設(shè)置輸入的并行數(shù)據(jù)位數(shù),輸出順序參數(shù)用于設(shè)置輸出的串行數(shù)據(jù)是高位先輸出還是低位先輸出。并行數(shù)據(jù)應(yīng)用時(shí)鐘信號(hào)進(jìn)行采集交替進(jìn)入數(shù)據(jù)寄存器I和數(shù)據(jù)寄存器2。同時(shí)應(yīng)用一個(gè)計(jì)數(shù)器進(jìn)行模值為N的循環(huán)計(jì)數(shù),N為設(shè)置的數(shù)據(jù)位寬參數(shù)。在計(jì)數(shù)器從O到N-1的計(jì)數(shù)過(guò)程中,將并行數(shù)據(jù)依次從數(shù)據(jù)寄存器I和數(shù)據(jù)寄存器2輸入。在串行數(shù)據(jù)輸出部分,根據(jù)順序選擇信號(hào),對(duì)應(yīng)輸出順序參數(shù),將對(duì)應(yīng)的并行數(shù)據(jù)按位輸出得到串行數(shù)據(jù)。當(dāng)順序選擇信號(hào)為O時(shí),串行數(shù)據(jù)輸出的順序?yàn)橛傻偷礁咻敵觯划?dāng)順序選擇信號(hào)為I時(shí),串行數(shù)據(jù)輸出的順序?yàn)橛筛叩降洼敵觥?yīng)用時(shí)鐘信號(hào)將數(shù)據(jù)使能信號(hào)延時(shí)2個(gè)時(shí)鐘周期輸出得到數(shù)據(jù)有效信號(hào)。
[0022]數(shù)據(jù)拼接模塊將并串轉(zhuǎn)換后的數(shù)據(jù)按照不同的組合進(jìn)行拼接,得到3種格式的串行數(shù)據(jù)。以某相機(jī)的數(shù)據(jù)格式要求進(jìn)行說(shuō)明,如圖4、如圖5、如圖6所示。如圖4所示,為第一種輸出的數(shù)據(jù)格式時(shí)序圖。數(shù)據(jù)同步信號(hào)的行周期固定,高電平為6120個(gè)時(shí)鐘I的時(shí)鐘周期,低電平對(duì)應(yīng)輸出的有效數(shù)據(jù)。其中前320個(gè)時(shí)鐘周期對(duì)應(yīng)輔助數(shù)據(jù)的串行數(shù)據(jù),是40個(gè)Sbit的數(shù)據(jù)并轉(zhuǎn)串之后的高位在前低位在后的數(shù)據(jù)格式;后面的120000個(gè)時(shí)鐘周期對(duì)應(yīng)圖像數(shù)據(jù)的串行數(shù)據(jù),是12000個(gè)IObit的數(shù)據(jù)并轉(zhuǎn)串之后的高位在前低位在后的數(shù)據(jù)格式。如圖5所示,為第二種輸出的數(shù)據(jù)格式時(shí)序圖。數(shù)據(jù)同步信號(hào)的行周期固定,高電平為8568個(gè)時(shí)鐘2的時(shí)鐘周期,低電平對(duì)應(yīng)輸出的有效數(shù)據(jù)。其中前448個(gè)時(shí)鐘周期對(duì)應(yīng)應(yīng)用數(shù)據(jù)2的串行數(shù)據(jù),是56個(gè)Sbit的數(shù)據(jù)并轉(zhuǎn)串之后的高位在前低位在后的數(shù)據(jù)格式;后面的168000個(gè)時(shí)鐘周期對(duì)應(yīng)圖像數(shù)據(jù)的串行數(shù)據(jù),是12000個(gè)14bit的數(shù)據(jù)并轉(zhuǎn)串之后的高位在前低位在后的數(shù)據(jù)格式。如圖6所示,為第三種輸出的數(shù)據(jù)格式時(shí)序圖。數(shù)據(jù)同步信號(hào)的行周期固定,高電平為8568個(gè)時(shí)鐘2的時(shí)鐘周期,低電平對(duì)應(yīng)輸出的有效數(shù)據(jù)。其中前448個(gè)時(shí)鐘周期對(duì)應(yīng)應(yīng)用數(shù)據(jù)I的串行數(shù)據(jù),是32個(gè)14bit的數(shù)據(jù)并轉(zhuǎn)串之后的高位在前低位在后的數(shù)據(jù)格式;后面的168000個(gè)時(shí)鐘周期對(duì)應(yīng)圖像數(shù)據(jù)的串行數(shù)據(jù),是12000個(gè)14bit的數(shù)據(jù)并轉(zhuǎn)串之后的高位在前低位在后的數(shù)據(jù)格式。數(shù)據(jù)選擇控制器根據(jù)輸入的選擇指令選擇數(shù)傳應(yīng)用的數(shù)據(jù),選擇指令為4bit。其中高2bit為00時(shí)輸出第一種數(shù)據(jù)格式的數(shù)據(jù),即串行數(shù)據(jù)I和時(shí)鐘I時(shí)鐘域生成數(shù)據(jù)同步信號(hào)。其中高2bit為01時(shí),判斷低2bit的選擇指令。低2bit為00時(shí),輸出第二種數(shù)據(jù)格式的數(shù)據(jù),即串行數(shù)據(jù)2和時(shí)鐘2時(shí)鐘域生成數(shù)據(jù)同步信號(hào);低2bit為01時(shí),輸出第三種數(shù)據(jù)格式的數(shù)據(jù),即串行數(shù)據(jù)3和時(shí)鐘2時(shí)鐘域生成數(shù)據(jù)同步信號(hào)。這個(gè)過(guò)程時(shí)鐘選擇控制器只需要判斷選擇指令的高2bit,在高2bit為00時(shí)輸出時(shí)鐘I信號(hào),在高2bit為01時(shí)輸出時(shí)鐘2信號(hào),就可以和對(duì)應(yīng)的數(shù)據(jù)和同步,一起得到數(shù)傳數(shù)據(jù)、數(shù)傳同步和數(shù)傳時(shí)鐘信號(hào)。
【權(quán)利要求】
1.多格式數(shù)據(jù)傳輸系統(tǒng),其特征在于,包括時(shí)鐘選擇控制器、并串轉(zhuǎn)換控制器、數(shù)據(jù)拼接模塊、數(shù)據(jù)選擇控制器、數(shù)據(jù)傳輸電路;時(shí)鐘選擇控制器用于在不同的數(shù)據(jù)輸出格式下對(duì)時(shí)鐘信號(hào)進(jìn)行選擇輸出,根據(jù)指令選擇應(yīng)用的時(shí)鐘信號(hào);并串轉(zhuǎn)換控制器包括8bit并串轉(zhuǎn)換單元、IObit并串轉(zhuǎn)換單元和14bit并串轉(zhuǎn)換單元,用于將數(shù)據(jù)進(jìn)行不同位寬的并串轉(zhuǎn)換,Sbit并串轉(zhuǎn)換單元用于將應(yīng)用數(shù)據(jù)和輔助數(shù)據(jù)進(jìn)行8位并行到I位串行的并串轉(zhuǎn)換,IObit并串轉(zhuǎn)換單元用于將圖像數(shù)據(jù)進(jìn)行10位并行到I位串行的并串轉(zhuǎn)換,14bit并串轉(zhuǎn)換單元用于將圖像數(shù)據(jù)和應(yīng)用數(shù)據(jù)進(jìn)行14位并行到I位串行的并串轉(zhuǎn)換;數(shù)據(jù)拼接模塊將并串轉(zhuǎn)換后的數(shù)據(jù)按照不同的組合進(jìn)行拼接,得到多種格式的串行數(shù)據(jù),即將8bit并串轉(zhuǎn)換后的輔助數(shù)據(jù)和IObit并串轉(zhuǎn)換后的圖像數(shù)據(jù)進(jìn)行拼接得到第一種格式數(shù)據(jù),將Sbit并串轉(zhuǎn)換后的應(yīng)用數(shù)據(jù)和14bit并串轉(zhuǎn)換后的圖像數(shù)據(jù)進(jìn)行拼接得到第二種格式數(shù)據(jù),將14bit并串轉(zhuǎn)換后的應(yīng)用數(shù)據(jù)和14bit并串轉(zhuǎn)換后的圖像數(shù)據(jù)進(jìn)行拼接得到第三種格式數(shù)據(jù);數(shù)據(jù)選擇控制器用于根據(jù)不同的輸出要求選擇輸出對(duì)應(yīng)格式的數(shù)據(jù),實(shí)現(xiàn)根據(jù)不同的指令輸出不同格式數(shù)據(jù)的要求;數(shù)據(jù)傳輸電路將不同格式的數(shù)據(jù)對(duì)應(yīng)時(shí)鐘和同步信號(hào)輸出給下一級(jí)電路。
2.如權(quán)利要求1所述的多格式數(shù)據(jù)傳輸系統(tǒng),其特征在于,所述多格式數(shù)據(jù)包括圖像數(shù)據(jù)、應(yīng)用數(shù)據(jù)和輔助數(shù)據(jù)3種數(shù)據(jù)。
3.如權(quán)利要求1所述的多格式數(shù)據(jù)傳輸系統(tǒng),其特征在于,所述多格式數(shù)據(jù)包括并串轉(zhuǎn)換后輸出的3種格式數(shù)據(jù)。
4.如權(quán)利要求1所述的多格式數(shù)據(jù)傳輸系統(tǒng),其特征在于,所述數(shù)據(jù)傳輸電路為串行格式的數(shù)據(jù)傳輸。
【文檔編號(hào)】H04L29/06GK103686441SQ201310471205
【公開(kāi)日】2014年3月26日 申請(qǐng)日期:2013年10月10日 優(yōu)先權(quán)日:2013年10月10日
【發(fā)明者】王鵬, 程蕓, 劉琦, 馬飛 申請(qǐng)人:北京空間機(jī)電研究所
網(wǎng)友詢問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1
陇南市| 江达县| 安乡县| 成安县| 通道| 明光市| 辽宁省| 大冶市| 韶关市| 通许县| 阳东县| 文山县| 米林县| 景德镇市| 睢宁县| 嵊泗县| 赣州市| 资兴市| 许昌市| 绍兴县| 通河县| 黔东| 沾益县| 澄城县| 米脂县| 崇义县| 太仆寺旗| 玉树县| 江永县| 铜山县| 察隅县| 乌兰浩特市| 阿巴嘎旗| 新野县| 岢岚县| 白玉县| 句容市| 天峻县| 浮梁县| 德令哈市| 娱乐|