專利名稱:一種通用路由封裝報文的處理方法及系統(tǒng)的制作方法
技術領域:
本發(fā)明涉及移動通信技術領域,尤其涉及一種通用路由封裝報文的處理方法及 系統(tǒng)。
背景技術:
CDMA (Code Division Multiple Access,碼分多址)2000 Ix-EVDO (Evolution Data Only)移動通信系統(tǒng)中RP (Radio Packet,無線分組)鏈路是連接接入網(Access Network,簡稱為AN)與核心網(Core Network,簡稱為CN)的分組數據報文承載鏈 路,在該段鏈路上采用的是GRE (Generic Routing Encapsulation,通用路由封裝)協(xié)議 方式進行封裝,該段鏈路以分組控制功能(Packet Control Function,簡稱為PCF)模塊 為界分為AN-PCF段A8鏈路和PCF-PDSN (Packet Data Serving Node,分組業(yè)務數據節(jié) 點)段AlO鏈路兩部分。在前向鏈路上核心網的IP數據包通過PDSN封裝分片成GRE 包,然后在RP鏈路經由PCF模塊發(fā)送到AN,再由AN將PDSN側封裝的GRE報文解封 裝,將核心網的數據進行空口協(xié)議封裝并通過空中接口(AirInterface)發(fā)送到終端用戶 側(Access Terminal)。
隨著CDMA2000 lx_EVDO移動通信系統(tǒng)技術的不斷演進,使得空口數據傳輸 的性能不斷得到提升,為用戶提供了更佳的無線服務體驗,但是隨著網絡業(yè)務峰值速率 的不斷提升,也為接入網的系統(tǒng)設備性能提出了更高的性能處理要求。
數據下載是CDMA2000 Ix-EVDO移動通信系統(tǒng)最常見的一類業(yè)務,該業(yè)務IP 數據包一般較大OlOOOBytes),在系統(tǒng)極限峰值速率下,接入網的系統(tǒng)設備一般能夠 滿足該類業(yè)務的處理需求。但是對于某些特殊的場景(如惡意的發(fā)送大量攻擊性的小數 據包),AN接收的前向GRE數據包會呈現出包長度小(小于某一包長度門限值,例如小 于50ByteS),包數量大(例如大于300k/SeC)的特點。在這種情況下,接入網的系統(tǒng) 設備中進行GRE包業(yè)務處理的核心模塊與PCF模塊,將會在RP鏈路(A8鏈路段)上 GRE報文的底層數據包轉發(fā)上消耗大量的系統(tǒng)資源,從而影響GRE包業(yè)務處理核心模塊 的上層處理業(yè)務,進而導致系統(tǒng)的數據處理性能嚴重下降,并很可能威脅整個系統(tǒng)運行 的穩(wěn)定性和安全性。發(fā)明內容
本發(fā)明解決的技術問題是提供一種通用路由封裝報文的處理方法及系統(tǒng),通過 并/解包處理,提升了接入網對RP鏈路數據的處理能力。
為解決上述技術問題,本發(fā)明提供了一種通用路由封裝報文的處理方法,包 括分組控制功能(PCF)模塊檢查從無線分組(RP)鏈路上接收到的通用路由封裝 (GRE)包的長度,對滿足并包長度門限的GRE報文進行并包處理后發(fā)送至接入網設 備,并在并包報文中包含并包標志。4
進一步地,所述PCF模塊對所述滿足并包長度門限的GRE報文進行并包處理, 具體包括所述PCF模塊當前接收到的GRE報文滿足所述并包長度門限時,將所述GRE報文 緩存到緩沖區(qū),并將記錄的緩存的GRE報文個數加1 ;所述PCF模塊判斷所述緩沖區(qū)中緩存的GRE報文個數是否達到并包個數門限,若達 到所述并包個數門限,則對緩存的所有GRE報文進行并包處理,并發(fā)送至所述接入網設 備;若未達到所述并包個數門限,則啟動并包等待定時器。
進一步地,所述PCF模塊在啟動的所述并包等待定時器到期時,對所述緩沖區(qū) 中緩存的全部GRE報文進行并包處理。
進一步地,所述方法還包括所述接入網設備接收到包含所述并包標志的并包 報文時,對所述并包報文進行解析。
進一步地,所述PCF模塊在對所述滿足并包長度門限的GRE報文進行并包處理 時,還在所述并包報文中包含并包總長度指示信息和小包總長度指示信息;所述接入網設備根據所述并包報文中包含的所述并包總長度指示信息和小包總長度 指示信息,對所述并包報文進行解析。
進一步地,如果所述PCF模塊接收到的GRE包的長度不滿足所述并包長度門 限,則首先將所述緩沖區(qū)中緩存的GRE報文進行并包處理并發(fā)送至所述接入網設備后, 再將當前接收到的該GRE包發(fā)送至所述接入網設備。
本發(fā)明還提供了一種通用路由封裝報文的處理系統(tǒng),所述系統(tǒng)包括PCF模塊中 的長度檢查模塊和并包處理模塊,其中所述長度檢查模塊用于,檢查從RP鏈路上接收到的GRE包的長度,判斷是否滿足并 包長度門限;所述并包處理模塊用于,根據所述長度檢查模塊的判斷結果,對滿足并包長度門限 的GRE報文進行并包處理后發(fā)送至接入網設備,并在并包報文中包含并包標志。
進一步地,所述并包處理模塊用于,根據所述長度檢查模塊的判斷結果,如果 接收到的GRE包的長度滿足所述并包長度門限,則將其緩存到緩沖區(qū),并將記錄的緩存 的GRE報文個數加1 ;判斷所述緩沖區(qū)中緩存的GRE報文個數是否達到并包個數門限,若達到所述并包個 數門限,則對緩存的所有GRE報文進行并包處理,并發(fā)送至所述接入網設備;若未達到 所述并包個數門限,則啟動并包等待定時器。
進一步地,所述并包處理模塊還用于,在啟動的所述并包等待定時器到期時, 對所述緩沖區(qū)中緩存的全部GRE報文進行并包處理。
進一步地,所述系統(tǒng)還包括接入網設備中的解包處理模塊,所述解包處理模塊用于,接收到包含所述并包標志的并包報文時,對所述并包報文 進行解析。
進一步地,所述并包處理模塊還用于,在對所述滿足并包長度門限的GRE報 文進行并包處理時,還在所述并包報文中包含并包總長度指示信息和小包總長度指示信 息;所述解包處理模塊用于,根據所述并包報文中包含的所述并包總長度指示信息和小包總長度指示信息,對所述并包報文進行解析。
進一步地,所述并包處理模塊還用于,根據所述長度檢查模塊的判斷結果,如 果接收到的GRE包的長度不滿足所述并包長度門限,則首先將所述緩沖區(qū)中緩存的GRE 報文進行并包處理并發(fā)送至所述接入網設備后,再將當前接收到的該GRE包發(fā)送至所述 接入網設備。
采用本發(fā)明,在用戶發(fā)送大量GRE小包時,通過GRE并包處理,可以大大降低 對AN側的系統(tǒng)資源在底層轉發(fā)上的占用。
此處所說明的附圖用來提供對本發(fā)明的進一步理解,構成本申請的一部分,本 發(fā)明的示意性實施例及其說明用于解釋本發(fā)明,并不構成對本發(fā)明的不當限定。在附圖 中圖Ia為未進行GRE并包處理的示意圖;圖Ib為本發(fā)明實施例的進行GRE并包處理的示意圖;圖&為本發(fā)明實施例的進行并包處理的GRE并包報文格式;圖2b為未進行并包處理的GRE報文格式;圖3為本發(fā)明實施例的GRE并包處理的流程示意圖;圖4為本發(fā)明實施例的未進行并包處理的GRE報文的處理流程示意圖;圖5為本發(fā)明實施例的解GRE并包報文的處理流程示意圖。
具體實施方式
為了保證整個系統(tǒng)的穩(wěn)定性和安全性,同時也為了提升接入網對于RP鏈路數據 的處理能力,本發(fā)明的核心思想在于通過在PCF模塊上對RP鏈路上承載的長度較小的 前向GRE包進行并包處理,而在GRE報文業(yè)務處理核心模塊上對并包進行解包的策略, 從而使得在接入網內部在底層報文轉發(fā)上的資源消耗大大降低。
根據上述思想,本發(fā)明提出一種GRE報文的處理方法,具體采用如下技術方 案PCF模塊檢查從RP鏈路上接收到的GRE包的長度,對滿足并包長度門限的GRE報 文進行并包處理后發(fā)送至接入網設備,并在并包報文中包含并包標志。
進一步地,所述接入網設備收到包含所述并包標志的并包報文時,對所述并包 報文進行解析。
進一步地,所述PCF模塊對所述滿足并包長度門限的GRE報文進行并包處理, 具體包括所述PCF模塊當前接收到的GRE報文滿足所述并包長度門限時,將所述GRE報文 緩存到緩沖區(qū),并將記錄的緩存的GRE報文的個數加1 ;所述PCF模塊判斷所述緩沖區(qū)中緩存的GRE報文個數是否達到并包個數門限,若到 達所述并包個數門限,則對緩存的所有GRE報文進行并包處理,并發(fā)送至所述接入網設 備;若未達到所述并包個數門限,則啟動并包等待定時器。
進一步地,所述PCF模塊在啟動的并包等待定時器到期時,對所述緩沖區(qū)中緩存的全部GRE報文進行并包處理,并發(fā)送至所述接入網設備。
進一步地,所述PCF模塊在對所述滿足并包長度門限的GRE報文進行并包處理 時,還在所述并包報文中包含并包總長度指示信息和小包總長度指示信息;所述接入網設備根據所述并包報文中包含的所述并包總長度指示信息和小包總長度 指示信息,對所述并包報文進行解析。
此外,如果所述PCF模塊接收到的GRE包的長度不滿足所述并包長度門限,則 在將所述緩沖區(qū)中緩存的GRE報文進行并包處理并發(fā)送至所述接入網設備后,再將接收 到的該GRE包發(fā)送至所述接入網設備。
具體地,上述技術方案主要包含以下幾部分內容一、PDSN在RP鏈路上向PCF模塊發(fā)送大量GRE小包,PCF模塊將GRE小包進行 并包處理,并通過A8鏈路發(fā)送到接入網設備;進一步地,并包處理的具體流程主要包括以下步驟1) PDSN在短時間內通過AlO鏈路向PCF模塊發(fā)送針對同一個用戶的大量GRE小包。
2) PCF模塊檢查GRE報文頭部AlO鏈路的AlO GREKey值,通過該GREKey值確定GRE包的頭部在A8鏈路上傳輸所需填充的A8 GREKey值,并確定發(fā)送給對應的 接入網業(yè)務處理模塊地址及相應的A8鏈路。
其中,上述步驟1)和步驟2)為現有流程。
3) PCF模塊檢查GRE包的長度,若發(fā)現不滿足并包長度門限,則立即發(fā)送該 GRE包;否則,不立即發(fā)送該GRE小包(即小于并包長度門限的包),并啟動并包等 待定時器,在設定的并包等待定時器時延內等待后續(xù)同一個用戶的報文(通過報文中的 AlO GREKey值即可以判斷是否屬于同一個用戶)并判斷是否仍為GRE小包,在該定時 器時間內,如果連續(xù)接收到有同一用戶的多個GRE小包,則將多個小包按照并包個數門 限進行并包處理,即按照并包的報文格式,對報文進行封裝。若并包定時器超時或者并 包已達到并包個數門限,則將該處理后的GRE并包通過A8鏈路發(fā)送到AN。
二、接入網GRE報文業(yè)務處理模塊將底層轉發(fā)的并包報文進行解析,解包為多 個GRE小包后進行業(yè)務處理。
其中,解包處理的具體流程主要包括如下步驟1)接入網GRE報文業(yè)務處理模塊收到底層轉發(fā)的媒體面報文消息,處理GRE并包。
2)接入網GRE報文業(yè)務處理模塊解析GRE并包頭部信息,若并包標志位為 TRUE,則根據并包內指示的GRE小包長度依次解出多個GRE小包,并依次進行業(yè)務層 面處理;若并包標志位為FALSE,則直接將GRE報文進行業(yè)務處理。
為了便于闡述本發(fā)明,以下將結合附圖及具體實施例對本發(fā)明技術方案的實施 作進一步詳細描述。需要說明的是,在不沖突的情況下,本申請中的實施例及實施例中 的特征可以相互任意組合。
圖Ia示出了未進行并包處理的場景。如圖Ia所示,在未進行GRE并包情況 下,AN和PCF模塊之間通過4次底層報文轉發(fā),將PDSN側的4個GRE小包發(fā)送到AN 側。
圖Ib示出了在進行GRE并包情況下,AN側PCF模塊之間僅通過一次底層報文 轉發(fā),即將PDSN側的4個GRE小包以并包的方式發(fā)送到AN側的場景。
通過圖Ia和圖Ib的對比可見,在用戶發(fā)送大量GRE小包時,GRE并包可以大 大降低對AN側的系統(tǒng)資源在底層轉發(fā)上的占用。
圖&示出了當PCF模塊對PDSN側發(fā)送的GRE小包進行并包處理情況下的報 文的格式,如圖&中所示,GRE并包報文包括兩部分GRE并包的報頭,以及由若干 GRE小包構成的并包凈荷。
其中,GRE并包的包頭包含兩個域域M為GRE并包標志位,用于描述當前報文是否為由若干GRE小包并包處理后的 GRE并包;域TL為GRE并包總長度位,用于描述當前報文的總長度(含報文頭部),用于數據 長度校驗。
而對于每個GRE小包,并包凈荷內部的每一個GRE小包頭部增加了域BL (GRE并包總長度位),用于描述下一個GRE小包的長度,以便進行報文解析。
圖2b則示出了 PCF模塊未對PDSN側發(fā)送的GRE包進行并包處理情況下的報文 格式,此時,GRE包同樣包含兩部分報文頭部和一個GRE報文(含GRE頭部和GRE 凈荷),其中,報文頭部與上述一致,只是對于該情況下,凈荷部分的GRE包不包含BL 域,因為該類報文凈荷僅為一個GRE包。
圖3描述了本發(fā)明實施例中,在PDSN側通過AlO鏈路發(fā)送GRE小包情況下, RP鏈路的并包處理流程,如圖3所示,該流程具體步驟描述如下步驟101 PCF模塊接收到PDSN側發(fā)送的GRE報文步驟102 PCF模塊解析GRE頭部信息得到AlO GREKey,查找映射表得到對應的 A8 GREKey,以及GRE報文發(fā)送的接入網側的目的地址。
步驟103 PCF模塊判斷當前的GRE報文的長度是否大于GRE并包長度門限, 如果大于,則轉入非GRE小包處理流程,否則,轉入步驟104。
步驟104:當前GRE報文的長度小于GRE并包長度門限,將GRE報文緩存入對應的報文緩沖區(qū)中。
步驟105 檢查當前緩存的GRE小包是否已達到一個GRE并包所能容納的GRE 并包數門限,若為是,轉入步驟108,否則轉入步驟106。
步驟106:啟動并包等待定時器,保證GRE報文的傳輸時延得到控制。
本實施例中,每收到一個小包就會重新啟動并包定時器,在處理每一個小包時 按照步驟101-105完成后,到步驟106開始啟動定時器。
步驟107:并包定時器未超時,則繼續(xù)等待后續(xù)的前向GRE報文進行處理,轉 入101 ;若定時器超時,轉入步驟108。
步驟108 將緩沖區(qū)的多個GRE小包按照圖2所述報文格式合并構造成GRE并 包報文。
步驟109 將GRE并包報文通過A8鏈路發(fā)送給基站。
圖4描述了本發(fā)明實施例中,在PDSN側通過AlO鏈路發(fā)送非GRE小包情況 下,RP鏈路的處理流程,如圖4所示,該流程具體步驟描述如下步驟201 PCF模塊接收的當前GRE報文長度大于GRE并包長度門限。
步驟202: PCF模塊檢查對應緩沖區(qū)中是否緩存有GRE小包,若是,則轉入步 驟203,否則,轉入步驟205。
此處,由于GRE報文都是有序號的,需要保證報文能夠順序到達接入網設備, 如果在一個GRE小包存入緩沖區(qū)后面立即來到一個非GRE小包,為了保證連續(xù)性,會先 將之前存的GRE小包發(fā)走,再發(fā)后面的非GRE小包。本發(fā)明實際上主要針對大量連續(xù) 的GRE小包的情況下進行并包處理,這種情況對接入網設備的沖擊很大。
步驟203 對緩沖區(qū)中緩存的全部GRE小包進行合并構造成GRE并包報文。
步驟204 將GRE并包報文發(fā)送到對應的A8鏈路。
步驟205 將當前接收的非GRE小包發(fā)送到對應的A8鏈路。
圖5描述了本發(fā)明實施例中,AN側解GRE并包報文的流程,如圖5所示,該 流程具體步驟描述如下步驟301 AN收到GRE并包報文。
步驟302 解析GRE并包報文頭部信息,判斷當前報文是否包含多個GRE小 包,若是,轉入步驟303,否則,轉入步驟304。
步驟303 根據GRE小包頭部的長度信息,提取出GRE小包內容。
步驟304 對提取出的GRE小包凈荷進行業(yè)務層面處理。
步驟305:判斷GRE并包報文中的小包是否全部提取完成,若是,則結束GRE 并包報文處理,否則,轉入步驟303,繼續(xù)提取后續(xù)GRE小包的內容。
此外,本發(fā)明實施例中還提供了一種通用路由封裝報文的處理系統(tǒng),該系統(tǒng)主 要包括PCF模塊中的長度檢查模塊和并包處理模塊,其中所述長度檢查模塊用于,檢查從RP鏈路上接收到的GRE包的長度,判斷是否滿足并 包長度門限;所述并包處理模塊用于,根據所述長度檢查模塊的判斷結果,對滿足并包長度門限 的GRE報文進行并包處理后發(fā)送至接入網設備,并在并包報文中包含并包標志。
進一步地,所述并包處理模塊用于,根據所述長度檢查模塊的判斷結果,如果 接收到的GRE包的長度滿足所述并包長度門限,則將其緩存到緩沖區(qū),并將記錄的緩存 的GRE報文個數加1 ;判斷所述緩沖區(qū)中緩存的GRE報文個數是否達到并包個數門限,若達到所述并包個 數門限,則對緩存的所有GRE報文進行并包處理,并發(fā)送至所述接入網設備;若未達到 所述并包個數門限,則啟動并包等待定時器。
進一步地,所述并包處理模塊還用于,在啟動的所述并包等待定時器到期時, 對所述緩沖區(qū)中緩存的全部GRE報文進行并包處理。
進一步地,所述系統(tǒng)還包括接入網設備中的解包處理模塊,所述解包處理模塊用于,接收到包含所述并包標志的并包報文時,對所述并包報文 進行解析。
進一步地,所述并包處理模塊還用于,在對所述滿足并包長度門限的GRE報 文進行并包處理時,還在所述并包報文中包含并包總長度指示信息和小包總長度指示信 息;9所述解包處理模塊用于,根據所述并包報文中包含的所述并包總長度指示信息和小 包總長度指示信息,對所述并包報文進行解析。
進一步地,所述并包處理模塊還用于,根據所述長度檢查模塊的判斷結果,如 果接收到的GRE包的長度不滿足所述并包長度門限,則首先將所述緩沖區(qū)中緩存的GRE 報文進行并包處理并發(fā)送至所述接入網設備后,再將當前接收到的該GRE包發(fā)送至所述 接入網設備。
以上僅為本發(fā)明的優(yōu)選實施案例而已,并不用于限制本發(fā)明,本發(fā)明還可有其 他多種實施例,在不背離本發(fā)明精神及其實質的情況下,熟悉本領域的技術人員可根據 本發(fā)明做出各種相應的改變和變形,但這些相應的改變和變形都應屬于本發(fā)明所附的權 利要求的保護范圍。
顯然,本領域的技術人員應該明白,上述的本發(fā)明的各模塊或各步驟可以用通 用的計算裝置來實現,它們可以集中在單個的計算裝置上,或者分布在多個計算裝置所 組成的網絡上,可選地,它們可以用計算裝置可執(zhí)行的程序代碼來實現,從而,可以將 它們存儲在存儲裝置中由計算裝置來執(zhí)行,并且在某些情況下,可以以不同于此處的順 序執(zhí)行所示出或描述的步驟,或者將它們分別制作成各個集成電路模塊,或者將它們中 的多個模塊或步驟制作成單個集成電路模塊來實現。這樣,本發(fā)明不限制于任何特定的 硬件和軟件結合。
權利要求
1.一種通用路由封裝報文的處理方法,其特征在于,包括分組控制功能(PCF)模塊檢查從無線分組(RP)鏈路上接收到的通用路由封裝 (GRE)包的長度,對滿足并包長度門限的GRE報文進行并包處理后發(fā)送至接入網設 備,并在并包報文中包含并包標志。
2.如權利要求1所述的方法,其特征在于,所述PCF模塊對所述滿足并包長度門限 的GRE報文進行并包處理,具體包括所述PCF模塊當前接收到的GRE報文滿足所述并包長度門限時,將所述GRE報文 緩存到緩沖區(qū),并將記錄的緩存的GRE報文個數加1 ;所述PCF模塊判斷所述緩沖區(qū)中緩存的GRE報文個數是否達到并包個數門限,若達 到所述并包個數門限,則對緩存的所有GRE報文進行并包處理,并發(fā)送至所述接入網設 備;若未達到所述并包個數門限,則啟動并包等待定時器。
3.如權利要求2所述的方法,其特征在于,所述PCF模塊在啟動的所述并包等待定時器到期時,對所述緩沖區(qū)中緩存的全部 GRE報文進行并包處理。
4.如權利要求1、2或3所述的方法,其特征在于,所述方法還包括所述接入網設 備接收到包含所述并包標志的并包報文時,對所述并包報文進行解析。
5.如權利要求4所述的方法,其特征在于,所述PCF模塊在對所述滿足并包長度門限的GRE報文進行并包處理時,還在所述并 包報文中包含并包總長度指示信息和小包總長度指示信息;所述接入網設備根據所述并包報文中包含的所述并包總長度指示信息和小包總長度 指示信息,對所述并包報文進行解析。
6.如權利要求2或3所述的方法,其特征在于,如果所述PCF模塊接收到的GRE包的長度不滿足所述并包長度門限,則首先將所述 緩沖區(qū)中緩存的GRE報文進行并包處理并發(fā)送至所述接入網設備后,再將當前接收到的 該GRE包發(fā)送至所述接入網設備。
7.—種通用路由封裝報文的處理系統(tǒng),其特征在于,所述系統(tǒng)包括PCF模塊中的長 度檢查模塊和并包處理模塊,其中所述長度檢查模塊用于,檢查從RP鏈路上接收到的GRE包的長度,判斷是否滿足并 包長度門限;所述并包處理模塊用于,根據所述長度檢查模塊的判斷結果,對滿足并包長度門限 的GRE報文進行并包處理后發(fā)送至接入網設備,并在并包報文中包含并包標志。
8.如權利要求7所述的系統(tǒng),其特征在于,所述并包處理模塊用于,根據所述長度檢查模塊的判斷結果,如果接收到的GRE包 的長度滿足所述并包長度門限,則將其緩存到緩沖區(qū),并將記錄的緩存的GRE報文個數 加1 ;判斷所述緩沖區(qū)中緩存的GRE報文個數是否達到并包個數門限,若達到所述并包個 數門限,則對緩存的所有GRE報文進行并包處理,并發(fā)送至所述接入網設備;若未達到 所述并包個數門限,則啟動并包等待定時器。
9.如權利要求8所述的系統(tǒng),其特征在于,所述并包處理模塊還用于,在啟動的所述并包等待定時器到期時,對所述緩沖區(qū)中 緩存的全部GRE報文進行并包處理。
10.、如權利要求7、8或9所述的系統(tǒng),其特征在于,所述系統(tǒng)還包括接入網設備中 的解包處理模塊,所述解包處理模塊用于,接收到包含所述并包標志的并包報文時,對所述并包報文 進行解析。
11.如權利要求10所述的系統(tǒng),其特征在于,所述并包處理模塊還用于,在對所述滿足并包長度門限的GRE報文進行并包處理 時,還在所述并包報文中包含并包總長度指示信息和小包總長度指示信息;所述解包處理模塊用于,根據所述并包報文中包含的所述并包總長度指示信息和小 包總長度指示信息,對所述并包報文進行解析。
12.如權利要求8或9所述的系統(tǒng),其特征在于,所述并包處理模塊還用于,根據所述長度檢查模塊的判斷結果,如果接收到的GRE 包的長度不滿足所述并包長度門限,則首先將所述緩沖區(qū)中緩存的GRE報文進行并包處 理并發(fā)送至所述接入網設備后,再將當前接收到的該GRE包發(fā)送至所述接入網設備。
全文摘要
本發(fā)明公開了一種通用路由封裝報文的處理方法及系統(tǒng),PCF模塊檢查從RP鏈路上接收到的GRE包的長度,對滿足并包長度門限的GRE報文進行并包處理后發(fā)送至接入網設備,并在并包報文中包含并包標志;進一步地,接入網設備對接收到的包含并包標志的并包報文進行解析。采用本發(fā)明,在用戶發(fā)送大量GRE小包時,通過GRE并包/解包處理,提升了接入網對RP鏈路數據的處理能力,大大降低了對AN側的系統(tǒng)資源在底層轉發(fā)上的占用。
文檔編號H04W28/10GK102026289SQ20101060052
公開日2011年4月20日 申請日期2010年12月22日 優(yōu)先權日2010年12月22日
發(fā)明者佟志新, 劉亮, 唐靈靈, 喻磊, 王躍, 程瀟 申請人:中興通訊股份有限公司