两个人的电影免费视频_国产精品久久久久久久久成人_97视频在线观看播放_久久这里只有精品777_亚洲熟女少妇二三区_4438x8成人网亚洲av_内谢国产内射夫妻免费视频_人妻精品久久久久中国字幕

利用累加器提升圖像品質(zhì)的圖像處理裝置及相關(guān)方法

文檔序號:7959116閱讀:139來源:國知局
專利名稱:利用累加器提升圖像品質(zhì)的圖像處理裝置及相關(guān)方法
技術(shù)領(lǐng)域
本發(fā)明涉及一種提升圖像品質(zhì)的圖像處理裝置及其相關(guān)方法,特別涉及一種利用進(jìn)位保留累加器來提升圖像品質(zhì)的圖像處理裝置及其相關(guān)方法。
背景技術(shù)
對于數(shù)字相機(jī)、數(shù)字?jǐn)z影機(jī)或液晶顯示器而言,為了增加色彩的鮮明度及圖像的穩(wěn)定度,我們需要統(tǒng)計(jì)原始圖像的計(jì)量信息,以作為調(diào)整的依據(jù)。這些計(jì)量信息可以統(tǒng)計(jì)出整張圖片的信息愈多愈好,但若要統(tǒng)計(jì)整張圖片的信息,則會面臨到時鐘速度不夠的問題?,F(xiàn)有技術(shù)的解決方式是,將一圖像劃分成多個框框,僅計(jì)算該框框的特征值,在下一次再去計(jì)算另一個框框,這對于靜態(tài)的圖像有效,但對動態(tài)的數(shù)字?jǐn)z影機(jī)或液晶顯示器而言,則必須尋求新的解決方式。
CRT及LCD顯示器的工作原理都是由水平同步信號與垂直同步信號來產(chǎn)生一個完整的畫面控制,外界可在適當(dāng)時間點(diǎn)產(chǎn)生圖像信號,即可在屏幕上產(chǎn)生圖像。在一圖像中,每一個圖框都由電子槍的掃描線畫出來,當(dāng)電子槍在掃描完一條掃描線后必需回返,因此在圖像處理裝置里必需包含告訴電子槍返馳的信號,此信號即為水平同步信號(Horizontal SynchronizationSignal,Hsync);同樣地,在掃描完一個圖場之后,圖像處理裝置會發(fā)出一垂直同步信號(Vertical Synchronization Signal,Vsync)使電子槍作垂直返馳的動作。
請參考圖1。圖1為現(xiàn)有技術(shù)一圖像處理裝置處理計(jì)量信息的示意圖。當(dāng)電子槍在掃描完一條掃描線時,該圖像處理裝置會發(fā)出一水平同步信號Hsync(Hsync為低電平),在掃描完一個圖場之后,該圖像處理裝置會發(fā)出一垂直同步信號Vsync(Vsync為低電平)。時鐘CLK是一周期為T的信號,在掃描一條掃描線的時間里(Hsync為高電平),該圖像處理裝置會在每個周期T進(jìn)行一次進(jìn)位傳遞加法(Carry-pass Adding,CPA),即對計(jì)量信息進(jìn)行完整的加法運(yùn)算,包含產(chǎn)生一總和(Sum)與一進(jìn)位輸出(Carry Out)。在下一個周期T的時候,該圖像處理裝置會再進(jìn)行一次完整的進(jìn)位傳遞加法運(yùn)算。
請參考圖2。圖2為一進(jìn)位傳遞加法器22的示意圖。進(jìn)位傳遞加法器22包含三個輸入端,第一輸入端222是用來接收一被加數(shù)A1,第二輸入端224是用來輸入前一級的總和輸入Sin,第三輸入端226是用來輸入前一級的進(jìn)位輸入Cin,進(jìn)位傳遞加法器22包含二輸出端,第一輸出端228是用來輸出一總和輸出Sout,第二輸出端229是用來輸出一進(jìn)位輸出Cout。進(jìn)位傳遞加法器22是用來對三個輸入端所輸入的數(shù)值進(jìn)行加法運(yùn)算,總和輸出Sout的邏輯運(yùn)算為Sout=A1ΛSinΛCin,即對三個輸入數(shù)值進(jìn)行反或邏輯運(yùn)算。進(jìn)位輸出Cout的邏輯運(yùn)算為Cout=A1Sin|A1Cin|SinCin,先將三個輸入數(shù)值兩兩進(jìn)行及邏輯運(yùn)算,最后再進(jìn)行一次或邏輯運(yùn)算。
由于現(xiàn)有技術(shù)中該圖像處理裝置必須在每個周期T進(jìn)行一次完整的加法運(yùn)算,即對計(jì)量信息進(jìn)行進(jìn)位的加法,需要花費(fèi)很多的時間,以目前的時鐘速度而言,能夠處理的計(jì)量信息太少,因此必須將一圖像劃分成多個框框,以多個框框?yàn)閱挝环謩e進(jìn)行計(jì)量信息的加法運(yùn)算,分別對該些框框做圖像調(diào)整,但此種做法會導(dǎo)致圖像的品質(zhì)不佳。如果要產(chǎn)生圖像品質(zhì)較好的圖像,則必須將整張圖像完整的進(jìn)行計(jì)量信息的進(jìn)位加法,而非將圖像劃分成多個框框分別去計(jì)算并進(jìn)行圖像調(diào)整,如此雖可得到較好的圖像品質(zhì)但相對的必需使用較長運(yùn)算時間,因此如何提升運(yùn)算處理速度及在有限的時間內(nèi)處理較多的運(yùn)算量,即變成提升圖像品質(zhì)的一項(xiàng)重要課題。

發(fā)明內(nèi)容
本發(fā)明是提供一種利用進(jìn)位保留累加器來提升圖像品質(zhì)的圖像處理裝置,該圖像處理裝置包含一調(diào)整器、一進(jìn)位保留累加器、一第一緩存器、一進(jìn)位傳遞加法器以及一中央處理器。調(diào)整器包含一第一輸入端,用來接收一組計(jì)量信息,一第二輸入端,耦接于中央處理器的輸出端,用來接收輸出信號,以及一輸出端,耦接于進(jìn)位保留累加器的第一輸入端,調(diào)整器根據(jù)輸出信號與該組計(jì)量信息進(jìn)行處理,產(chǎn)生一處理信號。進(jìn)位保留累加器包含一第一輸入端,耦接于調(diào)整器的輸出端,用以接收該處理信號,以及一第二輸入端,用來接收進(jìn)位保留累加器前一次輸出的結(jié)果,進(jìn)位保留累加器是用來對兩輸入端的信息執(zhí)行進(jìn)位保留加法。第一緩存器包含一輸入端,耦接于進(jìn)位保留累加器,以及一輸出端,耦接于進(jìn)位保留累加器的第二輸入端。進(jìn)位傳遞加法器,耦接于第一緩存器,用來對第一緩存器輸出的所有的進(jìn)位執(zhí)行加法運(yùn)算。中央處理器包含一輸入端,耦接于進(jìn)位傳遞加法器,以及一輸出端,耦接于調(diào)整器的第二輸入端,用來處理計(jì)算過后的計(jì)量信息,產(chǎn)生該輸出信號。
本發(fā)明提供一種利用進(jìn)位保留累加器來提升圖像品質(zhì)的圖像處理裝置,該圖像處理裝置包含一模/數(shù)轉(zhuǎn)換器、多個串聯(lián)的延遲器、一進(jìn)位保留累加器、一第一緩存器、一進(jìn)位傳遞加法器、一多路復(fù)用器、一控制器以及一中央處理器。模/數(shù)轉(zhuǎn)換器是用來將接收的數(shù)據(jù)轉(zhuǎn)換成數(shù)字?jǐn)?shù)據(jù)。多個串聯(lián)的延遲器耦接于模/數(shù)轉(zhuǎn)換器,每一個延遲器是用來延緩一預(yù)定時鐘周期。多路復(fù)用器是耦接于多個延遲器及中央處理器,多路復(fù)用器具有一控制端,多路復(fù)用器是用來根據(jù)控制端所接收的一輸出信號產(chǎn)生對模/數(shù)轉(zhuǎn)換器輸出的數(shù)字?jǐn)?shù)據(jù)進(jìn)行取樣的一取樣信號??刂破黢罱佑谀?數(shù)轉(zhuǎn)換器、多路復(fù)用器及進(jìn)位保留累加器,控制器根據(jù)取樣信號對數(shù)字?jǐn)?shù)據(jù)進(jìn)行取樣,以產(chǎn)生一處理信號。進(jìn)位保留累加器包含一第一輸入端耦接于控制器,用以接收處理信號,以及一第二輸入端,用來接收進(jìn)位保留累加器前一次輸出的結(jié)果。第一緩存器包含一輸入端耦接于進(jìn)位保留累加器,以及一輸出端,耦接于進(jìn)位保留累加器的第二輸入端。進(jìn)位傳遞加法器耦接于第一緩存器,用來對第一緩存器輸出的所有的進(jìn)位執(zhí)行加法運(yùn)算。中央處理器包含一輸入端,耦接于進(jìn)位傳遞加法器,以及一輸出端,耦接于多路復(fù)用器的控制端,用來處理計(jì)算過后的計(jì)量信息,產(chǎn)生該輸出信號。
本發(fā)明提供一種利用進(jìn)位保留累加法來提升圖像品質(zhì)的方法,該方法包含在一預(yù)定時鐘周期內(nèi)對一個像素的計(jì)量信息進(jìn)行一次進(jìn)位保留累加法運(yùn)算;以及在垂直同步信號有效時,將進(jìn)行進(jìn)位保留加法運(yùn)算產(chǎn)生的進(jìn)位進(jìn)行一次進(jìn)位傳遞加法運(yùn)算。


圖1為現(xiàn)有技術(shù)一圖像處理裝置處理計(jì)量信息的示意圖。
圖2為一進(jìn)位傳遞加法器的示意圖。
圖3為本發(fā)明一圖像處理裝置處理計(jì)量信息的示意圖。
圖4為本發(fā)明運(yùn)用一進(jìn)位保留累加器的電路的示意圖。
圖5為一進(jìn)位保留累加器的示意圖。
圖6為本發(fā)明一圖像處理裝置的示意圖。
圖7為本發(fā)明另一圖像處理裝置的示意圖。
附圖符號說明Vsync 垂直同步信號 Hsync平行同步信號CLK、CLK1時鐘 T、T1周期Sin 總和輸入 Cin 進(jìn)位輸入Sout、SUM 總和輸出 Cout 進(jìn)位輸出226、426 第三輸入端A1、Ai被加數(shù)228、428、446 第一輸出端229、429、448 第二輸出端40電路 44 D型觸發(fā)器48移位器FA全加器U0~(n-1)、V0~(n-1)、W0~(n-1)輸入數(shù)值S0~Sn-1總和輸出C0~Cn-1進(jìn)位輸出60、70圖像處理裝置 62 調(diào)整器42、64、50進(jìn)位保留累加器66 第一緩存器22、46、68進(jìn)位傳遞加法器67 第二緩存器69中央處理器222、422、442、462、622、642 第一輸入端224、424、444、464、624、644 第二輸入端662、682、672、692、482 輸入端626、646、664、684、674、694、484、764 輸出端72模/數(shù)轉(zhuǎn)換器 DL1~DLn延遲器74多路復(fù)用器744 控制端76控制器具體實(shí)施方式
請參考圖3。圖3為本發(fā)明一圖像處理裝置處理計(jì)量信息的示意圖。當(dāng)電子槍在掃描完一條掃描線時,該圖像處理裝置會發(fā)出一水平同步信號Hsync(Hsync為低電平),在掃描完一個圖場之后,該圖像處理裝置會發(fā)出一垂直同步信號Vsync(Vsync為低電平)。時鐘CLK1是一周期為T1的信號,在掃描一條掃描線的時間里(Hsync為高電平),該圖像處理裝置會在每個周期T1進(jìn)行一次進(jìn)位保留加法(Carry-save Adding,CSA),產(chǎn)生一總和與一進(jìn)位輸出,在下一個周期T1的時候,該圖像處理裝置會再進(jìn)行一次進(jìn)位保留加法,但不會將前一級的進(jìn)位輸入相加,在垂直同步信號Vsync為低電平時,才會將每一級產(chǎn)生的進(jìn)位輸出作一次完整的加法運(yùn)算。如圖3所示,利用一般現(xiàn)有技術(shù)中CPA的進(jìn)位時間可以讓本發(fā)明使用的進(jìn)位保留加法在此段時間內(nèi)計(jì)算相較以往更多的計(jì)量信息,因此本發(fā)明的圖像處理裝置和現(xiàn)有技術(shù)中所使用的方法相較,在相同的時間內(nèi),本發(fā)明的圖像處理裝置將可處理更多的計(jì)量信息。
請參考圖4。圖4為本發(fā)明運(yùn)用一進(jìn)位保留累加器的電路40的示意圖。電路40包含一進(jìn)位保留累加器42、一D型觸發(fā)器44、一進(jìn)位傳遞加法器46以及一移位器48。進(jìn)位保留累加器42包含三個輸入端,第一輸入端422是用來接收一被加數(shù)Ai,第二輸入端424是耦接于D型觸發(fā)器44的第二輸出端448,第三輸入端426是耦接于D型觸發(fā)器44的第一輸出端446,進(jìn)位保留累加器42包含二輸出端,第一輸出端428是用來產(chǎn)生一總和輸出S,第二輸出端429是用來產(chǎn)生一進(jìn)位輸出C。移位器48的輸入端482是耦接于進(jìn)位保留累加器42的第二輸出端429,移位器48將進(jìn)位輸出C乘以兩倍,亦即在進(jìn)位輸出C的后面補(bǔ)一個0的位。D型觸發(fā)器44的第一輸入端442是耦接于進(jìn)位保留累加器42的第一輸出端428,D型觸發(fā)器44的第二輸入端444是耦接于移位器48的輸出端484,時鐘CLK1為一周期為T1的信號,每經(jīng)過一個周期T1,D型觸發(fā)器44才會將結(jié)果送至輸出端。進(jìn)位傳遞加法器46包含兩輸入端,第一輸入端462是耦接于D型觸發(fā)器44的第一輸出端446,第二輸入端464是耦接于D型觸發(fā)器44的第二輸出端448,進(jìn)位傳遞加法器46是用來對兩輸入端所接收的數(shù)值相加,并產(chǎn)生一總和輸出SUM。
請參考圖5。圖5為一進(jìn)位保留累加器50的示意圖。進(jìn)位保留累加器50是n位的加法器,其包含n個全加器FA,每一個全加器FA包含三個輸入端,分別用來接收Ui、Vi、Wi,每一個全加器FA是對三個輸入端所輸入的數(shù)值進(jìn)行加法運(yùn)算,總和輸出S0~Sn-1的邏輯運(yùn)算為Si=UiΛViΛWi,即對三個輸入數(shù)值進(jìn)行反或邏輯運(yùn)算;進(jìn)位輸出C0~Cn-1的邏輯運(yùn)算為Ci=UiVi|ViWi|UiWi,先將三個輸入數(shù)值兩兩進(jìn)行及邏輯運(yùn)算,最后再進(jìn)行一次或邏輯運(yùn)算,其中,i=0~(n-1)。
請參考圖6。圖6為本發(fā)明一圖像處理裝置60的示意圖。圖像處理裝置60包含一調(diào)整器62、一進(jìn)位保留累加器64、一第一緩存器66、一進(jìn)位傳遞加法器68、一第二緩存器67以及一中央處理器69。調(diào)整器62包含一第一輸入端622用來接收一組圖像計(jì)量信息,以及一第二輸入端624,耦接于中央處理器69的輸出端694,用來接收一輸出信號,調(diào)整器根據(jù)該輸出信號與該組計(jì)量信息進(jìn)行處理,產(chǎn)生一處理信號。進(jìn)位保留累加器64包含一第一輸入端642,耦接于調(diào)整器62的輸出端626,用以接收該處理信號,以及一第二輸入端644,用來接收進(jìn)位保留累加器64前一次輸出的結(jié)果,進(jìn)位保留累加器64是用來對兩輸入端642、644的信息執(zhí)行進(jìn)位保留加法。第一緩存器66包含一輸入端662以及一輸出端664,輸入端662是耦接于進(jìn)位保留累加器64的輸出端646,輸出端664是耦接于進(jìn)位保留累加器64的第二輸入端644。進(jìn)位傳遞加法器68的輸入端682是耦接于第一緩存器66的輸出端664,用來對第一緩存器66輸出的所有的進(jìn)位執(zhí)行加法運(yùn)算。每經(jīng)過一個時鐘CLK1的周期T1時,第一緩存器66才會進(jìn)行一次加法運(yùn)算,將結(jié)果藉由輸出端664輸出。第二緩存器67包含一第一輸入端672以及一輸出端674,第一輸入端672是耦接于進(jìn)位傳遞加法器68的輸出端684,輸出端674是耦接于中央處理器69的輸入端692。當(dāng)垂直同步信號Vsync為低電平時,第二緩存器67才會將結(jié)果輸出至輸出端674。中央處理器69包含一輸入端692以及一輸出端694,輸入端692是耦接于第二緩存器67的輸出端674,輸出端694是耦接于調(diào)整器62的第二輸入端624,用來處理計(jì)算過后的計(jì)量信息,產(chǎn)生該輸出信號。其中,圖像處理裝置60是數(shù)字相機(jī)或數(shù)字?jǐn)z影機(jī)。對于數(shù)字相機(jī)或數(shù)字?jǐn)z影機(jī)而言,增強(qiáng)品質(zhì)的圖像計(jì)量信息可包含執(zhí)行自動白平衡、自動對焦及自動曝光所需的色度信息、梯度信息以及亮度信息等信息。
請參考圖7。圖7為本發(fā)明另一圖像處理裝置70的示意圖。圖像處理裝置70包含一模/數(shù)轉(zhuǎn)換器72、多個串聯(lián)的延遲器DL1-DLn、一進(jìn)位保留累加器64、一第一緩存器66、一進(jìn)位傳遞加法器68、第二緩存器67、一多路復(fù)用器74、一控制器76以及一中央處理器69。模/數(shù)轉(zhuǎn)換器72是用來將接收的模擬輸入信號轉(zhuǎn)換成數(shù)字?jǐn)?shù)據(jù)。該多個串聯(lián)的延遲器DL1-DLn耦接于模/數(shù)轉(zhuǎn)換器72,每一個延遲器是用來延緩一預(yù)定時鐘周期。例如,當(dāng)總共有15個串聯(lián)的延遲器時,則每一個延遲器所延遲的該預(yù)定時鐘周期為1/16個時鐘周期,因此控制串聯(lián)的延遲器個數(shù)的多寡,可控制每一個延遲器是用來延緩的預(yù)定時鐘周期,再藉由該些延遲器即可進(jìn)一步對時鐘周期進(jìn)行相位延遲,此種相位延遲技術(shù)為一般所習(xí)知,在此不再贅述。
多路復(fù)用器74是耦接于該多個延遲器DL1-DLn及中央處理器69,多路復(fù)用器74具有一控制端744,多路復(fù)用器74是用來根據(jù)控制端744所接收的一輸出信號產(chǎn)生對模/數(shù)轉(zhuǎn)換器72輸出的數(shù)字?jǐn)?shù)據(jù)進(jìn)行取樣的取樣信號??刂破?6是耦接于模/數(shù)轉(zhuǎn)換器72、多路復(fù)用器74及進(jìn)位保留累加器64,控制器76根據(jù)取樣信號對數(shù)字?jǐn)?shù)據(jù)進(jìn)行取樣,以產(chǎn)生處理信號。控制器100耦接于模/數(shù)轉(zhuǎn)換器72、多路復(fù)用器74及進(jìn)位保留累加器64,控制器100根據(jù)取樣信號對數(shù)字?jǐn)?shù)據(jù)進(jìn)行取樣,以產(chǎn)生處理信號。進(jìn)位保留累加器64包含一第一輸入端642,耦接于該控制器76的輸出端764,用以接收該處理信號,以及一第二輸入端644,用來接收進(jìn)位保留累加器64前一次輸出的結(jié)果,進(jìn)位保留累加器64是用來對兩輸入端642、644的信息執(zhí)行進(jìn)位保留加法。第一緩存器66、進(jìn)位傳遞加法器68及第二緩存器67與圖6所提到的第一緩存器66、進(jìn)位傳遞加法器68及第二緩存器67完全相同。中央處理器69包含一輸入端692以及一輸出端694,分別耦接于第二緩存器67的輸出端674及多路復(fù)用器74的控制端744,用來處理計(jì)算過后的計(jì)量信息,產(chǎn)生該輸出信號。其中,圖像處理裝置70是一液晶顯示裝置。對于液晶顯示裝置而言,計(jì)量信息可包含梯度信息,藉由計(jì)算像素與像素的梯度信息來調(diào)整圖像,可使液晶顯示裝置輸出的圖像擁有較好的圖像品質(zhì)。
以上所述的實(shí)施例僅用來說明本發(fā)明,并不局限本發(fā)明的范疇。文中所提到的圖像處理裝置60、70并不局限于數(shù)字相機(jī)、數(shù)字?jǐn)z影機(jī)或液晶顯示裝置,亦可以為其它的圖像裝置。通過本發(fā)明可以增進(jìn)計(jì)算計(jì)量信息的速度,其中增強(qiáng)品質(zhì)的圖像計(jì)量信息不局限于執(zhí)行自動白平衡、自動對焦及自動曝光所需的色度信息、梯度信息及亮度信息等信息,任何其它計(jì)量信息皆屬于本發(fā)明的范疇。
由上可知,本發(fā)明提供一種利用進(jìn)位保留累加器來提升圖像品質(zhì)的方法,在一預(yù)定時鐘周期內(nèi)對一個像素的計(jì)量信息進(jìn)行一次進(jìn)位保留加法運(yùn)算,然后再在垂直同步信號有效時,將進(jìn)行進(jìn)位保留加法運(yùn)算產(chǎn)生的進(jìn)位進(jìn)行一次進(jìn)位傳遞加法運(yùn)算。如此一來,本發(fā)明藉由節(jié)省進(jìn)位的時間,可以處理數(shù)十倍甚至數(shù)百倍的計(jì)量數(shù)據(jù),對于圖像品質(zhì)的提升大大有助益。
以上所述僅為本發(fā)明的較佳實(shí)施例,凡依本發(fā)明申請專利范圍所做的均等變化與修飾,皆應(yīng)屬本發(fā)明的涵蓋范圍。
權(quán)利要求
1.一種利用進(jìn)位保留累加器來提升圖像品質(zhì)的圖像處理裝置,包含有一進(jìn)位保留累加器,其包含一第一輸入端,用以接收一處理信號,以及一第二輸入端,用來接收該進(jìn)位保留累加器前一次輸出的結(jié)果,該進(jìn)位保留累加器是用來對兩輸入端的信息執(zhí)行進(jìn)位保留加法;一第一緩存器,其包含一輸入端,耦接于該進(jìn)位保留累加器,以及一輸出端,耦接于該進(jìn)位保留累加器的該第二輸入端;一進(jìn)位傳遞加法器,耦接于該第一緩存器,用來對該第一緩存器輸出的所有的進(jìn)位執(zhí)行加法運(yùn)算;以及一中央處理器,其包含一輸入端,耦接于該進(jìn)位傳遞加法器,以及一輸出端,用來處理計(jì)算過后的計(jì)量信息,以產(chǎn)生一輸出信號。
2.如權(quán)利要求1所述的圖像處理裝置,其另包含一調(diào)整器,該調(diào)整器包含一第一輸入端,用來接收一組計(jì)量信息,一第二輸入端,耦接于該中央處理器的輸出端,用來接收該輸出信號,以及一輸出端,耦接于該進(jìn)位保留累加器的第一輸入端,該調(diào)整器根據(jù)該輸出信號與該組計(jì)量信息進(jìn)行處理,產(chǎn)生該處理信號。
3.如權(quán)利要求2所述的圖像處理裝置,其是一數(shù)字相機(jī)。
4.如權(quán)利要求2所述的圖像處理裝置,其是一數(shù)字?jǐn)z影機(jī)。
5.如權(quán)利要求1所述的圖像處理裝置,其另包含一第二緩存器,該第二緩存器包含一第一輸入端,耦接于該進(jìn)位傳遞加法器,以及一輸出端,耦接于該中央處理器。
6.如權(quán)利要求1所述的圖像處理裝置,其中,該組計(jì)量信息可為一圖像像素的一亮度信息、一梯度信息或一色度信息。
7.如權(quán)利要求1所述的圖像處理裝置,其另包含一模/數(shù)轉(zhuǎn)換器,用來將接收的數(shù)據(jù)轉(zhuǎn)換成數(shù)字?jǐn)?shù)據(jù);多個串聯(lián)的延遲器,耦接于該模/數(shù)轉(zhuǎn)換器,每一個延遲器是用來延緩一預(yù)定時鐘周期;一多路復(fù)用器,耦接于該多個延遲器及該中央處理器,該多路復(fù)用器是用來根據(jù)該輸出信號產(chǎn)生一取樣信號;以及一控制器,耦接于該模/數(shù)轉(zhuǎn)換器、該多路復(fù)用器及該進(jìn)位保留累加器,該控制器根據(jù)該取樣信號對該數(shù)字?jǐn)?shù)據(jù)進(jìn)行取樣,以產(chǎn)生該處理信號。
8.如權(quán)利要求7所述的圖像處理裝置,其是一液晶顯示裝置。
9.一種利用進(jìn)位保留累加法來提升圖像品質(zhì)的方法,包含有在一預(yù)定時鐘周期內(nèi)對一個像素的計(jì)量信息進(jìn)行一次進(jìn)位保留累加法運(yùn)算;以及在垂直同步信號有效時,將進(jìn)行進(jìn)位保留加法運(yùn)算產(chǎn)生的進(jìn)位進(jìn)行一次進(jìn)位傳遞加法運(yùn)算。
10.如權(quán)利要求9所述的方法,其另包含處理計(jì)算過后的計(jì)量信息。
11.如權(quán)利要求10所述的方法,其中,處理計(jì)算過后的計(jì)量信息是對該計(jì)算過后的計(jì)量信息進(jìn)行一圖像白平衡處理、一圖像對焦處理或一圖像曝光處理。
12.如權(quán)利要求9所述的方法,其中,該計(jì)量信息可為該像素的一亮度信息、一梯度信息或一色度信息。
全文摘要
圖像處理裝置包含一進(jìn)位保留累加器、一第一緩存器、一進(jìn)位傳遞加法器以及一中央處理器。該進(jìn)位保留累加器包含一第一輸入端,用以接收一處理信號,以及一第二輸入端。該第一緩存器包含一輸入端,耦接于該進(jìn)位保留累加器,以及一輸出端,耦接于該進(jìn)位保留累加器的第二輸入端。該進(jìn)位傳遞加法器,耦接于該第一緩存器。該中央處理器包含一輸入端,耦接于該進(jìn)位傳遞加法器,以及一輸出端,該中央處理器用以產(chǎn)生一輸出信號。
文檔編號H04N1/46GK101043576SQ20061006820
公開日2007年9月26日 申請日期2006年3月20日 優(yōu)先權(quán)日2006年3月20日
發(fā)明者簡弘倫 申請人:普誠科技股份有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
1
陕西省| 上林县| 垫江县| 读书| 东阿县| 连南| 顺义区| 姚安县| 育儿| 睢宁县| 芦溪县| 集安市| 南平市| 桃园县| 财经| 乾安县| 樟树市| 安图县| 措勤县| 汝阳县| 庄浪县| 福海县| 苏州市| 象山县| 祁连县| 肥西县| 临沭县| 沁阳市| 盘山县| 香港| 阿图什市| 灌云县| 丰镇市| 滁州市| 钟祥市| 镇坪县| 高邑县| 九龙城区| 鄂尔多斯市| 普陀区| 麻阳|