C5,以及正極與差分放大器Ul的輸出端相連接、負(fù)極與鎖相環(huán)電路相連接的極性電容C6組成;所述差分放大器U2的反相端同時(shí)與糾偏芯片M2的SST管腳以及極性電容C4的正極相連接、輸出端則與脈沖放大觸發(fā)電路相連接,差分放大器Ul的反相端與糾偏芯片M2的OLP管腳相連接、正相端與二極管Dl的N極相連接。為了更好的實(shí)施本發(fā)明,該糾偏芯片M2優(yōu)先采用BIT3102集成電路來實(shí)現(xiàn)。
[0022]鎖相環(huán)電路由三極管VT3,三極管VT4,三極管VT5,正極與脈沖放大觸發(fā)電路相連接、負(fù)極與三極管VT3的基極相連接的極性電容C7,一端與三極管VT3的集電極相連接、另一端經(jīng)電阻R9和電阻Rll后與三極管VT3的集電極相連接的電阻R10,負(fù)極經(jīng)電阻R13和電阻R12后與三極管VT4的集電極相連接、正極與三極管VT3的發(fā)射極相連接的極性電容CS,以及負(fù)極經(jīng)電阻R15和電阻R14后與其正極相連接的極性電容C9組成。所述三極管VT5的集電極與極性電容C9的負(fù)極相連接、發(fā)射極與三極管VT4的發(fā)射極相連接、基極與極性電容C8的負(fù)極相連接,三極管VT4的基極與極性電容C9的正極相連接、發(fā)射極與三極管VT3的集電極相連接,電阻RlO和電阻R9的連接點(diǎn)與極性電容C7的負(fù)極相連接,電阻R15和電阻R14的連接點(diǎn)與電阻R13和電阻R12的連接點(diǎn)、以及電阻Rll和電阻R9的連接點(diǎn)相連接的同時(shí)還與極性電容C6的負(fù)極相連接。通過鎖相環(huán)電路可以使傳感器的頻率范圍更廣、更穩(wěn)定。
[0023]脈沖放大觸發(fā)電路則為本發(fā)明的重點(diǎn)所在,如圖2所示,其由放大芯片M3,或非門Al,觸發(fā)芯片M4,電阻R16,電阻R17,極性電容C10,極性電容Cll以及二極管D2組成。
[0024]其中,電阻R16串接在放大芯片M3的D管腳和SD管腳之間,二極管D2的P極與放大芯片M3的CD管腳相連接、其N極則經(jīng)極性電容ClO后與觸發(fā)芯片M4的IN管腳相連接,電阻R17的一端與或非門Al的輸出端相連接、其另一端則與觸發(fā)芯片M4的CON管腳相連接,極性電容Cll的負(fù)極分別與觸發(fā)芯片M4的HOLD管腳和CAP管腳相連接、其正極接地。所述放大芯片M3的CLK管腳與糾偏電路相連接、其Q2管腳則與或非門Al的負(fù)極相連接、其Ql管腳則與或非門Al的正極相連接。所述或非門Al的負(fù)極與二極管D2的N極相連接。所述觸發(fā)芯片M4的REF管腳接地、其OUT管腳則與鎖相環(huán)電路相連接。當(dāng)脈沖輸入進(jìn)來后,經(jīng)放大芯片M3的放大處理后再由觸發(fā)芯片M4進(jìn)行觸發(fā),該極性電容Cll為高次濾波電容,其可以防止電路出現(xiàn)誤觸發(fā)現(xiàn)像,從而提高本發(fā)明的檢測(cè)精度。為了更好的實(shí)施本發(fā)明,該放大芯片M3優(yōu)選為74LS74集成電路,而觸發(fā)芯片M4則優(yōu)先采用LF398集成電路來實(shí)現(xiàn)。
[0025]如上所述,便可以很好的實(shí)現(xiàn)本發(fā)明。
【主權(quán)項(xiàng)】
1.一種基于脈沖放大觸發(fā)電路的鎖相式節(jié)能脈沖檢測(cè)傳感器,其由信號(hào)采集模塊,與信號(hào)采集模塊相連接的脈沖檢測(cè)電路,與脈沖檢測(cè)電路相連接的糾偏電路,以及與糾偏電路相連接的鎖相環(huán)電路組成;其特征在于:在糾偏電路和鎖相環(huán)電路之間還連接有脈沖放大觸發(fā)電路;所述的脈沖放大觸發(fā)電路由放大芯片M3,或非門Al,觸發(fā)芯片M4,串接在放大芯片M3的D管腳和SD管腳之間的電阻R16,P極與放大芯片M3的⑶管腳相連接、N極則經(jīng)極性電容ClO后與觸發(fā)芯片M4的IN管腳相連接的二極管D2,一端與或非門Al的輸出端相連接、另一端則與觸發(fā)芯片M4的CON管腳相連接的電阻R17,以及負(fù)極分別與觸發(fā)芯片M4的HOLD管腳和CAP管腳相連接、正極接地的極性電容Cll組成;所述放大芯片M3的CLK管腳與糾偏電路相連接、其Q2管腳則與或非門Al的負(fù)極相連接、其Ql管腳則與或非門Al的正極相連接;所述或非門Al的負(fù)極與二極管D2的N極相連接;所述觸發(fā)芯片M4的REF管腳接地、其OUT管腳則與鎖相環(huán)電路相連接。
2.根據(jù)權(quán)利要求1所述的一種基于脈沖放大觸發(fā)電路的鎖相式節(jié)能脈沖檢測(cè)傳感器,其特征在于:所述的鎖相環(huán)電路由三極管VT3,三極管VT4,三極管VT5,正極與觸發(fā)芯片M4的OUT管腳相連接、負(fù)極與三極管VT3的基極相連接的極性電容C7,一端與三極管VT3的集電極相連接、另一端經(jīng)電阻R9和電阻Rll后與三極管VT3的集電極相連接的電阻R10,負(fù)極經(jīng)電阻R13和電阻R12后與三極管VT4的集電極相連接、正極則與三極管VT3的發(fā)射極相連接的極性電容CS,以及負(fù)極經(jīng)電阻R15和電阻R14后與其正極相連接的極性電容C9組成;所述三極管VT5的集電極與極性電容C9的負(fù)極相連接、發(fā)射極與三極管VT4的發(fā)射極相連接、基極與極性電容C8的負(fù)極相連接,三極管VT4的基極與極性電容C9的正極相連接、發(fā)射極與三極管VT3的集電極相連接,電阻RlO和電阻R9的連接點(diǎn)與極性電容C7的負(fù)極相連接,電阻R15和電阻R14的連接點(diǎn)與電阻R13和電阻R12的連接點(diǎn)、以及電阻Rll和電阻R9的連接點(diǎn)相連接的同時(shí)再與糾偏電路相連接;同時(shí),電阻R14和電阻R15的連接點(diǎn)與三極管VT5的發(fā)射極一起作為該鎖相環(huán)電路的輸出端。
3.根據(jù)權(quán)利要求2所述的一種基于脈沖放大觸發(fā)電路的鎖相式節(jié)能脈沖檢測(cè)傳感器,其特征在于:所述的脈沖檢測(cè)電路由檢測(cè)芯片M1,三極管VT1,一端與檢測(cè)芯片Ml的VCC管腳相連接、另一端則與三極管VTl的基極相連接的電阻R1,一端與三極管VTl的發(fā)射極相連接、另一端則分別與檢測(cè)芯片Ml的TIRE管腳和DIS管腳相連接的電阻R2,N極分別與檢測(cè)芯片Ml的OUT管腳以及糾偏電路相連接、P極則順次經(jīng)電阻R4和電阻R3以及極性電容Cl后接地的二極管D1,以及一端與檢測(cè)芯片Ml的CONT管腳相連接、另一端接地的極性電容C2組成;所述檢測(cè)芯片Ml的VCC管腳與信號(hào)采集模塊的輸出端相連接,其TRI管腳則與電阻R3和極性電容Cl的連接點(diǎn)相連接,RESET管腳與電阻R3和電阻R4的連接點(diǎn)相連接,其DIS管腳和THRE管腳還與電阻R3和極性電容Cl的連接點(diǎn)相連接,其GND管腳接地;所述三極管VTl的集電極接地。
4.根據(jù)權(quán)利要求3所述的一種基于脈沖放大觸發(fā)電路的鎖相式節(jié)能脈沖檢測(cè)傳感器,其特征在于:所述的糾偏電路由糾偏芯片M2,三極管VT2,差分放大器U1,差分放大器U2,一端與糾偏芯片M2的RT管腳相連接、另一端與三極管VT2的基極相連接的電阻R6,一端與三極管VT2的發(fā)射極相連接、另一端經(jīng)極性電容C3后與糾偏芯片M2的OUT管腳相連接的電阻R7,正極經(jīng)電阻R8后與電阻R7和極性電容C3的連接點(diǎn)相連接、負(fù)極接地的極性電容C4,一端與差分放大器Ul的輸出端相連接、另一端則與差分放大器U2的正相端相連接的電阻R5,串接在差分放大器U2的正相端和輸出端之間的極性電容C5,以及正極與差分放大器Ul的輸出端相連接、負(fù)極則與電阻R15和電阻R14的連接點(diǎn)相連接的極性電容C6組成;所述差分放大器U2的反相端同時(shí)與糾偏芯片M2的SST管腳以及極性電容C4的正極相連接、輸出端則與放大芯片M3的CLK管腳相連接,差分放大器Ul的反相端與糾偏芯片M2的OLP管腳相連接、正相端則與二極管Dl的N極相連接。
5.根據(jù)權(quán)利要求1?4任一項(xiàng)所述的一種基于脈沖放大觸發(fā)電路的鎖相式節(jié)能脈沖檢測(cè)傳感器,其特征在于:所述的放大芯片M3為74LS74集成電路,而觸發(fā)芯片M4則為L(zhǎng)F398集成電路。
6.根據(jù)權(quán)利要求4所述的一種基于脈沖放大觸發(fā)電路的鎖相式節(jié)能脈沖檢測(cè)傳感器,其特征在于:所述的檢測(cè)芯片Ml為NE555集成電路。
7.根據(jù)權(quán)利要求4所述的一種基于脈沖放大觸發(fā)電路的鎖相式節(jié)能脈沖檢測(cè)傳感器,其特征在于:所述的糾偏芯片M2為BIT3102集成電路。
【專利摘要】本發(fā)明公開了一種基于脈沖放大觸發(fā)電路的鎖相式節(jié)能脈沖檢測(cè)傳感器,其由信號(hào)采集模塊,與信號(hào)采集模塊相連接的脈沖檢測(cè)電路,與脈沖檢測(cè)電路相連接的糾偏電路,以及與糾偏電路相連接的鎖相環(huán)電路組成;其特征在于:在糾偏電路和鎖相環(huán)電路之間還連接有脈沖放大觸發(fā)電路;本發(fā)明通過脈沖放大觸發(fā)電路的作用,可以避免本發(fā)明出現(xiàn)錯(cuò)誤觸發(fā),從而影響本發(fā)明的檢測(cè)精度。
【IPC分類】H03K5-19
【公開號(hào)】CN104852711
【申請(qǐng)?zhí)枴緾N201510284695
【發(fā)明人】周云揚(yáng)
【申請(qǐng)人】成都冠深科技有限公司
【公開日】2015年8月19日
【申請(qǐng)日】2015年5月28日
【公告號(hào)】CN104485931A