一種線性相位比較器數(shù)字鎖相環(huán)電路的制作方法
【專利摘要】本發(fā)明公開了一種線性相位比較器數(shù)字鎖相環(huán)電路,包括輸入端連接參考時鐘的線性相位比較器,所述線性相位比較器的輸出端串聯(lián)有模數(shù)轉(zhuǎn)換模塊,模數(shù)轉(zhuǎn)換模塊的輸出端并聯(lián)有積分項模塊和比例項模塊,所述積分項模塊的輸出端上串聯(lián)有積分器,積分器的輸出端連接Σ-Δ調(diào)制器,該Σ-Δ調(diào)制器通過數(shù)模轉(zhuǎn)換模塊連接壓控振蕩器,所述壓控振蕩器的輸出端上串聯(lián)有整數(shù)除法器,所述整數(shù)除法器的輸出端連接線性相位比較器的輸入端。這種線性相位比較器數(shù)字鎖相環(huán)電路基本不受電壓溫度影響,比較適合遷移到下一代工藝,不需要面積很大的電容來做環(huán)路濾波器等,并且還有助于減小輸出時鐘抖動。
【專利說明】一種線性相位比較器數(shù)字鎖相環(huán)電路
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種鎖相環(huán)電路,尤其涉及一種線性相位比較器數(shù)字鎖相環(huán)電路。
【背景技術(shù)】
[0002]鎖相環(huán)為頻率較為穩(wěn)定的一種方法,主要有VCO (壓控振蕩器)和PLL IC,壓控振蕩器給出一個信號,一部分作為輸出,另一部分通過分頻與PLL IC所產(chǎn)生的本振信號作相位比較;為了保持頻率不變,就要求相位差不發(fā)生改變,如果有相位差的變化,則PLL IC的電壓輸出端的電壓發(fā)生變化,去控制VC0,直到相位差恢復(fù),達到鎖頻的目的。該鎖相環(huán)能使受控振蕩器的頻率和相位均與輸入信號保持確定關(guān)系的閉環(huán)電子電路,可廣泛運用在射頻前端,高速串行數(shù)字通信等領(lǐng)域。
[0003]傳統(tǒng)環(huán)路依賴模擬設(shè)計,其中的鑒相器和環(huán)路濾波器等均是模擬電路。模擬電路受工藝、溫度和電壓影響,性能受到一定的限制。同時,比較占面積,如果是比較普通的運用,可占整個鎖相環(huán)面積的2/3,如果是需要帶寬比較低,噪聲性能比較好或者需要一些參數(shù)如時鐘抖動傳遞函數(shù)的峰值比較小等,則需要nF級別的電容,因此往往無法做到芯片內(nèi)。
【發(fā)明內(nèi)容】
[0004]本發(fā)明所要解決的技術(shù)問題是,提供一種不受電壓和溫度影響,且無需面積很大的電容來做環(huán)路濾波器的線性相位比較器數(shù)字鎖相環(huán)電路。
[0005]為了解決上述技術(shù)問題,本發(fā)明是通過以下技術(shù)方案實現(xiàn)的:一種線性相位比較器數(shù)字鎖相環(huán)電路,包括輸入端連接參考時鐘的線性相位比較器,所述線性相位比較器的輸出端串聯(lián)有模數(shù)轉(zhuǎn)換模塊,模數(shù)轉(zhuǎn)換模塊的輸出端并聯(lián)有積分項模塊和比例項模塊,所述積分項模塊的輸出端上串聯(lián)有積分器,積分器的輸出端連接Σ-Λ調(diào)制器,該Σ-Λ調(diào)制器通過數(shù)模轉(zhuǎn)換模塊連接壓控振蕩器,所述壓控振蕩器的輸出端上串聯(lián)有整數(shù)除法器,所述整數(shù)除法器的輸出端連接線性相位比較器的輸入端。
[0006]優(yōu)選的,所述比例項模塊的輸出端連接Σ-Λ調(diào)制器。
[0007]優(yōu)選的,所述比例項模塊通過第二數(shù)模轉(zhuǎn)換模塊與壓控振蕩器連接。
[0008]與現(xiàn)有技術(shù)相比,本發(fā)明的有益之處是:這種線性相位比較器數(shù)字鎖相環(huán)電路基本不受電壓溫度影響,比較適合遷移到下一代工藝,不需要面積很大的電容來做環(huán)路濾波器等,并且還有助于減小輸出時鐘抖動。
[0009]【專利附圖】
【附圖說明】:
下面結(jié)合附圖對本發(fā)明進一步說明。
[0010]圖1是本線性相位比較器數(shù)字鎖相環(huán)電路實施例一結(jié)構(gòu)示意圖;
圖2是本線性相位比較器數(shù)字鎖相環(huán)電路實施例二結(jié)構(gòu)示意圖。
[0011]圖中:1、線性相位比較器;2、模數(shù)轉(zhuǎn)換模塊;3、小數(shù)分頻模塊;4、積分項模塊;5、比例項模塊;6、積分器;7、Σ-Δ調(diào)制器;8、數(shù)模轉(zhuǎn)換模塊;9、壓控振蕩器;10、整數(shù)除法器;11、第一數(shù)模轉(zhuǎn)換模塊。
[0012]【具體實施方式】:
下面結(jié)合附圖及【具體實施方式】對本發(fā)明進行詳細(xì)描述:
實施例一:
圖1所示一種線性相位比較器數(shù)字鎖相環(huán)電路,包括輸入端連接參考時鐘的線性相位比較器1,所述線性相位比較器I的輸出端串聯(lián)有模數(shù)轉(zhuǎn)換模塊2,模數(shù)轉(zhuǎn)換模塊2的輸出端并聯(lián)有積分項模塊4和比例項模塊5,所述積分項模塊4的輸出端上串聯(lián)有積分器6,比例項模塊5和積分器6的輸出端均連接Σ - Λ調(diào)制器7,該Σ - Λ調(diào)制器7通過數(shù)模轉(zhuǎn)換模塊8連接壓控振蕩器9,所述壓控振蕩器9的輸出端上串聯(lián)有整數(shù)除法器10,所述整數(shù)除法器10的輸出端連接線性相位比較器I的輸入端。
[0013]實施例二:
圖2所示一種線性相位比較器數(shù)字鎖相環(huán)電路,包括輸入端連接參考時鐘的線性相位比較器1,所述線性相位比較器I的輸出端串聯(lián)有模數(shù)轉(zhuǎn)換模塊2,模數(shù)轉(zhuǎn)換模塊2的輸出端并聯(lián)有積分項模塊4和比例項模塊5,所述積分項模塊4的輸出端上串聯(lián)有積分器6,積分器6的輸出端連接Σ-Λ調(diào)制器7,該Σ-Λ調(diào)制器7通過數(shù)模轉(zhuǎn)換模塊8連接壓控振蕩器9,所述比例項模塊5通過第二數(shù)模轉(zhuǎn)換模塊11與壓控振蕩器9連接,所述壓控振蕩器9的輸出端上串聯(lián)有整數(shù)除法器10,所述整數(shù)除法器10的輸出端連接線性相位比較器I的輸入端。
[0014]由于線性相位比較器I不但比較反饋時鐘和參考時鐘的相對位置,如反饋時鐘在前,參考時鐘在后,而且可以判斷具體相位差了多少,因此反饋時鐘上不需要一定的時鐘抖動。小數(shù)分頻模塊3可以加在線性相位比較器I的后面。
[0015]這種線性相位比較器數(shù)字鎖相環(huán)電路基本不受電壓溫度影響,比較適合遷移到下一代工藝,不需要面積很大的電容來做環(huán)路濾波器等,并且還有助于減小輸出時鐘抖動。
[0016]需要強調(diào)的是:以上僅是本發(fā)明的較佳實施例而已,并非對本發(fā)明作任何形式上的限制,凡是依據(jù)本發(fā)明的技術(shù)實質(zhì)對以上實施例所作的任何簡單修改、等同變化與修飾,均仍屬于本發(fā)明技術(shù)方案的范圍內(nèi)。
【權(quán)利要求】
1.一種線性相位比較器數(shù)字鎖相環(huán)電路,其特征在于:包括輸入端連接參考時鐘的線性相位比較器(1),所述線性相位比較器(I)的輸出端串聯(lián)有模數(shù)轉(zhuǎn)換模塊(2),模數(shù)轉(zhuǎn)換模塊(2)的輸出端并聯(lián)有積分項模塊(4)和比例項模塊(5),所述積分項模塊(4)的輸出端上串聯(lián)有積分器(6),積分器(6)的輸出端連接Σ-Λ調(diào)制器(7),該Σ-Λ調(diào)制器(7)通過數(shù)模轉(zhuǎn)換模塊(8 )連接壓控振蕩器(9 ),所述壓控振蕩器(9 )的輸出端上串聯(lián)有整數(shù)除法器(10),所述整數(shù)除法器(10)的輸出端連接線性相位比較器(I)的輸入端。
2.根據(jù)權(quán)利要求1所述的線性相位比較器數(shù)字鎖相環(huán)電路,其特征在于:所述比例項模塊(5)的輸出端連接Σ-Λ調(diào)制器(7)。
3.根據(jù)權(quán)利要求1所述的線性相位比較器數(shù)字鎖相環(huán)電路,其特征在于:所述比例項模塊(5 )通過第二數(shù)模轉(zhuǎn)換模塊(11)與壓控振蕩器(9 )連接。
【文檔編號】H03L7/085GK103490773SQ201310395869
【公開日】2014年1月1日 申請日期:2013年9月4日 優(yōu)先權(quán)日:2013年9月4日
【發(fā)明者】劉雄 申請人:蘇州蘇爾達信息科技有限公司