專利名稱:一種晶振干擾的控制方法及裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及數(shù)字電視 領(lǐng)域,尤其涉及一種晶振干擾的控制方法及裝置。
背景技術(shù):
當(dāng)電流流經(jīng)負(fù)載時(shí),與所加的電壓不呈線性關(guān)系,形成非正弦電流,則電路中有諧波產(chǎn)生,諧波指電流中所含有的頻率為基波的整數(shù)倍的電量。晶振,全稱為晶體振蕩器(英文為Crystal Oscillators),常用來提供系統(tǒng)運(yùn)行的基準(zhǔn)時(shí)鐘。晶振輸出的基準(zhǔn)時(shí)鐘為正弦波,故晶振在很大程度上會(huì)遇到諧波干擾問題。常見的晶振諧波干擾為晶振的3倍、5倍、7倍頻率。由于晶振干擾只針對(duì)部分有規(guī)律的頻點(diǎn),而不會(huì)對(duì)整個(gè)頻段造成影響,故當(dāng)晶振的諧波頻率與有效頻率相同時(shí),形成諧波干擾?,F(xiàn)有大部分機(jī)頂盒在指標(biāo)調(diào)試測(cè)試時(shí)都會(huì)遇到晶振倍頻干擾問題,現(xiàn)有技術(shù)通過硬件上的修改來處理,例如在晶振/時(shí)鐘電路電源線上加濾波電路,電源紋波處理;晶振/時(shí)鐘電路盡量靠近被驅(qū)動(dòng)芯片,Clock layout (時(shí)鐘電路布線)走線盡量短,避免過孔走線,晶振的外殼接地;敏感信號(hào)源,不靠近晶振;調(diào)節(jié)起振電容,使晶振倍頻后偏離干擾頻點(diǎn)等。現(xiàn)有技術(shù)的缺點(diǎn)設(shè)計(jì)周期增長(zhǎng);電源上做處理,在設(shè)計(jì)上不可控,PCB (Printedcircuit board,印刷電路板,又稱印制電路板)面積增加,物料成本在一定程度上有所增加;受Layout (布線)制較大;調(diào)節(jié)起振電容,易造成頻偏。
發(fā)明內(nèi)容
本發(fā)明實(shí)施例所要解決的技術(shù)問題在于,提供一種晶振干擾的控制方法及裝置。通過軟件控制的方式解決晶振倍頻干擾問題,可避免了通過硬件角度整改的局限性,提高了晶振使用的可靠性和晶振驅(qū)動(dòng)能力的可實(shí)施性。為了解決上述技術(shù)問題,本發(fā)明實(shí)施例提供了一種晶振干擾的控制方法,包括檢測(cè)到晶振干擾信號(hào)時(shí),獲取受干擾的頻點(diǎn);判斷接收到的用戶輸入的頻點(diǎn)是否為所述受干擾的頻點(diǎn);如果是,根據(jù)預(yù)先保存的軟件參數(shù)調(diào)整晶振的驅(qū)動(dòng)電流。其中,所述檢測(cè)到晶振干擾信號(hào)后,所述方法還包括更改所述軟件參數(shù),直到調(diào)諧器的靈敏度參數(shù)滿足預(yù)設(shè)的靈敏度參數(shù)閾值;保存所述使調(diào)諧器的靈敏度參數(shù)滿足預(yù)設(shè)的靈敏度參數(shù)閾值的軟件參數(shù)。其中,所述軟件參數(shù)為晶振的控制電路的狀態(tài)參數(shù)。所述控制電路由至少一個(gè)門電路并聯(lián)組成,所述晶振的控制電路的狀態(tài)參數(shù)包括所述至少一個(gè)門電路的開啟或關(guān)閉的狀態(tài)。其中,所述根據(jù)預(yù)先設(shè)置的軟件參數(shù)調(diào)整晶振的驅(qū)動(dòng)電流之后還包括調(diào)節(jié)晶振的頻偏,進(jìn)行頻率補(bǔ)償。相應(yīng)地,本發(fā)明實(shí)施例還提供了一種晶振干擾的控制裝置,包括獲取模塊,檢測(cè)到晶振干擾信號(hào)時(shí),用于獲取受干擾的頻點(diǎn);
判斷模塊,用于判斷接收到的用戶輸入的頻點(diǎn)是否為所述受干擾的頻點(diǎn);驅(qū)動(dòng)電流調(diào)整模塊,如果所述判斷模塊的判斷結(jié)果為是,用于根據(jù)預(yù)先保存的軟件參數(shù)調(diào)整晶振的驅(qū)動(dòng)電流。其中,所述裝置還包括軟件參數(shù)更改模塊,用于更改所述軟件參數(shù),直到調(diào)諧器的靈敏度參數(shù)滿足預(yù)設(shè)的靈敏度參數(shù)閾值;軟件參數(shù)保存模塊,用于保存所述使調(diào)諧器的靈敏度參數(shù)滿足預(yù)設(shè)的靈敏度參數(shù)閾值的軟件參數(shù)。其中,所述軟件參數(shù)為晶振的控制電路的狀態(tài)參數(shù)。所述控制電路由至少一個(gè)門電路并聯(lián)組成,所述晶振的控制電路的狀態(tài)參數(shù)包括所述至少一個(gè)門電路的開啟或關(guān)閉的狀態(tài)。其中,所述裝置還包括頻率補(bǔ)償模塊,用于調(diào)節(jié)晶振的頻偏,進(jìn)行頻率補(bǔ)償。實(shí)施本發(fā)明實(shí)施例,具有如下有益效果通過軟件控制的方式解決晶振倍頻干擾問題,避免了通過硬件上如修改PCB板等整改的局限性,提高了晶振使用的可靠性和晶振驅(qū)動(dòng)能力的可實(shí)施性,在一定程度上降低了硬件開發(fā)成本,縮短了硬件開發(fā)周期。
為了更清楚地說明本發(fā)明實(shí)施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對(duì)實(shí)施例或現(xiàn)有技術(shù)描述中所需要使用的附圖作簡(jiǎn)單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的一些實(shí)施例,對(duì)于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動(dòng)的前提下,還可以根據(jù)這些附圖獲得其他的附圖。圖I是本發(fā)明實(shí)施例中一種晶振干擾的控制裝置的實(shí)施例結(jié)構(gòu)示意圖;圖2是本發(fā)明實(shí)施例中一種晶振干擾的控制方法流程示意圖;圖3是本發(fā)明實(shí)施例中另一種晶振干擾的控制方法流程示意圖。
具體實(shí)施例方式下面將結(jié)合本發(fā)明實(shí)施例中的附圖,對(duì)本發(fā)明實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例僅僅是本發(fā)明一部分實(shí)施例,而不是全部的實(shí)施例?;诒景l(fā)明中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有作出創(chuàng)造性勞動(dòng)前提下所獲得的所有其他實(shí)施例,都屬于本發(fā)明保護(hù)的范圍。圖I是本發(fā)明實(shí)施例中一種晶振干擾的控制裝置的實(shí)施例結(jié)構(gòu)示意圖,本發(fā)明晶振干擾的控制裝置可以實(shí)現(xiàn)在如數(shù)字電視機(jī)頂盒、晶振輻射等的指標(biāo)調(diào)試測(cè)試中?,F(xiàn)以數(shù)字電視機(jī)頂盒為例來具體描述晶振干擾的控制裝置。如圖I所示本實(shí)施例一種晶振干擾的控制裝置至少可以包括獲取模塊110、判斷模塊120和驅(qū)動(dòng)電流調(diào)整模塊130,其中·
獲取模塊110,檢測(cè)到晶振干擾信號(hào)時(shí),用于獲取受干擾的頻點(diǎn)。具體實(shí)現(xiàn)中,頻點(diǎn)是指在某一帶寬內(nèi),其有用信號(hào)的中心頻率,例如當(dāng)信道帶寬為8M時(shí),有用頻段76MHz到84MHz所對(duì)應(yīng)的中心頻率80MHz,此時(shí)的80MHz即為一個(gè)頻點(diǎn)。具體的,晶振干擾信號(hào)的檢測(cè)過程為用SFU (數(shù)字電視信道測(cè)試儀)檢測(cè)Tuner (調(diào)諧器)的靈敏度,若在某一個(gè)頻點(diǎn)的低電平門限值偏差不達(dá)標(biāo),則用頻譜儀檢測(cè)Tuner的中頻信號(hào),可觀察到該頻點(diǎn)的干擾信號(hào)出現(xiàn),將晶振外殼接地或加大晶振引腳接入的接地電容的值,如果干擾頻點(diǎn)的靈敏度有很大改善,則可確定此干擾是由晶振引起的干擾,若該頻點(diǎn)為80MHz,則最終可以確定Tuner的16MHz晶振的5次諧波干擾到Tuner的80MHz的低電平靈敏度,檢測(cè)到晶振干擾信號(hào),獲取受干擾的頻點(diǎn)為Tuner的80MHz。判斷模塊120,判斷接收到的用戶輸入的頻點(diǎn)是否為受干擾的頻點(diǎn)。具體實(shí)現(xiàn)中,在機(jī)頂盒測(cè)試過程中,搜索頻道時(shí)會(huì)出現(xiàn)頻點(diǎn)設(shè)置的提示界面,用戶在該界面輸入頻點(diǎn),判斷模塊120判斷接收到的用戶輸入的頻點(diǎn)是否為受干擾的頻點(diǎn),例如用戶輸入頻點(diǎn)115MHz,受干擾的頻點(diǎn)為131MHz等。驅(qū)動(dòng)電流調(diào)整模塊130,如果判斷模塊120的判斷結(jié)果為是,用于根據(jù)預(yù)先保存的軟件參數(shù)調(diào)整晶振的驅(qū)動(dòng)電流。具體實(shí)現(xiàn)中,調(diào)用預(yù)先保存的軟件參數(shù)所對(duì)應(yīng)的子程序,運(yùn)行該子程序后進(jìn)而調(diào)整晶振的驅(qū)動(dòng)電流。其中,軟件參數(shù)為晶振的控制電路的狀態(tài)參數(shù),控制電路由至少一個(gè)門電路并聯(lián)組成,晶振的控制電路的狀態(tài)參數(shù)包括至少一個(gè)門電路的開 啟或關(guān)閉的狀態(tài)。具體的,控制電路主要由Buffer (緩沖)電路構(gòu)成,控制電路由至少一個(gè)門電路并聯(lián)組成,門電路的開關(guān)受軟件控制,晶振的控制電路的狀態(tài)參數(shù)包括至少一個(gè)門電路的開啟或關(guān)閉的狀態(tài),不同的軟件參數(shù)對(duì)應(yīng)不同的驅(qū)動(dòng)電流,從而提供不同的驅(qū)動(dòng)能力。當(dāng)門電路的狀態(tài)參數(shù)設(shè)置為O時(shí),表示門電路打開,此路提供驅(qū)動(dòng),當(dāng)門電路的狀態(tài)參數(shù)設(shè)置為I時(shí),表不11電路關(guān)斷,此路不提供驅(qū)動(dòng),此時(shí)總的驅(qū)動(dòng)電流等于處于O狀態(tài)的丨I電路提供的電流總和,通過關(guān)閉門電路,使得驅(qū)動(dòng)電流總和減小,從而調(diào)整晶振的驅(qū)動(dòng)電流,使得晶振的驅(qū)動(dòng)能力降低,例如,控制電路包括4個(gè)門電路,分別為門電路I、門電路2、門電路3和門電路4,設(shè)置門電路I和門電路2的狀態(tài)參數(shù)為0,設(shè)置門電路3和門電路4的狀態(tài)參數(shù)為I,則此時(shí)總的驅(qū)動(dòng)電流為門電路I和門電路2所在支路提供的電流總和I1,4個(gè)門電路全部打開時(shí)提供的總電流之和Itl,則W進(jìn)一步可選的,本實(shí)施例中的裝置還可以包括軟件參數(shù)更改模塊140和軟件參數(shù)保存模塊150,其中軟件參數(shù)更改模塊140,用于更改軟件參數(shù),直到調(diào)諧器的靈敏度參數(shù)滿足預(yù)設(shè)的靈敏度參數(shù)閾值。具體實(shí)現(xiàn)中,預(yù)設(shè)的靈敏度參數(shù)閾值為默認(rèn)設(shè)定的指標(biāo)測(cè)試參數(shù),例如小于40dBuV,大于90dBuV等。調(diào)諧器(Tuner)是用來接收室外高頻頭(衛(wèi)星系統(tǒng))、同軸電纜(有線電視)、室外天線(地面數(shù)字)輸入的RF(Radio Frequency,射頻)信號(hào),并對(duì)該信號(hào)進(jìn)行放大、濾波和二次變頻,將其轉(zhuǎn)換成第二中頻信號(hào)。靈敏度(Sensitivity)的高低表示調(diào)諧器接收弱電波信號(hào)的能力,即接收的電平值的高低,靈敏度高的調(diào)諧器所接收的電臺(tái)數(shù)比靈敏度低的調(diào)諧器所接收的電臺(tái)多且接收質(zhì)量好。靈敏度的定義是在某一信噪比的條件下所能接收的最低電場(chǎng)強(qiáng)度來表示的。當(dāng)輸出電平和信噪比一定時(shí),調(diào)諧器輸入的最小輸入電壓,即為實(shí)際靈敏度,此值越小,靈敏度越高。軟件參數(shù)為晶振的控制電路的狀態(tài)參數(shù),控制電路由至少一個(gè)門電路并聯(lián)組成,晶振的控制電路的狀態(tài)參數(shù)包括至少一個(gè)門電路的開啟或關(guān)閉的狀態(tài),在進(jìn)行軟件調(diào)試時(shí),需多次更改軟件參數(shù),直到調(diào)諧器的靈敏度參數(shù)滿足預(yù)設(shè)的靈敏度參數(shù)閾值。軟件參數(shù)保存模塊150,用于保存使調(diào)諧器的靈敏度參數(shù)滿足預(yù)設(shè)的靈敏度參數(shù)閾值的軟件參數(shù)。具體實(shí)現(xiàn)中,將使調(diào)諧器的靈敏度參數(shù)滿足預(yù)設(shè)的靈敏度參數(shù)閾值的軟件參數(shù)標(biāo)記為最終狀態(tài),并保存,則將此參數(shù)設(shè)定為最終修改參數(shù)。進(jìn)一步可選的,本實(shí)施例中的裝置還可以包括頻率補(bǔ)償模塊160,用于調(diào)節(jié)晶振的頻偏,進(jìn)行頻率補(bǔ)償。調(diào)整晶振驅(qū)動(dòng)電流,使得晶振的驅(qū)動(dòng)電流減小后,對(duì)應(yīng)的輸出功率也降低,輸出功率=電流X電壓,在晶振的兩引腳處接入兩個(gè)瓷片電容接地可削減諧波對(duì)電路穩(wěn)定性的影響,該兩個(gè)瓷片電容為起振電容,對(duì)接晶體的起振電容計(jì)算方法為=C1=C2=Z(CfCstray),Cstray是電路中的雜散電容值,一般為2pF 5pF,Q為負(fù)載電容值,當(dāng)關(guān)閉門電路支路的驅(qū)動(dòng)時(shí),其并聯(lián)的負(fù)載電容個(gè)數(shù)減小,則總的負(fù)載電容值減小,總的電容值減小其阻抗匹配值增大,為了避免關(guān)掉部分門電路給負(fù)載電容和匹配阻抗帶來的影響,需要對(duì)其進(jìn)行頻率補(bǔ)償,確保鎖相環(huán)輸出的電壓正常。鎖相
環(huán)的作用是檢測(cè)輸入信號(hào)和輸出信號(hào)的相位差,并將檢測(cè)數(shù)的相位差信號(hào)轉(zhuǎn)變?yōu)殡妷盒盘?hào)輸出,該信號(hào)經(jīng)過低通濾波后形成壓控振蕩器的控制電壓,對(duì)振蕩器輸出信號(hào)的頻率實(shí)施控制。頻率補(bǔ)償?shù)哪康氖菧p小時(shí)鐘和相位差,使輸入輸出頻率同步,調(diào)節(jié)晶振的頻偏,使頻偏減小,確保鎖相環(huán)輸出的電壓正常。圖2是本發(fā)明實(shí)施例中一種晶振干擾的控制方法流程示意圖,本實(shí)施例中的方法流程可以在上文實(shí)施例中的裝置中實(shí)現(xiàn),如圖所示晶振干擾的控制方法至少包括步驟S210,檢測(cè)到晶振干擾信號(hào)時(shí),獲取受干擾的頻點(diǎn)。具體實(shí)現(xiàn)中,頻點(diǎn)是指在某一帶寬內(nèi),其有用信號(hào)的中心頻率,例如當(dāng)信道帶寬為8M時(shí),有用頻段76MHz到84MHz所對(duì)應(yīng)的中心頻率80MHz,此時(shí)的80MHz即為一個(gè)頻點(diǎn)。具體的,晶振干擾信號(hào)的檢測(cè)過程為用SFU (數(shù)字電視信道測(cè)試儀)檢測(cè)Tuner (調(diào)諧器)的靈敏度,若在某一個(gè)頻點(diǎn)的低電平門限值偏差不達(dá)標(biāo),則用頻譜儀檢測(cè)Tuner的中頻信號(hào),可觀察到該頻點(diǎn)的干擾信號(hào)出現(xiàn),將晶振外殼接地或加大晶振引腳接入的接地電容的值,如果干擾頻點(diǎn)的靈敏度有很大改善,則可確定此干擾是由晶振引起的干擾,若該頻點(diǎn)為80MHz,則最終可以確定Tuner的16MHz晶振的5次諧波干擾到Tuner的80MHz的低電平靈敏度,檢測(cè)到晶振干擾信號(hào),獲取受干擾的頻點(diǎn)為Tuner的80MHz。步驟S220,判斷接收到的用戶輸入的頻點(diǎn)是否為受干擾的頻點(diǎn)。具體實(shí)現(xiàn)中,在機(jī)頂盒測(cè)試過程中,搜索頻道時(shí)會(huì)出現(xiàn)頻點(diǎn)設(shè)置的提示界面,用戶在該界面輸入頻點(diǎn),判斷接收到的用戶輸入的頻點(diǎn)是否為受干擾的頻點(diǎn),例如用戶輸入頻點(diǎn)115MHz,受干擾的頻點(diǎn)為131MHz 等。步驟S230,如果是,根據(jù)預(yù)先保存的軟件參數(shù)調(diào)整晶振的驅(qū)動(dòng)電流。具體實(shí)現(xiàn)中,調(diào)用預(yù)先保存的軟件參數(shù)所對(duì)應(yīng)的子程序,運(yùn)行該子程序后進(jìn)而調(diào)整晶振的驅(qū)動(dòng)電流。其中,軟件參數(shù)為晶振的控制電路的狀態(tài)參數(shù),控制電路由至少一個(gè)門電路并聯(lián)組成,晶振的控制電路的狀態(tài)參數(shù)包括至少一個(gè)門電路的開啟或關(guān)閉的狀態(tài)。具體的,控制電路主要由Buffer電路構(gòu)成,控制電路由至少一個(gè)門電路并聯(lián)組成,門電路的開關(guān)受軟件控制,晶振的控制電路的狀態(tài)參數(shù)包括至少一個(gè)門電路的開啟或關(guān)閉的狀態(tài),不同的軟件參數(shù)對(duì)應(yīng)不同的驅(qū)動(dòng)電流,從而提供不同的驅(qū)動(dòng)能力。當(dāng)門電路的狀態(tài)參數(shù)設(shè)置為O時(shí),表示門電路打開,此路提供驅(qū)動(dòng),當(dāng)門電路的狀態(tài)參數(shù)設(shè)置為I時(shí),表
I 電路關(guān)斷,此路不提供驅(qū)動(dòng),此時(shí)總的驅(qū)動(dòng)電流等于處于O狀態(tài)的丨I電路提供的電流總和,通過關(guān)閉門電路,使得驅(qū)動(dòng)電流總和減小,從而調(diào)整晶振的驅(qū)動(dòng)電流,使得晶振的驅(qū)動(dòng)能力降低,例如,控制電路包括4個(gè)門電路,分別為門電路I、門電路2、門電路3和門電路4,設(shè)置門電路I和門電路2的狀態(tài)參數(shù)為O,設(shè)置門電路3和門電路4的狀態(tài)參數(shù)為I,則此時(shí)總的驅(qū)動(dòng)電流為門電路I和門電路2所在支路提供的電流總和I1,4個(gè)門電路全部打開時(shí)提供的總電流之和I。,則W步驟S240,如果否,執(zhí)行正常初始程序。進(jìn)一步可選的,如圖3是本發(fā)明實(shí)施例中另一種晶振干擾的控制方法流程示意圖,則該發(fā)明晶振干擾的控制方法至少還可以包括步驟S310,檢測(cè)到晶振干擾信號(hào)時(shí),獲取受干擾的頻點(diǎn)。其中,步驟S310可以參見圖2所示實(shí)施例的步驟S210,在此不贅述。步驟S320,檢測(cè)到晶振干擾信號(hào)時(shí),更改軟件參數(shù),直到調(diào)諧器的靈敏度參數(shù)滿足 預(yù)設(shè)的靈敏度參數(shù)閾值。具體實(shí)現(xiàn)中,預(yù)設(shè)的靈敏度參數(shù)閾值為默認(rèn)設(shè)定的指標(biāo)測(cè)試參數(shù),例如小于40dBuV,大于90dBuV等。調(diào)諧器(Tuner)是用來接收室外高頻頭(衛(wèi)星系統(tǒng))、同軸電纜(有線電視)、室外天線(地面數(shù)字)輸入的RF (Radio Frequency,射頻)信號(hào),并對(duì)該信號(hào)進(jìn)行放大、濾波和二次變頻,將其轉(zhuǎn)換成第二中頻信號(hào)。靈敏度(Sensitivity)的高低表示調(diào)諧器接收弱電波信號(hào)的能力,即接收的電平值的高低,靈敏度高的調(diào)諧器所接收的電臺(tái)數(shù)比靈敏度低的調(diào)諧器所接收的電臺(tái)多且接收質(zhì)量好。靈敏度的定義是在某一信噪比的條件下所能接收的最低電場(chǎng)強(qiáng)度來表示的。當(dāng)輸出電平和信噪比一定時(shí),調(diào)諧器輸入的最小輸入電壓,即為實(shí)際靈敏度,此值越小,靈敏度越高。軟件參數(shù)為晶振的控制電路的狀態(tài)參數(shù),控制電路由至少一個(gè)門電路并聯(lián)組成,晶振的控制電路的狀態(tài)參數(shù)包括至少一個(gè)門電路的開啟或關(guān)閉的狀態(tài),在進(jìn)行軟件調(diào)試時(shí),需多次更改軟件參數(shù),直到調(diào)諧器的靈敏度參數(shù)滿足預(yù)設(shè)的靈敏度參數(shù)閾值。步驟S330,保存使調(diào)諧器的靈敏度參數(shù)滿足預(yù)設(shè)的靈敏度參數(shù)閾值的軟件參數(shù)。具體實(shí)現(xiàn)中,將使調(diào)諧器的靈敏度參數(shù)滿足預(yù)設(shè)的靈敏度參數(shù)閾值的軟件參數(shù)標(biāo)記為最終狀態(tài),并保存,則將此參數(shù)設(shè)定為最終修改參數(shù)。步驟S340,判斷接收到的用戶輸入的頻點(diǎn)是否為受干擾的頻點(diǎn)。步驟S350,如果是,根據(jù)預(yù)先保存的軟件參數(shù)調(diào)整晶振的驅(qū)動(dòng)電流。其中,步驟S340和步驟S350,可以參見圖2所示實(shí)施例的步驟S220和步驟S230,在此不贅述。步驟S360,如果否,執(zhí)行正常初始程序。步驟S370,調(diào)節(jié)晶振的頻偏,進(jìn)行頻率補(bǔ)償。調(diào)整晶振驅(qū)動(dòng)電流,使得晶振的驅(qū)動(dòng)電流減小后,對(duì)應(yīng)的輸出功率也降低,輸出功率=電流X電壓,在晶振的兩引腳處接入兩個(gè)瓷片電容接地可削減諧波對(duì)電路穩(wěn)定性的影響,該兩個(gè)瓷片電容為起振電容,對(duì)接晶體的起振電容計(jì)算方法為=C1=C2=Z(CfCstray),Cstray是電路中的雜散電容,一般為2p廣5pF,Cl為負(fù)載電容值,當(dāng)關(guān)閉門電路支路的驅(qū)動(dòng)時(shí),其并聯(lián)的負(fù)載電容個(gè)數(shù)減小,則總的負(fù)載電容值減小,總的電容值減小其阻抗匹配值增大,為了避免關(guān)掉部分門電路給負(fù)載電容和匹配阻抗帶來的影響,需要對(duì)其進(jìn)行頻率補(bǔ)償,確保鎖相環(huán)輸出的電壓正常。鎖相環(huán)的作用是檢測(cè)輸入信號(hào)和輸出信號(hào)的相位差,并將檢測(cè)數(shù)的相位差信號(hào)轉(zhuǎn)變?yōu)殡妷盒盘?hào)輸出,該信號(hào)經(jīng)過低通濾波后形成壓控振蕩器的控制電壓,對(duì)振蕩器輸出信號(hào)的頻率實(shí)施控制。頻率補(bǔ)償?shù)哪康氖菧p小時(shí)鐘和相位差,使輸入輸出頻率同步,調(diào)節(jié)晶振的頻偏,使頻偏減小,確保鎖相環(huán)輸出的電壓正常。本領(lǐng)域普通技術(shù)人員可以理解實(shí)現(xiàn)上述實(shí)施例方法中的全部或部分流程,是可以通過計(jì)算機(jī)程序來指令相關(guān)的硬件來完成,程序可存儲(chǔ)于一計(jì)算機(jī)可讀取存儲(chǔ)介質(zhì)中,該程序在執(zhí)行時(shí),可包括如上述各方法的實(shí)施例的流程。其中,存儲(chǔ)介質(zhì)可為磁碟、光盤、只讀存儲(chǔ)記憶體(Read-Only Memory,ROM)或隨機(jī)存儲(chǔ)記憶體(Random Access Memory,RAM)等。以上所揭露的僅為本發(fā)明較佳實(shí)施例而已,當(dāng)然不能以此來限定本發(fā)明之權(quán)利范圍,因此依本發(fā)明權(quán)利要求所作的等同變化,仍屬本 發(fā)明所涵蓋的范圍。
權(quán)利要求
1.一種晶振干擾的控制方法,其特征在于,所述方法包括 檢測(cè)到晶振干擾信號(hào)時(shí),獲取受干擾的頻點(diǎn); 判斷接收到的用戶輸入的頻點(diǎn)是否為所述受干擾的頻點(diǎn); 如果是,根據(jù)預(yù)先保存的軟件參數(shù)調(diào)整晶振的驅(qū)動(dòng)電流。
2.根據(jù)權(quán)利要求I所述的方法,其特征在于,所述檢測(cè)到晶振干擾信號(hào)后,所述方法還包括 更改所述軟件參數(shù),直到調(diào)諧器的靈敏度參數(shù)滿足預(yù)設(shè)的靈敏度參數(shù)閾值; 保存所述使調(diào)諧器的靈敏度參數(shù)滿足預(yù)設(shè)的靈敏度參數(shù)閾值的軟件參數(shù)。
3.根據(jù)權(quán)利要求I所述的方法,其特征在于,所述軟件參數(shù)為晶振的控制電路的狀態(tài)參數(shù)。
4.根據(jù)權(quán)利要求3所述的方法,其特征在于,所述控制電路由至少一個(gè)門電路并聯(lián)組成,所述晶振的控制電路的狀態(tài)參數(shù)包括所述至少一個(gè)門電路的開啟或關(guān)閉的狀態(tài)。
5.根據(jù)權(quán)利要求I所述的方法,其特征在于,所述根據(jù)預(yù)先設(shè)置的軟件參數(shù)調(diào)整晶振的驅(qū)動(dòng)電流之后還包括 調(diào)節(jié)晶振的頻偏,進(jìn)行頻率補(bǔ)償。
6.一種晶振干擾的控制裝置,其特征在于,所述裝置包括 獲取模塊,檢測(cè)到晶振干擾信號(hào)時(shí),用于獲取受干擾的頻點(diǎn); 判斷模塊,用于判斷接收到的用戶輸入的頻點(diǎn)是否為所述受干擾的頻點(diǎn); 驅(qū)動(dòng)電流調(diào)整模塊,如果所述判斷模塊的判斷結(jié)果為是,用于根據(jù)預(yù)先保存的軟件參數(shù)調(diào)整晶振的驅(qū)動(dòng)電流。
7.根據(jù)權(quán)利要求6所述的裝置,其特征在于,所述裝置還包括 軟件參數(shù)更改模塊,用于更改所述軟件參數(shù),直到調(diào)諧器的靈敏度參數(shù)滿足預(yù)設(shè)的靈敏度參數(shù)閾值; 軟件參數(shù)保存模塊,用于保存所述使調(diào)諧器的靈敏度參數(shù)滿足預(yù)設(shè)的靈敏度參數(shù)閾值的軟件參數(shù)。
8.根據(jù)權(quán)利要求6所述的裝置,其特征在于,所述軟件參數(shù)為晶振的控制電路的狀態(tài)參數(shù)。
9.根據(jù)權(quán)利要求8所述的裝置,其特征在于,所述控制電路由至少一個(gè)門電路并聯(lián)組成,所述晶振的控制電路的狀態(tài)參數(shù)包括所述至少一個(gè)門電路的開啟或關(guān)閉的狀態(tài)。
10.根據(jù)權(quán)利要求6所述的裝置,其特征在于,所述裝置還包括 頻率補(bǔ)償模塊,用于調(diào)節(jié)晶振的頻偏,進(jìn)行頻率補(bǔ)償。
全文摘要
本發(fā)明實(shí)施例公開了一種晶振干擾的控制方法,包括檢測(cè)到晶振干擾信號(hào)時(shí),獲取受干擾的頻點(diǎn);判斷接收到的用戶輸入的頻點(diǎn)是否為所述受干擾的頻點(diǎn);如果是,根據(jù)預(yù)先保存的軟件參數(shù)調(diào)整晶振的驅(qū)動(dòng)電流。本發(fā)明實(shí)施例還公開了一種晶振干擾的控制裝置。采用本發(fā)明,通過軟件控制的方式解決晶振倍頻干擾問題,避免了通過硬件角度整改的局限性,提高了晶振使用的可靠性和晶振驅(qū)動(dòng)能力的可實(shí)施性,在一定程度上降低了硬件開發(fā)成本,縮短了硬件開發(fā)周期。
文檔編號(hào)H03B5/04GK102938633SQ20121040994
公開日2013年2月20日 申請(qǐng)日期2012年10月24日 優(yōu)先權(quán)日2012年10月24日
發(fā)明者吳雪玲 申請(qǐng)人:深圳市同洲電子股份有限公司