專利名稱:延遲鎖相回路、回路濾波器及延遲鎖相回路的鎖相的方法
技術(shù)領(lǐng)域:
本發(fā)明有關(guān)于一種延遲鎖相回路、回路濾波器及延遲鎖相回路的鎖相的方法,尤指一種具有交換式電容回路濾波器的延遲鎖相回路、具有交換式電容的回路濾波器及具有交換式電容回路濾波器的延遲鎖相回路的鎖相的方法。
背景技術(shù):
請參照圖1,圖1為現(xiàn)有技術(shù)說明延遲鎖相回路100的示意圖。延遲鎖相回路100 包含一相位頻率檢測電路102、一電荷泵104、電壓控制延遲電路106及一電容C。相位頻率檢測電路102用以接收一參考頻率REF及一反饋頻率FB,且根據(jù)參考頻率REF及反饋頻率FB,輸出一上開關(guān)信號UP或一下開關(guān)信號DN。電荷泵104用以根據(jù)上開關(guān)信號UP或下開關(guān)信號DN,對電容C充電或放電,并輸出一控制電壓VCTRL (亦即電容C的電位)。電壓控制延遲電路106根據(jù)控制電壓VCTRL和參考頻率REF,調(diào)整反饋頻率FB以同步參考頻率 REF0另外,致能信號CKE可致能或失能延遲鎖相回路100。請參照圖2A和圖2B,圖2A說明電容C在省電模式期間漏電,導(dǎo)致電容C的電位 VCTRL下降的示意圖,圖2B說明當(dāng)重新致能延遲鎖相回路100時,因為電容C的電位VCTRL 下降,導(dǎo)致延遲鎖相回路100具有相位誤差的示意圖。當(dāng)延遲鎖相回路100進(jìn)入省電模式 (亦即用以致能延遲鎖相回路100的致能信號CKE為邏輯低電位)時,相位頻率檢測電路 102、電荷泵104及電壓控制延遲電路106為失能。因此,電容C所儲存的電能會漸漸地流失直到重新致能延遲鎖相回路100為止。如圖2A所示,延遲鎖相回路100在省電模式期間, 大電容C所流失的電能所造成的電位偏移量(電阻電容時間常數(shù)大)比小電容C(電阻電容時間常數(shù)小)少。所以,如圖2B所示,當(dāng)延遲鎖相回路100脫離省電模式(亦即用以致能延遲鎖相回路100的致能信號CKE為邏輯高電位)時,大電容C造成的相位誤差小于小電容C造成的相位誤差。請參照圖3,圖3是用于說明電荷泵104的示意圖。當(dāng)電荷泵104接收上開關(guān)信號 UP時,上電流源1042根據(jù)電流IU,對電容C充電;當(dāng)電荷泵104接收下開關(guān)信號DN時,下電流源1044根據(jù)電流ID,對電容C放電,其中電流IU等于電流ID。延遲鎖相回路100的回路頻寬Wn由式(1)決定。Wn =VCDL其中Kveil為電壓控制延遲電路106的增益值,T為延遲鎖相回路100的參考頻率 REF的周期。而延遲鎖相回路100的鎖定時間LT和回路頻寬Wn成反比。因此,具有小電容 C的延遲鎖相回路100會有較短的鎖定時間LT。但具有小電容C的延遲鎖相回路100所輸出的反饋頻率FB會有抖動幅度大的缺點。因此,在現(xiàn)有技術(shù)中,延遲鎖相回路100通常具有大電容C,以減少反饋頻率FB的抖動及減少當(dāng)延遲鎖相回路100進(jìn)入省電模式期間電容C的漏電,且延遲鎖相回路100通常亦具有大的充放電電流(iu、ID),以降低鎖定時間LT。但因為延遲鎖相回路100具有大的充放電電流,所以具有大電容C的延遲鎖相回路100會有功率消耗較大的問題。
發(fā)明內(nèi)容
本發(fā)明的一實施例提供一種延遲鎖相回路。該延遲鎖相回路包含一相位頻率檢測電路、一回路濾波器及一電壓控制延遲電路。該相位頻率檢測電路具有一第一輸入端,用以接收一參考頻率,一第二輸入端,用以接收一反饋頻率,一第一輸出端,用以輸出一上開關(guān)信號,及一第二輸出端,用以一下開關(guān)信號;該回路濾波器具有一第一輸入端,用以接收該上開關(guān)信號,一第二輸入端,用以接收該下開關(guān)信號,及一輸出端,用以輸出一控制電壓,其中該回路濾波器包含一第一電容、一第二電容及一第一開關(guān),而該第一開關(guān)耦接于該第一電容的第一端和一第二電容的第一端之間,其中在一相位追蹤(Phase tracking)期間,該第一電容被充電或放電,且該第一開關(guān)關(guān)閉,及在一相位鎖定(phaselocking)期間,該第一開關(guān)開啟;及該電壓控制延遲電路(voltage controldelay line)具有一第一輸入端,用以接收該參考頻率,一第二輸入端,耦接于該回路濾波器的輸出端,用以接收該控制電壓, 及一輸出端,用以輸出該反饋頻率。本發(fā)明的另一實施例提供一種回路濾波器。該回路濾波器包含一上電路、一下電路、一第一電容、一第二電容、一緩沖器、一第一開關(guān)及一第二開關(guān)。該上電路具有一第一端,用以接收一第一電壓,一第二端,耦接于該回路濾波器的輸出端,及一第三端,耦接于該回路濾波器的第一輸入端;該下電路具有一第一端,耦接于該回路濾波器的輸出端,一第二端,耦接于一地端,及一第三端,耦接于該回路濾波器的第二輸入端;該第一電容具有一第一端,耦接于該回路濾波器的輸出端,及一第二端,耦接于該地端;該第二電容具有一第一端,及一第二端,耦接于該地端;該緩沖器具有一第一端,耦接于該回路濾波器的輸出端,及一第二端;該第一開關(guān)耦接于該第一電容的第一端和該第二電容的第一端之間;及該第二開關(guān)耦接于該緩沖器的第二端和該第二電容的第一端之間;其中在一相位追蹤期間,該第一電容被充電或放電,該第一開關(guān)關(guān)閉和該第二開關(guān)開啟,以及在一相位鎖定期間,該第一開關(guān)開啟以及第二開關(guān)關(guān)閉。本發(fā)明的另一實施例提供一種延遲鎖相回路的鎖相的方法。該方法包含一相位頻率檢測電路根據(jù)一參考頻率與一反饋頻率,輸出一上開關(guān)信號或一下開關(guān)信號;一回路濾波器在一相位追蹤(phase tracking)期間,根據(jù)該上開關(guān)信號或該下開關(guān)信號對一第一電容充放電,及藉由一緩沖器對一第二電容充放電,并輸出一控制電壓;及一電壓控制延遲電路根據(jù)該控制電壓和該參考頻率,同步該反饋頻率和該參考頻率,并輸出該反饋頻率。本發(fā)明提供的一種延遲鎖相回路、回路濾波器及延遲鎖相回路的鎖相的方法,利用一回路濾波器的第一開關(guān)和第二開關(guān),改變該回路濾波器在一相位追蹤期間與一相位鎖定期間的電容值。因此,在該相位追蹤期間,該回路濾波器僅利用一較小的電容(第一電容)的電位以控制一電壓控制延遲電路快速鎖定;在該相位鎖定期間,該回路濾波器利用一較大的電容(第一電容和第二電容并聯(lián))的電位以控制該電壓控制延遲電路。所以,本發(fā)明具有鎖定時間較短、低耗電、低抖動、無開關(guān)交換電流式因電流不匹配所造成的相位偏移、可長時間進(jìn)入省電模式的優(yōu)點。
圖1為現(xiàn)有技術(shù)說明延遲鎖相回路的示意圖;圖2A為用于說明電容在省電模式期間漏電,導(dǎo)致電容的電位下降的示意圖;圖2B為用于說明當(dāng)重新致能延遲鎖相回路時,因為控制節(jié)點的電位下降,導(dǎo)致延遲鎖相回路具有相位誤差的示意圖;圖3為用于說明電荷泵的示意圖;圖4為本發(fā)明的一實施例說明一種延遲鎖相回路的示意圖;圖5A為用于說明在相位追蹤期間,回路濾波器運作的示意圖;圖5B為用于說明在相位鎖定期間,回路濾波器運作的示意圖;圖5C為用于說明回路濾波器輸出的控制電壓上,第一電容和第二電容的電荷存量變化的示意圖;圖6為本發(fā)明的另一實施例說明一種延遲鎖相回路的鎖相的方法的流程圖。
其中,附圖標(biāo)記
100、400延遲鎖相回路
102、402相位頻率檢測電路
104 電荷泵
106,406 電壓控制延遲電路
404回路濾波器
1042上電流源
1044下電流源
4042上電路
4044下電路
4046緩沖器
4048第一電容
4050第二電容
4052第一開關(guān)
4054第二開關(guān)
40422 上電流源
40424 上開關(guān)
40442下電流源
40444 下開關(guān)
CKE致能信號
VDD 第一電壓
IU、ID 電流VCTRL控制電壓
C電容UP上開關(guān)信號
DN下開關(guān)信號REF 參考頻率
FB反饋頻率600至608 步驟
具體實施例方式
請參照圖4,圖4為本發(fā)明的一實施例說明一種延遲鎖相回路400的示意圖。延遲鎖相回路400包含一相位頻率檢測電路402、一回路濾波器404及一電壓控制延遲電路 406。相位頻率檢測電路402具有一第一輸入端,用以接收一參考頻率REF,一第二輸入端, 用以接收一反饋頻率FB,一第一輸出端,用以輸出一上開關(guān)信號UP,及一第二輸出端,用以輸出一下開關(guān)信號DN,其中當(dāng)反饋頻率FB的頻率領(lǐng)先參考頻率REF時,上開關(guān)信號UP為邏輯低電位,下開關(guān)信號DN為邏輯高電位;當(dāng)反饋頻率FB的頻率落后參考頻率REF時,上開關(guān)信號UP為邏輯高電位,下開關(guān)信號DN為邏輯低電位。但本發(fā)明亦可當(dāng)反饋頻率FB的頻率領(lǐng)先參考頻率REF時,上開關(guān)信號UP為邏輯高電位,下開關(guān)信號DN為邏輯低電位;當(dāng)反饋頻率FB的頻率落后參考頻率REF時,上開關(guān)信號UP為邏輯低電位,下開關(guān)信號DN為邏輯高電位。此時,回路濾波器404僅須以另包含的邏輯電路反相上開關(guān)信號UP和下開關(guān)信號DN的邏輯電位即可?;芈窞V波器404具有一第一輸入端,用以接收上開關(guān)信號UP, 一第二輸入端,用以接收下開關(guān)信號DN,及一輸出端,用以輸出一控制電壓VCTRL?;芈窞V波器404包含一上電路4042、一下電路4044、一緩沖器4046、一第一電容4048、一第二電容4050、一第一開關(guān) 4052、一第二開關(guān)40 ,其中第一開關(guān)4052和第二開關(guān)40M為P型金氧半晶體管、N型金氧半晶體管或傳輸間。上電路4042具有一第一端,用以接收一第一電壓VDD,一第二端,耦接于回路濾波器404的輸出端,及一第三端,耦接于回路濾波器404的第一輸入端,用以接收上開關(guān)信號UP。上電路4042包含一上電流源40422及一上開關(guān)40424,其中上開關(guān)404M 為P型金氧半晶體管、N型金氧半晶體管或傳輸間。上電流源40422具有一第一端,耦接于上電路4042的第一端,及一第二端;上開關(guān)404M具有一第一端,耦接于上電流源40422的第二端,一第二端,耦接于上電路4042的第二端,及一第三端,耦接于上電路4042的第三端。下電路4044具有一第一端,耦接于回路濾波器404的輸出端,一第二端,耦接于地端, 及一第三端,耦接于回路濾波器404的第二輸入端,用以接收下開關(guān)信號DN。下電路4044 包含一下電流源40442及一下開關(guān)40444,其中下開關(guān)40444為P型金氧半晶體管、N型金氧半晶體管或傳輸間。下電流源40442具有一第一端,及一第二端,耦接于下電路4044的第二端;下開關(guān)40444具有一第一端,耦接于下電路4044的第一端,一第二端,耦接于下電流源40442的第一端,及一第三端,耦接于下電路4044的第三端。第一電容4048具有一第一端,耦接于回路濾波器404的輸出端,及一第二端,耦接于地端。第二電容4050具有一第一端,及一第二端,耦接于地端。第一開關(guān)4052耦接于第一電容4048的第一端和第二電容 4050的第一端之間。緩沖器4046具有一第一端,耦接于回路濾波器404的輸出端,及一第二端。第二開關(guān)40M耦接于緩沖器4046的第二端和第二電容4050的第一端之間。另外, 致能信號CKE可致能或失能延遲鎖相回路400。請參照圖5A、圖5B和圖5C,圖5A為用于說明在相位追蹤(phase tracking)期間, 回路濾波器404運作的示意圖,圖5B為用于說明在相位鎖定(phaselocking)期間,回路濾波器404運作的示意圖,圖5C為用于說明在回路濾波器404輸出的控制電壓VCTRL上,第一電容4048和第二電容4050電荷存量變化的示意圖。如圖5A所示,在相位追蹤期間,第一開關(guān)4052關(guān)閉、第二開關(guān)40M開啟,且緩沖器4046為致能狀態(tài)。此時,如果上開關(guān)信號 UP為邏輯高電位和下開關(guān)信號DN為邏輯低電位,則上開關(guān)404M開啟,以及上電路4042 根據(jù)電流IU對第一電容4048充電(第二電容4050被第一開關(guān)4052阻隔,所以第二電容 4050并不會被上電路4042充電);如果上開關(guān)信號UP為邏輯低電位和下開關(guān)信號DN為邏輯高電位,則下開關(guān)40444開啟,以及下電路4044根據(jù)電流ID對第一電容4048放電(第二電容4050被第一開關(guān)4052阻隔,所以第二電容4050并不會被下電路4044放電)。而回路濾波器404根據(jù)第一電容4048的電位,由輸出端輸出控制電壓VCTRL至電壓控制延遲電路406。另外,因為第一開關(guān)4052關(guān)閉、第二開關(guān)40M開啟及緩沖器4046被致能,所以在相位追蹤期間,第二電容4050被緩沖器4046充放電。如此,回路濾波器404在相位追蹤期間,僅對第一電容4048充放電,所以延遲鎖相回路400具有較短的鎖定時間LT,以及可具有較小的電流ID和電流IU。如圖5B所示,在相位鎖定期間,第一開關(guān)4052開啟、第二開關(guān)40M關(guān)閉。另外, 如果在相位鎖定期間,緩沖器4046被失能,則延遲鎖相回路400可省電。在相位鎖定期間, 如果上開關(guān)信號UP為邏輯高電位和下開關(guān)信號DN為邏輯低電位,則上開關(guān)404M開啟,以及上電路4042根據(jù)電流IU對第一電容4048和第二電容4050充電;如果上開關(guān)信號UP為邏輯低電位和下開關(guān)信號DN為邏輯高電位,則下開關(guān)40444開啟,以及下電路4044根據(jù)電流ID對第一電容4048和第二電容4050放電。而回路濾波器404根據(jù)第一電容4048的電位,由輸出端輸出控制電壓VCTRL至電壓控制延遲電路406。另外,如圖5B所示,如果在相位鎖定期間,延遲鎖相回路400進(jìn)入省電模式(power downmode),則因為回路濾波器404的輸出端的電位由第一電容4048和第二電容4050的電位決定,所以回路濾波器404的輸出端的電位下降的較慢(亦即控制電壓VCTRL下降的較慢)。如此,當(dāng)延遲鎖相回路400離開省電模式后,雖然仍然要對第一電容4048和第二電容4050漏電的部分(亦即控制電壓 VCTRL的電位下降的部分)重新充電,但由于第一電容4048和第二電容4050漏電的部分較少,使得延遲鎖相回路400具有較小的相位誤差。如圖5C所示,第一電容4048僅在相位追蹤期間被充放電,而第二電容4050在相位追蹤期間被緩沖器4046充放電以及在相位鎖定期間被上電路4042充電或下電路4044 放電,也就是說第二電容4050 —直被充放電。因此,回路濾波器上電容所注入電荷的變化相對現(xiàn)有技術(shù)來的平緩。另外,電壓控制延遲電路406,具有一第一輸入端,用以接收參考頻率REF,一第二輸入端,耦接于回路濾波器404的輸出端,用以接收控制電壓VCTRL,及一輸出端,用以輸出反饋頻率FB。電壓控制延遲電路406根據(jù)控制電壓VCTRL和參考頻率REF,調(diào)整反饋頻率 FB以同步反饋頻率FB和參考頻率REF,并輸出反饋頻率FB。請參照圖6,圖6為本發(fā)明的另一實施例說明一種延遲鎖相回路的鎖相的方法的流程圖。圖6的方法藉由圖4所示的延遲鎖相回路400說明,其步驟詳述如下步驟600:開始;步驟602 相位頻率檢測電路402根據(jù)參考頻率REF與反饋頻率FB,輸出上開關(guān)信號UP或下開關(guān)信號DN,進(jìn)行步驟604或步驟606 ;步驟604 回路濾波器404在相位追蹤期間,根據(jù)上開關(guān)信號UP或下開關(guān)信號DN 對第一電容4048充放電,及藉由緩沖器4046對第二電容4050充放電,并輸出控制電壓 VCTRL,跳至步驟608 ;步驟606 回路濾波器404在相位鎖定期間,根據(jù)上開關(guān)信號UP或下開關(guān)信號DN 對第一電容4048和第二電容4050充放電,并輸出控制電壓VCTRL,進(jìn)行步驟608 ;步驟608 電壓控制延遲電路406根據(jù)控制電壓VCTRL和參考頻率REF,同步反饋頻率FB和參考頻率REF,并輸出反饋頻率FB,跳回步驟602 ;在步驟604中,回路濾波器404在相位追蹤期間,關(guān)閉第一開關(guān)4052、開啟第二開關(guān)40M,以及致能緩沖器4046。因此,回路濾波器404可根據(jù)上開關(guān)信號UP或下開關(guān)信號 DN對第一電容4048充放電,及藉由緩沖器4046對第二電容4050充放電,并根據(jù)第一電容 4048的電位,輸出控制電壓VCTRL。在步驟606中,回路濾波器404在相位鎖定期間,開啟第一開關(guān)4052、關(guān)閉第二開關(guān)40M。因此,回路濾波器404可根據(jù)上開關(guān)信號UP或下開關(guān)信號DN對第一電容4048和第二電容4050充放電,并根據(jù)第一電容4048和第二電容4050 的電位,輸出控制電壓VCTRL。另外,如果在相位鎖定期間,緩沖器4046被失能,則延遲鎖相回路400可省電。在步驟608中,電壓控制延遲電路406根據(jù)控制電壓VCTRL和參考頻率 REF,調(diào)整反饋頻率FB以同步反饋頻率FB和參考頻率REF,并輸出反饋頻率FB。綜上所述,本發(fā)明所提供的延遲鎖相回路、回路濾波器及延遲鎖相回路的鎖相的方法,利用回路濾波器的第一開關(guān)和第二開關(guān),改變回路濾波器在相位追蹤期間與相位鎖定期間的電容值。因此,在相位追蹤期間,回路濾波器僅利用較小的電容(第一電容)的電位以控制電壓控制延遲電路快速鎖定;在相位鎖定期間,回路濾波器利用較大的電容(第一電容和第二電容并聯(lián))的電位以控制電壓控制延遲電路。所以,本發(fā)明具有鎖定時間較短、低耗電、低抖動、無開關(guān)交換電流式因電流不匹配所造成的相位偏移、可長時間進(jìn)入省電模式的優(yōu)點。另外,本發(fā)明所提供的回路濾波器不僅可應(yīng)用于延遲鎖相回路,亦可應(yīng)用于模擬脈沖寬度控制回路(analog pulse width control loop)。以上所述僅為本發(fā)明的較佳實施例,凡依本發(fā)明權(quán)利要求保護(hù)范圍所做的均等變化與修改,皆應(yīng)屬本發(fā)明的涵蓋范圍。
權(quán)利要求
1.一種延遲鎖相回路,其特征在于,包含一相位頻率檢測電路,具有一第一輸入端,用以接收一參考頻率,一第二輸入端,用以接收一反饋頻率,一第一輸出端,用以輸出一上開關(guān)信號,及一第二輸出端,用以一下開關(guān)信號;一回路濾波器,具有一第一輸入端,用以接收該上開關(guān)信號,一第二輸入端,用以接收該下開關(guān)信號,及一輸出端,用以輸出一控制電壓,其中該回路濾波器包含一第一電容、一第二電容及一第一開關(guān),而該第一開關(guān)耦接于該第一電容的第一端和一第二電容的第一端之間,其中在一相位追蹤期間,該第一電容被充電或放電,且該第一開關(guān)關(guān)閉,及在一相位鎖定期間,該第一開關(guān)開啟;及一電壓控制延遲電路,具有一第一輸入端,用以接收一參考頻率,一第二端,耦接于該回路濾波器的輸出端,用以接收該控制電壓,及一輸出端,用以輸出該反饋頻率。
2.如權(quán)利要求1所述的延遲鎖相回路,其特征在于,該第一電容的第二端和該第二電容的第二端耦接于一地端。
3.如權(quán)利要求1所述的延遲鎖相回路,其特征在于,該回路濾波器另包含一上電路,具有一第一端,用以接收一第一電壓,一第二端,耦接于該回路濾波器的輸出端,及一第三端,耦接于該回路濾波器的第一輸入端,用以接收該上開關(guān)信號;一下電路,具有一第一端,耦接于該回路濾波器的輸出端,一第二端,耦接于該地端,及一第三端,耦接于該回路濾波器的第二輸入端,用以接收該下開關(guān)信號;一緩沖器,具有一第一端,耦接于該回路濾波器的輸出端,及一第二端;及一第二開關(guān),耦接于該緩沖器的第二端和該第二電容的第一端之間; 其中該第二開關(guān)在該相位追蹤期間開啟,及在該相位鎖定期間關(guān)閉。
4.如權(quán)利要求3所述的延遲鎖相回路,其特征在于,該緩沖器在該相位鎖定期間失能。
5.如權(quán)利要求3所述的延遲鎖相回路,其特征在于,該上電路包含 一上電流源,具有一第一端,耦接于該上電路的第一端,及一第二端;及一上開關(guān),具有一第一端,耦接于該上電流源的第二端,一第二端,耦接于該上電路的第二端,及一第三端,耦接于該上電路的第三端。
6.如權(quán)利要求3所述的延遲鎖相回路,其特征在于,該下電路包含 一下電流源,具有一第一端,及一第二端,耦接于該下電路的第二端;及一下開關(guān),具有一第一端,耦接于該下電路的第一端,一第二端,耦接于該下電流源的第一端,及一第三端,耦接于該下電路的第三端。
7.一種回路濾波器,其特征在于,包含一上電路,具有一第一端,用以接收一第一電壓,一第二端,耦接于該回路濾波器的輸出端,及一第三端,耦接于該回路濾波器的第一輸入端;一下電路,具有一第一端,耦接于該回路濾波器的輸出端,一第二端,耦接于一地端,及一第三端,耦接于該回路濾波器的第二輸入端;一第一電容,具有一第一端,耦接于該回路濾波器的輸出端,及一第二端,耦接于該地端;一第二電容,具有一第一端,及一第二端,耦接于該地端; 一緩沖器,具有一第一端,耦接于該回路濾波器的輸出端,及一第二端;一第一開關(guān),耦接于該第一電容的第一端和該第二電容的第一端之間;及一第二開關(guān),耦接于該緩沖器的第二端和該第二電容的第一端之間; 其中在一相位追蹤期間,該第一電容被充電或放電,該第一開關(guān)關(guān)閉和該第二開關(guān)開啟,以及在一相位鎖定期間,該第一開關(guān)開啟以及第二開關(guān)關(guān)閉。
8.如權(quán)利要求7所述的回路濾波器,其特征在于,該緩沖器在該相位鎖定期間失能。
9.如權(quán)利要求7所述的回路濾波器,其特征在于,該上電路包含 一上電流源,具有一第一端,耦接于該上電路的第一端,及一第二端;及一上開關(guān),具有一第一端,耦接于該上電流源的第二端,一第二端,耦接于該上電路的第二端,及一第三端,耦接于該上電路的第三端。
10.如權(quán)利要求7所述的回路濾波器,其特征在于,該下電路包含 一下電流源,具有一第一端,及一第二端,耦接于該下電路的第二端;及一下開關(guān),具有一第一端,耦接于該下電路的第一端,一第二端,耦接于該下電流源的第一端,及一第三端,耦接于該下電路的第三端。
11.一種延遲鎖相回路的鎖相的方法,其特征在于,包含一相位頻率檢測電路根據(jù)一參考頻率與一反饋頻率,輸出一上開關(guān)信號或一下開關(guān)信號;一回路濾波器在一相位追蹤期間,根據(jù)該上開關(guān)信號或該下開關(guān)信號對一第一電容充放電,及藉由一緩沖器對一第二電容充放電,并輸出一控制電壓;及一電壓控制延遲電路根據(jù)該控制電壓和該參考頻率,同步該反饋頻率和該參考頻率, 并輸出該反饋頻率。
12.如權(quán)利要求11所述的延遲鎖相回路的鎖相的方法,其特征在于,另包含該回路濾波器在一相位鎖定期間,根據(jù)該上開關(guān)信號或該下開關(guān)信號對該第一電容和該第二電容充放電,并輸出該控制電壓。
13.如權(quán)利要求12所述的延遲鎖相回路的鎖相的方法,其特征在于,另包含 該回路濾波器在該相位鎖定期間,開啟一第一開關(guān)、關(guān)閉一第二開關(guān)。
14.如權(quán)利要求13所述的延遲鎖相回路的鎖相的方法,其特征在于,另包含 該回路濾波器在該相位鎖定期間,失能該緩沖器。
15.如權(quán)利要求11所述的延遲鎖相回路的鎖相的方法,其特征在于,另包含 該回路濾波器在該相位追蹤期間,關(guān)閉該第一開關(guān)、開啟該第二開關(guān)。
16.如權(quán)利要求15所述的延遲鎖相回路的鎖相的方法,其特征在于,另包含 該回路濾波器在該相位追蹤期間,致能該緩沖器。
全文摘要
本發(fā)明公開了一種延遲鎖相回路、回路濾波器及延遲鎖相回路的鎖相的方法,該延遲鎖相回路包含一相位頻率檢測電路、一回路濾波器及一電壓控制延遲電路。該相位頻率檢測電路用以根據(jù)一參考頻率及一反饋頻率,輸出一上開關(guān)信號或一下開關(guān)信號;該回路濾波器包含一第一電容、一第二電容及一第一開關(guān),在一相位追蹤期間,該第一開關(guān)關(guān)閉,且該第一電容被充電或放電,及在一相位鎖定期間,該第一開關(guān)開啟,且該第一電容和該第二電容被充電或放電;該電壓控制延遲電路用以根據(jù)該回路濾波器輸出的一控制電壓和該參考頻率,以輸出該反饋頻率。
文檔編號H03L7/085GK102291123SQ20111015367
公開日2011年12月21日 申請日期2011年6月3日 優(yōu)先權(quán)日2011年4月7日
發(fā)明者鄧匡復(fù) 申請人:鈺創(chuàng)科技股份有限公司