两个人的电影免费视频_国产精品久久久久久久久成人_97视频在线观看播放_久久这里只有精品777_亚洲熟女少妇二三区_4438x8成人网亚洲av_内谢国产内射夫妻免费视频_人妻精品久久久久中国字幕

以相對(duì)快速方式啟用信號(hào)處理裝置以處理低工作周期信號(hào)的系統(tǒng)和方法

文檔序號(hào):7515975閱讀:161來(lái)源:國(guó)知局
專利名稱:以相對(duì)快速方式啟用信號(hào)處理裝置以處理低工作周期信號(hào)的系統(tǒng)和方法
技術(shù)領(lǐng)域
本發(fā)明大體上涉及通信系統(tǒng),且更具體地說(shuō),涉及針對(duì)低工作周期應(yīng)用改進(jìn)接收 器的功率效率的系統(tǒng)及方法。
背景技術(shù)
以有限電源(例如,電池)操作的通信裝置通常使用在消耗相對(duì)較少量的功率的 同時(shí)提供期望功能性的技術(shù)。一種已獲得普及的技術(shù)涉及使用脈沖調(diào)制技術(shù)接收信號(hào)。此 技術(shù)通常包括使用低工作周期脈沖接收信息且在不接收脈沖的時(shí)間期間以低功率模式操 作。因此,在這些裝置中,功率效率通常優(yōu)于使接收器連續(xù)操作的通信裝置。為了使此類型的接收技術(shù)有效,形成接收器的裝置中的一者或一者以上應(yīng)被迅速 啟用并達(dá)到一充分的操作狀態(tài),使得接收器可有效地處理傳入的低工作周期脈沖。此將允 許接收器在較長(zhǎng)時(shí)間段內(nèi)保持在較低功率消耗模式,且在處理傳入脈沖所需的時(shí)間內(nèi)處于 較高功率消耗模式。另外,應(yīng)將在所述一個(gè)或一個(gè)以上接收裝置已處理脈沖之后留下的任 何殘余電位能加以利用,以更好地改進(jìn)接收器的功率效率。

發(fā)明內(nèi)容
本發(fā)明的一方面涉及一種設(shè)備,其包含第一電路,其包括具有耦合在一起的輸入 端及耦合在一起的輸出端的第一互補(bǔ)裝置及第二互補(bǔ)裝置;及第二電路,其位于所述互補(bǔ) 裝置的輸入端與輸出端之間,其中所述第二電路適于在放大器啟用的情況下使所述互補(bǔ)裝 置傳導(dǎo)大體上相同的電流。在另一方面中,一額外電路進(jìn)一步適于在放大器停用的情況下 在所述互補(bǔ)裝置的輸入端或輸出端處建立規(guī)定電壓。一方面可包含技術(shù)方案的至少一個(gè)要素。在另一方面中,所述第二電路適于響應(yīng)于控制信號(hào)來(lái)啟用或停用放大器。所述第 二電路可進(jìn)一步經(jīng)配置以在規(guī)定時(shí)間常數(shù)內(nèi)啟用所述第一電路。另外,所述第二電路可適 于將電荷添加到所述互補(bǔ)裝置的輸入端或?qū)㈦姾蓮乃龌パa(bǔ)裝置的輸入端移除,以使所述 互補(bǔ)裝置傳導(dǎo)大體上相同的電流。所述互補(bǔ)裝置可包含P溝道場(chǎng)效應(yīng)晶體管(FET)及η溝 道FET。所述設(shè)備可用作為接收器的一部分,其適于將具有大約20%或以上的分?jǐn)?shù)頻譜、大 約500MHz或以上的頻譜、或大約20%或以上的分?jǐn)?shù)頻譜及大約500MHz或以上的頻譜的輸 入信號(hào)放大。在又一方面中,本發(fā)明涉及一種用于產(chǎn)生或設(shè)置用于一個(gè)或一個(gè)以上組件的偏壓 的設(shè)備。確切地說(shuō),所述設(shè)備包含第一電容性元件及第二電容性元件以及控制器,所述控制 器適于基于所述第一電容性元件上的第一電壓而將所述第二電容性元件調(diào)諧到一電容,且 將經(jīng)調(diào)諧的第二電容性元件與所述第一電容性元件耦合以建立所述第一電容性元件上的 偏壓。所述控制器可進(jìn)一步適于將所述第一電壓的來(lái)源耦合到所述第一電容性元件。所述 控制器進(jìn)一步適于響應(yīng)于第一定時(shí)信號(hào)而將所述第一電壓源耦合到所述第一電容性元件,且適于響應(yīng)于第二定時(shí)信號(hào)將經(jīng)調(diào)諧的第二電容性元件耦合到所述第一電容性元件。當(dāng)結(jié)合隨附圖式考慮時(shí),本發(fā)明的其它方面、優(yōu)點(diǎn)及新穎特征將從以下對(duì)本發(fā)明 的詳細(xì)描述變得顯而易見(jiàn)。


圖1說(shuō)明根據(jù)本發(fā)明的一方面的用于低工作周期應(yīng)用的示范性接收器的框圖。圖2說(shuō)明根據(jù)本發(fā)明的另一方面的由示范性接收器產(chǎn)生及/或處理的示范性信號(hào) 的時(shí)序圖。圖3說(shuō)明根據(jù)本發(fā)明的另一方面的包括示范性啟用電路的示范性低噪聲放大器 (LNA)的示意圖。圖4說(shuō)明根據(jù)本發(fā)明的另一方面的包括示范性啟用電路的另一示范性低噪聲放 大器(LNA)的示意圖。圖5說(shuō)明根據(jù)本發(fā)明的另一方面的示范性偏壓設(shè)置電路的示意圖。圖6說(shuō)明根據(jù)本發(fā)明的另一方面的由示范性偏壓設(shè)置電路產(chǎn)生及/或處理的示范 性信號(hào)的時(shí)序圖。圖7說(shuō)明根據(jù)本發(fā)明的另一方面的示范性通信裝置的框圖。圖8說(shuō)明根據(jù)本發(fā)明的另一方面的另一示范性通信裝置的框圖。圖9A到圖9D說(shuō)明根據(jù)本發(fā)明的另一方面的各種脈沖調(diào)制技術(shù)的時(shí)序圖。圖10說(shuō)明根據(jù)本發(fā)明的另一方面的經(jīng)由各種信道來(lái)相互通信的各種通信裝置的 框圖。圖11說(shuō)明根據(jù)本發(fā)明的另一方面的示范性設(shè)備的框圖。
具體實(shí)施例方式以下描述本發(fā)明的各種方面。顯然,本文中的教示可以各種形式實(shí)施,且本文中揭 示的任何特定結(jié)構(gòu)、功能或兩者只是代表性的?;诒疚闹械慕淌荆鶎兕I(lǐng)域的技術(shù)人員應(yīng) 了解,本文中所揭示的一方面可獨(dú)立于任何其它方面而實(shí)施,且可以各種方式組合這些方 面中的兩者或兩者以上。舉例來(lái)說(shuō),可使用本文中所闡述的任何數(shù)目的方面來(lái)實(shí)施一設(shè)備 或?qū)嵺`一方法。另外,可使用除本文中所闡述的方面中的一者或一者以上以外或不同于本 文中所闡述的方面中的一者或一者以上的其它結(jié)構(gòu)、功能性或結(jié)構(gòu)及功能性來(lái)實(shí)施此設(shè)備 或?qū)嵺`此方法。作為上述概念中的一些的實(shí)例,在一些方面中,本發(fā)明涉及一種針對(duì)低工作周期 應(yīng)用改進(jìn)接收器的功率效率的系統(tǒng)及方法。在一個(gè)方面中,所述接收器包括低噪聲放大 器(LNA),LNA能夠以相對(duì)迅速的方式被啟用以便將傳入數(shù)據(jù)脈沖放大,且接著被停用以將 LNA設(shè)置于低功率消耗模式。確切地說(shuō),LNA包括一對(duì)互補(bǔ)裝置及一啟用電路,所述啟用電 路適于迅速地使所述互補(bǔ)裝置傳導(dǎo)大體上相同的電流。在另一方面中,提供偏壓產(chǎn)生設(shè)備, 其使用來(lái)自先前操作的殘余電壓來(lái)建立用于LNA的當(dāng)前偏壓。確切地說(shuō),所述設(shè)備包括控 制器,所述控制器適于基于殘余電壓將可調(diào)整電容器調(diào)諧到一電容,且將所述電容器耦合 在一起以形成用于LNA的偏壓。圖1說(shuō)明根據(jù)本發(fā)明的一方面的用于低工作周期應(yīng)用的示范性接收器100的框圖。總而言之,接收器100包括用于低噪聲放大器(LNA)的啟用電路,所述啟用電路經(jīng)配置 而以相對(duì)快速的方式啟用LNA使得所述LNA能夠?qū)魅朊}沖放大,且以相對(duì)快速的方式停 用所述LNA使得所述LNA可再次處于低功率消耗模式。另外,接收器100包括偏壓設(shè)置電 路,其利用所述LNA的先前操作留下的殘余電荷或電壓來(lái)建立用于所述LNA的后續(xù)操作的 偏壓。這些特征幫助改進(jìn)接收器100的功率效率。確切地說(shuō),接收器100包含定時(shí)產(chǎn)生器102、偏壓設(shè)置電路104及LNA 106 (其包括 用于所述LNA的啟用電路)。LNA 106接收并放大輸入信號(hào)以產(chǎn)生輸出信號(hào)。所述輸入信 號(hào)可配置為一個(gè)或一個(gè)以上低工作周期脈沖。LNA 106內(nèi)部包括啟用電路,所述啟用電路經(jīng) 配置而以相對(duì)快速的方式啟用所述LNA使得所述LNA能夠?qū)⑤斎胄盘?hào)脈沖放大,且以相對(duì) 快速的方式停用所述LNA使得所述LNA可處于低功率消耗模式。偏壓設(shè)置電路104經(jīng)配置以通過(guò)利用儲(chǔ)存在外部電容器C中的從LNA 106的先前 操作剩下的殘余電壓或電荷來(lái)設(shè)置用于LNA 106的偏壓Vdd_Lna。如以下較詳細(xì)論述,定時(shí) 產(chǎn)生器102通過(guò)使用相應(yīng)BIAS VOLTAGE ENABLE AND LNA ENABLE (偏壓?jiǎn)⒂眉癓NA啟用) 信號(hào)而使偏壓VdcLLna的設(shè)置與LNA 106的啟用及停用協(xié)調(diào)。圖2說(shuō)明根據(jù)本發(fā)明的另一方面的由示范性接收器100產(chǎn)生及/或處理的示范性 信號(hào)的時(shí)序圖。根據(jù)所述時(shí)序圖,定時(shí)產(chǎn)生器102首先斷言BIAS VOLTAGE ENABLE信號(hào)以 使偏壓設(shè)置電路104設(shè)置用于LNA 106的偏壓Vdd_Lna。如果LNA 106先前未操作,則外 部電容器C上可不存在殘余電壓。因此,偏壓設(shè)置電路104將從零(0)伏特起設(shè)置LNA偏 壓Vdd_Lna。在偏壓Vdd_Lna已建立之后,可在斷言LNA ENABLE信號(hào)之前將BIAS VOLTAGE ENABLE信號(hào)解除斷言。然而,應(yīng)了解,如稍后將較詳細(xì)論述,可繼續(xù)在用于LNA 106的整個(gè) 接收窗中斷言BIAS VOLTAGE ENABLE信號(hào)。在設(shè)置了 LNA偏壓Vdd_Lna之后,定時(shí)產(chǎn)生器102斷言LNA ENABLE信號(hào)以用相對(duì) 快速的方式啟用LNA 106,以便適當(dāng)?shù)貙魅氲男盘?hào)脈沖放大。定時(shí)產(chǎn)生器102在足夠時(shí) 間內(nèi)繼續(xù)斷言LNA ENABLE信號(hào)以形成一接收窗或時(shí)間間隔,在所述接收窗或時(shí)間間隔中將 接收輸入信號(hào)脈沖。如此實(shí)例中所示,在第一接收窗中相對(duì)較早地接收輸入信號(hào)脈沖,所述 第一接收窗可以特定方式(例如,邏輯高)來(lái)解譯。在接收窗之后,定時(shí)產(chǎn)生器102停止斷 言BIAS VOLTAGE ENABLE信號(hào)及LNA ENABLE信號(hào)以停用LNA 106且使其處于低功率消耗 模式。以此方式,接收器100通過(guò)在預(yù)期無(wú)輸入信號(hào)時(shí)使LNA 106以相對(duì)低功率模式操作 及在預(yù)期有輸入信號(hào)時(shí)使所述LNA以相對(duì)高功率模式操作而以功率有效方式操作。當(dāng)?shù)搅讼乱唤邮罩芷诘臅r(shí)間時(shí),定時(shí)產(chǎn)生器102再次斷言BIAS VOLTAGE ENABLE 信號(hào)以使偏壓設(shè)置電路104設(shè)置LNA偏壓Vdd_Lna。因?yàn)樵诖藢?shí)例中LNA 106已操作,所 以外部電容器C上可存在某一殘余電壓,電壓設(shè)置電路104使用所述殘余電壓來(lái)設(shè)置用于 LNA 106的后續(xù)操作的LNA偏壓Vdd_Lna。此外,以此方式,通過(guò)利用可能從先前操作留下 的殘余電位能將功率供應(yīng)到LNA 106而使接收器100以功率有效方式操作。按照先前接收 周期,定時(shí)產(chǎn)生器102接著斷言LNA ENABLE信號(hào)而以相對(duì)快速的方式啟用LNA 106,以便適 當(dāng)?shù)貙魅氲男盘?hào)脈沖放大。在此實(shí)例中,在第二接收窗中相對(duì)稍后地接收輸入信號(hào)脈沖, 所述第二接收窗可以另一特定方式(例如,邏輯低)來(lái)解譯。圖3說(shuō)明根據(jù)本發(fā)明的另一方面的包括示范性啟用電路的示范性低噪聲放大器 (LNA)300的示意圖。LNA 300可為先前所論述的LNA 106的一個(gè)實(shí)例。確切地說(shuō),LNA 300包含一對(duì)P溝道場(chǎng)效應(yīng)晶體管(FET)Ml及M2、一對(duì)η溝道FET Μ3及Μ4及一對(duì)電阻器Rl及 R2。ρ溝道FET Ml及Μ2的源極適于接收偏壓Vdd_Lna。FET Ml及M4的柵極適于接收先前 所論述的LNA ENABLE信號(hào)FET M2及M3的柵極適于接收輸入信號(hào)。在FET M3及M2的漏極處產(chǎn)生輸出信號(hào)。 FET Ml的漏極電耦合到輸入信號(hào)端子(及FET M2及M3的柵極)。電阻器Rl電耦合在FET M4的源極與輸入信號(hào)端子(FET M2及M3的柵極)之間。電阻器R2電耦合在FET M4的漏 極與輸出信號(hào)端子(FET M2及M3的漏極)之間。FET M3的源極電耦合到Vss電位,其可處 于接地電位或一比Vdd_Lna負(fù)的電位。在操作中,當(dāng)LNA ENABLE信號(hào)處于低邏輯電平時(shí),LNA 300處于低功率消耗模式。 FET Ml的柵極上的低邏輯電平使FET Ml接通。此將電壓Vdd_LNA施加到FET M2及M3的柵 極。此電壓又使FET M2斷開(kāi)且使FET M3接通。另外,施加到FET M4的柵極的LNA ENABLE 信號(hào)的低邏輯電平使FET M4斷開(kāi)。因此,在低功率消耗模式下,LNA 300的輸出信號(hào)端子 由于FET M3的接通及FET M2的斷開(kāi)而大約處于Vss電位。輸入信號(hào)端子由于FET Ml的 接通而大體上處于VdcLLna電位,且由于FET M4的斷開(kāi)而大體上與輸出信號(hào)端子隔離。當(dāng)LNA ENABLE信號(hào)從低邏輯電平過(guò)渡到高邏輯電平時(shí),F(xiàn)ET Ml斷開(kāi)且FET M4接 通。因?yàn)樵贚NA ENABLE信號(hào)過(guò)渡到高邏輯電平之前,輸入信號(hào)端子上的電壓大體上處于 Vdd_Lna且FET M3接通,所以FET M4的接通使電荷從輸入信號(hào)端子經(jīng)由電阻器Rl、FET M4 的源極及漏極、電阻器R2及FET M3的源極及漏極而流到Vss。此使輸入信號(hào)端子上的電壓 下降,因此使FET M2傳導(dǎo)較多電流而FET M3傳導(dǎo)較少電流。輸入信號(hào)端子上的電壓下降,直到其在由FET M2及M3傳導(dǎo)的電流中達(dá)到大致平 衡為止。在平衡狀態(tài)下,輸入信號(hào)端子(例如,F(xiàn)ET M2及M3的柵極)處的電壓大約為Vdd_ Lna/2。當(dāng)此發(fā)生時(shí),F(xiàn)ET M2及M3兩者均偏壓于大體上相同的線性區(qū)域,且FET M2及M3 作為互補(bǔ)的推挽式(push-pull)裝置操作以將輸入信號(hào)放大以便產(chǎn)生輸出信號(hào)。在LNA ENABLE信號(hào)過(guò)渡到高邏輯電平時(shí)的FET M2及M3的自偏壓在相對(duì)較小的所定義的時(shí)間間隔 內(nèi)發(fā)生,進(jìn)而允許迅速地設(shè)置LNA 300以在需要時(shí)將輸入信號(hào)放大。如上所論述,一旦輸入 信號(hào)已經(jīng)處理,便將LNA ENABLE信號(hào)設(shè)置為低邏輯電平以使LNA 300再次處于低功率消耗 模式。圖4說(shuō)明根據(jù)本發(fā)明的另一方面的包括示范性啟用電路的另一示范性低噪聲放 大器(LNA)400的示意圖。LNA 400可為先前所論述的LNA 106的另一實(shí)例。確切地說(shuō),LNA 400包含一 ρ溝道FET M2,三(3)個(gè)η溝道FET Ml、Μ3及Μ4,一對(duì)電阻器Rl及R2,及一對(duì) 反相器Il及12。ρ溝道FET M2的源極適于接收偏壓Vdd_Lna。反相器Il的輸入端適于接 收先前所論述的LNA ENABLE信號(hào)。FET M2及M3的柵極適于接收輸入信號(hào)。在FET M2及M3的漏極處產(chǎn)生輸出信號(hào)。 FET Ml的漏極電耦合到輸入信號(hào)端子(FET M2及M3的柵極)。電阻器Rl電耦合在FET M4 的源極與輸入信號(hào)端子(FET M2及M3的柵極)之間。電阻器R2電耦合在FETM4的漏極與 輸出信號(hào)端子(FET M2及M3的漏極)之間。FET Ml及M3的源極電耦合到Vss,其可處于 接地電位或比VdcLLna更負(fù)的電位。反相器Il的輸出端電耦合到FET Ml的柵極及反相器 12的輸入端。反相器12的輸出端電耦合到FET M4的柵極。在操作中,當(dāng)LNA ENABLE信號(hào)處于低邏輯電平時(shí),LNA 400處于低功率消耗模式。反相器Il使所述低邏輯電平反相以產(chǎn)生高邏輯電平。所述高邏輯電平使FET M3接通,借 此將Vss電位接地到或施加到輸入信號(hào)端子(FET M2及M3的柵極)。FET M2及M3的柵極 處的接地或Vss電位使FET M2接通且使FET M3斷開(kāi)。反相器12使反相器Il的輸出端處 的高邏輯電平反相以在FET M4的柵極處產(chǎn)生低邏輯電平。此低邏輯電平使FET M4斷開(kāi), 借此將輸出信號(hào)端子與輸入信號(hào)端子隔離。在低功率模式下,輸出信號(hào)端子處的電壓大約 為Vdd_Lna,且LNA 300幾乎不汲取電流,因?yàn)镕ET Ml及M3兩者均斷開(kāi)。當(dāng)LNAENABLE從所述低邏輯電平過(guò)渡到高邏輯電平時(shí),反相器Il產(chǎn)生低邏輯電 平,借此斷開(kāi)FET Ml。反相器12又使反相器Il的輸出端處的低邏輯電平反相以產(chǎn)生高邏 輯電平,借此接通FET M4。因?yàn)樵贚NAENABLE信號(hào)過(guò)渡到高邏輯電平之前,輸出信號(hào)端子處 的電壓大約為Vdd_Lna,所以FET M4的接通使電荷從輸出信號(hào)端子流到輸入信號(hào)端子,借 此使輸入信號(hào)端子處的電壓上升。輸入信號(hào)端子上的電壓上升,直到其在由FET M2及M3傳導(dǎo)的電流中產(chǎn)生大致 平衡為止。在此平衡狀態(tài)下,輸入信號(hào)端子(FET M2及M3的柵極)處的電壓大約為Vdd_ Lna/2。當(dāng)此發(fā)生時(shí),F(xiàn)ET M2及M3兩者均偏壓于大體上相同的線性區(qū)域,且FETM2及M3作 為互補(bǔ)的推挽式裝置操作以將輸入信號(hào)放大,以便產(chǎn)生輸出信號(hào)。當(dāng)LNAENABLE信號(hào)過(guò)渡 到高邏輯電平時(shí)的FET M2及M3的自偏壓在相對(duì)較小的所定義的時(shí)間間隔內(nèi)發(fā)生,進(jìn)而允 許迅速地啟用LNA 400以在需要時(shí)將輸入信號(hào)放大。如上所論述,一旦輸入信號(hào)已經(jīng)處理, 便將LNAENABLE信號(hào)設(shè)置為低邏輯電平以使LNA400再次處于低功率消耗模式。圖5說(shuō)明根據(jù)本發(fā)明的另一方面的示范性偏壓設(shè)置電路500的示意圖。偏壓設(shè)置 電路500可為先前所論述的偏壓設(shè)置電路104的一個(gè)實(shí)例。偏壓設(shè)置電路500設(shè)置用于LNA 的偏壓Vdd_Lna。如先前所論述,如果在LNA的操作后外部電容器上存在某一殘余電壓,則 偏壓設(shè)置電路500使用所述殘余電壓來(lái)建立用于LNA的下一操作周期的Vdd_Lna。以此方 式,偏壓設(shè)置電路500改進(jìn)LNA或并入有LNA的接收器的功率效率。確切地說(shuō),偏壓設(shè)置電路500包含控制器502、可調(diào)諧電容器506、芯片外電容器C 及一對(duì)FET Tl及T2??刂破?02包括用以從定時(shí)產(chǎn)生器102接收BIAS VOLTAGEENABLE信 號(hào)的輸入端??刂破?02進(jìn)一步包括用以接收電壓Vdd_Chip、Vdd_Lna及Vss的輸入端, Vss可為接地電位??刂破?02進(jìn)一步包括用以產(chǎn)生可調(diào)諧電容器506上的電壓VdcLBoost 及用于FET Tl及T2的柵極的相應(yīng)控制信號(hào)的輸出端。電壓VdcLBoost可比電壓Vdd_Chip 高或低。控制器502還包括用以產(chǎn)生用于可調(diào)諧電容器506的調(diào)諧字的輸出端。FET Tl的源極適于接收電壓Vdd_Chip。FET Tl的漏極電耦合到外部電容器C的 一末端及FET T2的漏極。在FET Tl的漏極處產(chǎn)生用于LNA的偏壓Vdd_Lna。電容器C的 另一末端電耦合到Vss電位,如先前所論述,所述電位可處于接地電位。FET T2的源極電耦 合到VdcLBoost軌道及可調(diào)諧電容器506的一末端??烧{(diào)諧電容器506的另一末端電耦合 到Vss。將如下解釋偏壓設(shè)置電路500的操作。圖6說(shuō)明根據(jù)本發(fā)明的另一方面的由示范性偏壓設(shè)置電路500產(chǎn)生及/或處理的 示范性信號(hào)的時(shí)序圖。在LNA的初次操作之前,VdcLLna處的電壓可表示為Vtl,其可處于零 (0)伏特??刂破?02基于當(dāng)前電壓VdcLLna(其在此實(shí)例中為Vtl)產(chǎn)生用于可調(diào)諧電容器 506的調(diào)諧字及電壓VdcLBoost。實(shí)質(zhì)上,控制器502將電壓V。與參考電壓比較以便為可 調(diào)諧電容器506選擇適當(dāng)電容及電壓Vdd_B00St。因?yàn)樵诖藢?shí)例中電壓Vtl可相對(duì)較小(例如,約0伏特),所以控制器502將可調(diào)諧電容器506調(diào)諧到相對(duì)高的電容且產(chǎn)生相對(duì)高的 電壓Vdd_B00St,使得其能夠?qū)⑿枰碾姾赊D(zhuǎn)移到外部電容器C,使得規(guī)定的VdcLLna電壓
得以建立。響應(yīng)于從定時(shí)產(chǎn)生器102接收的BIAS VOLTAGE ENABLE信號(hào),控制器502將一脈 沖發(fā)送到FET Tl的柵極。此暫時(shí)接通FET Tl以將Vdd_Chip施加到電容器C。作為響應(yīng), 電壓VdcLLna從Vtl上升到V11。接著,控制器502將一脈沖發(fā)送到FETT2的柵極。此暫時(shí)接 通FETT2以將電荷從可調(diào)諧電容器506轉(zhuǎn)移到外部電容器C。作為響應(yīng),電壓Vdd_Lna從 V11上升到V12 (LNA的規(guī)定偏壓)。接著在一時(shí)間段內(nèi)斷言LNA ENABLE信號(hào)以啟用LNA以形 成用于輸入信號(hào)脈沖的接收窗。雖然在此實(shí)例中FET T2僅在足以將需要的電荷從可調(diào)諧 電容器506轉(zhuǎn)移到外部電容器C的時(shí)間內(nèi)接通,但應(yīng)了解,F(xiàn)ET T2可在LNA啟用的時(shí)間內(nèi) 接通。如時(shí)序圖中所示,在LNA的操作期間,電壓VdcLLna從V12下降到V13。在第二操作周期中,控制器502基于當(dāng)前電壓Vdd_Lna(其在此實(shí)例中現(xiàn)在為V13) 產(chǎn)生用于可調(diào)諧電容器506的另一調(diào)諧字。如上文所論述,控制器502將電壓V13與參考電 壓比較,以便為可調(diào)諧電容器506選擇適當(dāng)電容。因?yàn)樵诖藢?shí)例中電壓V13可能比Vtl高(因 為V13是外部電容器C上從LNA的先前操作剩下的殘余電壓),所以控制器502將可調(diào)諧電 容器506調(diào)諧到相對(duì)低的電容且產(chǎn)生相對(duì)低的電壓VdcLBoost,因?yàn)槠洳恍枰獙⒁粯佣嗟?電荷轉(zhuǎn)移到外部電容器C以實(shí)現(xiàn)用于LNA的規(guī)定VdcLLna電壓。以此方式,偏壓設(shè)置電路 500使用來(lái)自LNA的先前操作的殘余電壓來(lái)建立當(dāng)前偏壓Vdd_Lna。此改進(jìn)接收器的功率 效率,因?yàn)镃上的殘余電荷從一個(gè)接收周期保留到下一接收周期。第二周期類似于第一周期的操作而操作。具體地說(shuō),響應(yīng)于從定時(shí)產(chǎn)生器102接 收的定時(shí)信號(hào),控制器502將一脈沖發(fā)送到FET Tl的柵極。此暫時(shí)接通FET Tl以將Vdd_ Chip施加到電容器C。作為響應(yīng),電壓VdcLLna從V13上升到V21。又,響應(yīng)于從定時(shí)產(chǎn)生 器102接收的另一定時(shí)信號(hào),控制器502將一脈沖發(fā)送到FET T2的柵極。此暫時(shí)接通FET T2以將電荷從可調(diào)諧電容器506轉(zhuǎn)移到電容器C。作為響應(yīng),電壓VdcLLna從V21上升到 V22 (LNA的規(guī)定偏壓)。接著在一時(shí)間段內(nèi)斷言LNA ENABLE信號(hào)以啟用LNA以形成用于輸 入信號(hào)脈沖的接收窗。如時(shí)序圖中所示,在LNA的操作期間,電壓VdcLLna從V22下降到V23。 如時(shí)序圖中所示,針對(duì)LNA的第N個(gè)操作周期重復(fù)此過(guò)程。雖然在所提供的實(shí)例中,已參照設(shè)置用于LAN的偏壓描述了偏壓設(shè)置電路500,但 應(yīng)了解,所述電路可用以設(shè)置用于其它裝置的偏壓。又,所述偏壓設(shè)置電路利用來(lái)自一裝置 的先前操作的殘余電壓來(lái)建立用于所述裝置的新偏壓。此為設(shè)置用于任何裝置(不僅是如 上文所論述的LNA)的偏壓的功率有效方式,因?yàn)镃上的殘余電荷從一個(gè)接收周期保留到下 一接收周期。圖7說(shuō)明根據(jù)本發(fā)明的另一方面的包括示范性接收器的示范性通信裝置700的框 圖。通信裝置700可特別適合于將數(shù)據(jù)發(fā)送到其它通信裝置及從其它通信裝置接收數(shù)據(jù)。 通信裝置700包含天線702、Tx/Rx隔離裝置704、前端接收器部分706、RF到基帶接收器部 分708、基帶單元710、基帶到RF發(fā)射器部分712、發(fā)射器714、數(shù)據(jù)接收器716及數(shù)據(jù)產(chǎn)生 器718。接收器706可經(jīng)配置為或包括先前所論述的接收器100的組件中的至少一些,包括 LNA 300及400及偏壓設(shè)置電路500中的一者或一者以上。在操作中,數(shù)據(jù)處理器716可經(jīng)由天線702 (其拾取來(lái)自遠(yuǎn)程通信裝置的RF信號(hào))、Tx/Rx隔離裝置704 (其將所述信號(hào)發(fā)送到前端接收器部分706)、接收器前端706 (其 將所接收的信號(hào)放大)、RF到基帶接收器部分708 (其將RF信號(hào)轉(zhuǎn)換成基帶信號(hào))及基帶 單元710 (其處理所述基帶信號(hào)以確定所接收的數(shù)據(jù))而從遠(yuǎn)程通信裝置接收數(shù)據(jù)。數(shù)據(jù)接 收器716可接著基于所接收的數(shù)據(jù)而執(zhí)行一個(gè)或一個(gè)以上所定義的操作。舉例來(lái)說(shuō),數(shù)據(jù) 處理器716可包括微處理器、微控制器、精簡(jiǎn)指令集計(jì)算機(jī)(RISC)處理器、顯示器、音頻裝 置(例如,頭戴耳機(jī),其包括例如揚(yáng)聲器的換能器)、醫(yī)療裝置、滑軌(shoe)、表、對(duì)數(shù)據(jù)有響 應(yīng)的機(jī)器人或機(jī)械裝置、用戶接口(例如,顯示器)、一個(gè)或一個(gè)以上發(fā)光二極管(LED)等。此外,在操作中,數(shù)據(jù)產(chǎn)生器718可產(chǎn)生傳出數(shù)據(jù)以經(jīng)由基帶單元710(其將傳 出數(shù)據(jù)處理成基帶信號(hào)以進(jìn)行傳輸)、基帶到RF發(fā)射器部分712 (其將所述基帶信號(hào)轉(zhuǎn) 換成RF信號(hào))、發(fā)射器714(其調(diào)節(jié)所述RF信號(hào)以經(jīng)由無(wú)線媒體來(lái)傳輸)、Tx/Rx隔離裝 置704 (其將所述RF信號(hào)路由到天線702,同時(shí)將輸入端與接收器前端706隔離)及天線 702 (其將所述RF信號(hào)輻射到無(wú)線媒體)而傳輸?shù)搅硪煌ㄐ叛b置。數(shù)據(jù)產(chǎn)生器718可為 傳感器或其它類型的數(shù)據(jù)產(chǎn)生器。舉例來(lái)說(shuō),數(shù)據(jù)產(chǎn)生器718可包括微處理器、微控制器、 RISC處理器、鍵盤(pán)、指向裝置(例如,鼠標(biāo)或軌跡球)、音頻裝置(例如,頭戴耳機(jī),其包括例 如麥克風(fēng)的換能器)、醫(yī)療裝置、滑軌、產(chǎn)生數(shù)據(jù)的機(jī)器人或機(jī)械裝置、用戶接口(例如,顯 示器)、一個(gè)或一個(gè)以上發(fā)光二極管(LED)等。圖8說(shuō)明根據(jù)本發(fā)明的另一方面的包括示范性接收器的示范性通信裝置800的框 圖。通信裝置800可特別適合于從其它通信裝置接收數(shù)據(jù)。通信裝置800包含天線802、前 端接收器804、RF到基帶發(fā)射器部分806、基帶單元808及數(shù)據(jù)接收器810。接收器804可 經(jīng)配置為或包括先前所論述的接收器100的組件中的至少一些組件,包括LNA 300及400 及偏壓設(shè)置電路500中的一者或一者以上。在操作中,數(shù)據(jù)處理器810可經(jīng)由天線802 (其拾取來(lái)自遠(yuǎn)程通信裝置的RF信 號(hào))、接收器前端804 (其將所接收的信號(hào)放大)、RF到基帶接收器部分806 (其將所述RF 信號(hào)轉(zhuǎn)換成基帶信號(hào))及基帶單元808 (其處理所述基帶信號(hào)以確定所接收的數(shù)據(jù))而從 遠(yuǎn)程通信裝置接收數(shù)據(jù)。數(shù)據(jù)接收器810可接著基于所接收的數(shù)據(jù)執(zhí)行一個(gè)或一個(gè)以上 所界定的操作。舉例來(lái)說(shuō),數(shù)據(jù)處理器810可包括微處理器、微控制器、精簡(jiǎn)指令集計(jì)算機(jī) (RISC)處理器、顯示器、音頻裝置(例如,頭戴耳機(jī),其包括例如揚(yáng)聲器的換能器)、醫(yī)療裝 置、滑軌(shoe)、表、對(duì)數(shù)據(jù)有響應(yīng)的機(jī)器人或機(jī)械裝置、用戶接口(例如,顯示器)、一個(gè)或 一個(gè)以上發(fā)光二極管(LED)等。圖9A說(shuō)明作為可在本文中所描述的通信系統(tǒng)中的任一者中使用的脈沖調(diào)制的實(shí) 例以不同脈沖重復(fù)頻率(PRF)定義的不同信道(信道1及信道2)。具體地說(shuō),信道1的脈 沖具有對(duì)應(yīng)于脈沖間延遲周期902的脈沖重復(fù)頻率(PRF)。相反,信道2的脈沖具有對(duì)應(yīng)于 脈沖間延遲周期904的脈沖重復(fù)頻率(PRF)。因此可使用此技術(shù)來(lái)定義在兩個(gè)信道之間具 有相對(duì)低脈沖碰撞可能性的偽正交信道。確切地說(shuō),可通過(guò)對(duì)脈沖使用低工作周期來(lái)實(shí)現(xiàn) 低脈沖碰撞可能性。舉例來(lái)說(shuō),通過(guò)恰當(dāng)選擇脈沖重復(fù)頻率(PRF),可在不同于任何其它信 道的脈沖的時(shí)間發(fā)射給定信道的大體上所有脈沖。針對(duì)給定信道定義的脈沖重復(fù)頻率(PRF)可視所述信道所支持的數(shù)據(jù)速率而定。 舉例來(lái)說(shuō),支持極低數(shù)據(jù)速率(例如,大約每秒數(shù)千位或Kbps)的信道可使用對(duì)應(yīng)的低脈沖 重復(fù)頻率(PRF)。相反,支持相對(duì)高的數(shù)據(jù)速率(例如,大約每秒數(shù)兆位或Mbps)的信道可使用對(duì)應(yīng)較高的脈沖重復(fù)頻率(PRF)。圖9B說(shuō)明作為可在本文中所描述的通信系統(tǒng)中的任一者中使用的調(diào)制的實(shí)例以 不同脈沖位置或偏移定義的不同信道(信道1及信道2)。根據(jù)第一脈沖偏移(例如,相對(duì) 于未圖示的一給定時(shí)間點(diǎn))在線906所表示的時(shí)間點(diǎn)處產(chǎn)生信道1的脈沖。相反,根據(jù)第二 脈沖偏移在線908所表示的時(shí)間點(diǎn)處產(chǎn)生信道2的脈沖。已知脈沖之間的脈沖偏移差(如 箭頭910所表示),可使用此技術(shù)降低兩個(gè)信道之間的脈沖碰撞的可能性。視針對(duì)信道定義 的任何其它信令參數(shù)(例如,如本文中所論述)及設(shè)備之間的定時(shí)精確度(例如,相對(duì)時(shí)鐘 漂移)而定,可使用不同脈沖偏移來(lái)提供正交或偽正交信道。圖9C說(shuō)明以可在本文中所描述的通信系統(tǒng)中的任一者中使用的不同跳時(shí)序列 (time hopping sequence)調(diào)制定義的不同信道(信道1及信道2)。舉例來(lái)說(shuō),可根據(jù)一 個(gè)跳時(shí)序列在數(shù)個(gè)時(shí)間處產(chǎn)生信道1的脈沖912,而可根據(jù)另一跳時(shí)序列在數(shù)個(gè)時(shí)間處產(chǎn) 生信道2的脈沖914。視所使用的具體序列及裝置之間的定時(shí)精確度而定,可使用此技術(shù)以 提供正交或偽正交信道。舉例來(lái)說(shuō),跳時(shí)脈沖位置可能并非周期性的,從而減小相鄰信道的 重復(fù)脈沖碰撞的可能性。圖9D說(shuō)明作為可在本文中所描述的通信系統(tǒng)中的任一者中使用的脈沖調(diào)制的實(shí) 例以不同時(shí)隙而定義的不同信道。在特定時(shí)刻產(chǎn)生信道Ll的脈沖。類似地,在其它時(shí)刻產(chǎn) 生信道L2的脈沖。以相同方式在另外其它時(shí)刻產(chǎn)生信道L3的脈沖。一般來(lái)說(shuō),與不同信 道相關(guān)的時(shí)刻不會(huì)重合或可能正交,從而減少或消除各種信道之間的干擾。應(yīng)了解,可根據(jù)脈沖調(diào)制方案使用其它技術(shù)來(lái)定義信道。舉例來(lái)說(shuō),可基于不同的 擴(kuò)頻偽隨機(jī)數(shù)序列或某一或某些其它合適的參數(shù)來(lái)定義信道。此外,可基于兩個(gè)或兩個(gè)以 上參數(shù)的組合來(lái)定義信道。圖10說(shuō)明根據(jù)本發(fā)明的另一方面的經(jīng)由各種信道來(lái)相互通信的各種超寬帶 (UffB)通信裝置的框圖。舉例來(lái)說(shuō),UffB裝置1 1002正經(jīng)由兩個(gè)并存的UWB信道1及2與 UWB裝置2 1004通信。UWB裝置1002正經(jīng)由單一信道3與UWB裝置3 1006通信。且,UWB 裝置3 1006又正經(jīng)由單一信道4與UWB裝置4 1008通信。其它配置也是可能的。所述通 信裝置可用于許多不同應(yīng)用,且可實(shí)施于(例如)頭戴耳機(jī)、麥克風(fēng)、生物計(jì)量傳感器、心率 監(jiān)視器、計(jì)步器、EKG裝置、表、滑軌、遠(yuǎn)程控制設(shè)備、開(kāi)關(guān)、輪胎壓力監(jiān)視器或其它通信裝置 中。圖11說(shuō)明根據(jù)本發(fā)明的另一方面的示范性設(shè)備1100的框圖。設(shè)備1100包含用 于輸入信號(hào)的模塊1102,其包括第一互補(bǔ)裝置及第二互補(bǔ)裝置,所述互補(bǔ)裝置具有耦合在 一起以接收輸入信號(hào)的輸入端及耦合在一起的輸出端(在此處產(chǎn)生輸出信號(hào))。設(shè)備1100 進(jìn)一步包括一模塊1104,其用于耦合所述第一互補(bǔ)裝置及所述第二互補(bǔ)裝置的輸入端及輸 出端,且適于在處理模塊1102啟用的情況下使所述第一互補(bǔ)裝置及所述第二互補(bǔ)裝置傳 導(dǎo)大體上相同的電流。本發(fā)明的以上方面中的任一者可實(shí)施于許多不同裝置中。舉例來(lái)說(shuō),除上文所論 述的醫(yī)療應(yīng)用外,本發(fā)明的方面可應(yīng)用于健康及健身應(yīng)用。另外,本發(fā)明的方面可實(shí)施于用 于不同類型應(yīng)用的滑軌中。存在可并入有如本文中所描述的本發(fā)明的任何方面的其它大量 應(yīng)用。上文已描述本發(fā)明的各種方面。應(yīng)明白,本文中的教示可以各種形式實(shí)施,且本文中所揭示的任何特定結(jié)構(gòu)、功能或兩者只是代表性的?;诒疚闹械慕淌?,所屬領(lǐng)域的技術(shù) 人員應(yīng)了解,本文中所揭示的一方面可獨(dú)立于任何其它方面而實(shí)施,且可以各種方式組合 這些方面中的兩者或兩者以上。舉例來(lái)說(shuō),可使用本文中所闡述的任何數(shù)目的方面來(lái)實(shí)施 一設(shè)備或?qū)嵺`一方法。另外,可使用除本文中所闡述的方面中的一者或一者以上以外或不 同于本文中所闡述的方面中的一者或一者以上的其它結(jié)構(gòu)、功能性或結(jié)構(gòu)及功能性來(lái)實(shí)施 此設(shè)備或?qū)嵺`此方法。作為以上概念中的一些概念的實(shí)例,在一些方面中,可基于脈沖重復(fù) 頻率來(lái)建立并存的信道。在一些方面中,可基于脈沖位置或偏移來(lái)建立并存的信道。在一 些方面中,可基于跳時(shí)序列來(lái)建立并存的信道。在一些方面中,可基于脈沖重復(fù)頻率、脈沖 位置或偏移及跳時(shí)序列來(lái)建立并存的信道。所屬領(lǐng)域的技術(shù)人員將理解,可使用多種不同技藝及技術(shù)中的任一者來(lái)表示信息 及信號(hào)。舉例來(lái)說(shuō),可通過(guò)電壓、電流、電磁波、磁場(chǎng)或磁粒子、光場(chǎng)或光粒子或其任何組合 來(lái)表示可貫穿以上描述而引用的數(shù)據(jù)、指令、命令、信息、信號(hào)、位、符號(hào)及碼片。所屬領(lǐng)域的技術(shù)人員將進(jìn)一步了解,結(jié)合本文中所揭示的方面而描述的各種說(shuō)明 性邏輯塊、模塊、處理器、裝置、電路及算法步驟可實(shí)施為電子硬件(例如,可使用源編碼或 某一其它技術(shù)而設(shè)計(jì)的數(shù)字實(shí)施方案、模擬實(shí)施方案或兩者的組合)、并入有指令的各種形 式的程序或設(shè)計(jì)代碼(為方便起見(jiàn),在本文中可將其稱為“軟件”或“軟件模塊”),或兩者 的組合。為清楚地說(shuō)明硬件與軟件的此可互換性,在上文中已大體上根據(jù)各種說(shuō)明性組件、 塊、模塊、電路及步驟的功能性而對(duì)其進(jìn)行了描述。此功能性是實(shí)施為硬件還是軟件取決于 特定應(yīng)用及強(qiáng)加于整個(gè)系統(tǒng)的設(shè)計(jì)約束。所屬領(lǐng)域的技術(shù)人員可針對(duì)每一特定應(yīng)用以變化 的方式實(shí)施所描述的功能性,但這些實(shí)施決策不應(yīng)被解釋為偏離本發(fā)明的范圍。結(jié)合本文中所揭示的方面描述的各種說(shuō)明性邏輯塊、模塊及電路可實(shí)施于集成電 路(“IC”)、接入終端或接入點(diǎn)內(nèi)或可由以上各者執(zhí)行。IC可包含通用處理器、數(shù)字信號(hào)處 理器(DSP)、專用集成電路(ASIC)、現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)或其它可編程邏輯裝置、離散 門(mén)或晶體管邏輯、離散硬件組件、電組件、光學(xué)組件、機(jī)械組件,或其經(jīng)設(shè)計(jì)以執(zhí)行本文中所 描述的功能且可執(zhí)行駐存在IC內(nèi)、IC外或兩者兼有的代碼或指令的任何組合。通用處理 器可為微處理器,但在替代方案中,處理器可為任何常規(guī)的處理器、控制器、微控制器或狀 態(tài)機(jī)。處理器也可實(shí)施為計(jì)算裝置的組合,例如,DSP與微處理器的組合、多個(gè)微處理器、與 DSP核心結(jié)合的一個(gè)或一個(gè)以上微處理器,或任何其它此配置。當(dāng)然,任何所揭示過(guò)程中的步驟的任何特定次序或?qū)蛹?jí)是樣本方法的實(shí)例?;?設(shè)計(jì)偏好,應(yīng)了解可在保持在本發(fā)明的范圍內(nèi)的同時(shí)重新排列過(guò)程中的步驟的特定次序或 層級(jí)。隨附方法項(xiàng)以樣本次序呈現(xiàn)各種步驟的要素,且其并不打算限于所呈現(xiàn)的特定次序 或?qū)蛹?jí)。結(jié)合本文中所揭示的方面描述的方法或算法的步驟可直接在硬件中、由處理器執(zhí) 行的軟件模塊中或在兩者的組合中實(shí)施。軟件模塊(例如,包括可執(zhí)行指令及有關(guān)數(shù)據(jù)) 及其它數(shù)據(jù)可駐存于數(shù)據(jù)存儲(chǔ)器(例如,RAM存儲(chǔ)器、快閃存儲(chǔ)器、ROM存儲(chǔ)器、EPROM存儲(chǔ) 器、EEPROM存儲(chǔ)器、寄存器、硬盤(pán)、可裝卸盤(pán)、⑶-ROM)或此項(xiàng)技術(shù)中已知的任何其它形式的 計(jì)算機(jī)可讀存儲(chǔ)媒體中。樣本存儲(chǔ)媒體可耦合到如(例如)計(jì)算機(jī)/處理器的機(jī)器(為方 便起見(jiàn),在本文中可將其稱為“處理器”),使得處理器可從存儲(chǔ)媒體讀取信息(例如,代碼) 且可將信息寫(xiě)入到存儲(chǔ)媒體。樣本存儲(chǔ)媒體可與處理器成一體式。處理器及存儲(chǔ)媒體可駐存在ASIC中。ASIC可駐存在用戶設(shè)備中。在替代方案中,處理器及存儲(chǔ)媒體可作為離散組 件而駐存在用戶設(shè)備中。此外,在一些方面中,任何適合的計(jì)算機(jī)程序產(chǎn)品可包含一計(jì)算機(jī) 可讀媒體,其包含關(guān)于本發(fā)明的方面中的一者或一者以上的代碼。在一些方面中,計(jì)算機(jī)程 序產(chǎn)品可包含封裝材料。 雖然已結(jié)合各種方面描述了本發(fā)明,但應(yīng)理解,本發(fā)明能夠進(jìn)行進(jìn)一步修改。本申 請(qǐng)案希望涵蓋本發(fā)明的任何改變、使用或調(diào)適,所述改變、使用或調(diào)適大體上遵循本發(fā)明的 原理且包括在本發(fā)明所屬技術(shù)中的已知及習(xí)慣做法的范圍內(nèi)的對(duì)本發(fā)明的所述偏離。
權(quán)利要求
一種設(shè)備,其包含第一電路,其包括具有耦合在一起的輸入端及耦合在一起的輸出端的第一互補(bǔ)裝置及第二互補(bǔ)裝置;以及第二電路,其包括耦合在所述互補(bǔ)裝置的所述輸入端與所述輸出端之間的至少一部分,其中所述第二電路適于在所述第一電路被啟用的情況下使所述互補(bǔ)裝置傳導(dǎo)大體上相同的電流。
2.根據(jù)權(quán)利要求1所述的設(shè)備,其進(jìn)一步包含第三電路,所述第三電路適于在所述第 一電路停用的情況下在所述互補(bǔ)裝置的所述輸入端或所述輸出端處建立規(guī)定電壓。
3.根據(jù)權(quán)利要求2所述的設(shè)備,其中所述第二電路或所述第三電路適于響應(yīng)于控制信 號(hào)來(lái)啟用或停用所述第一電路。
4.根據(jù)權(quán)利要求3所述的設(shè)備,其中所述第二電路及所述第三電路經(jīng)配置以在規(guī)定的 時(shí)間常數(shù)內(nèi)啟用所述第一電路。
5.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述第二電路適于將電荷從所述互補(bǔ)裝置的所述 輸入端移除以使所述互補(bǔ)裝置傳導(dǎo)大體上相同的電流。
6.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述第二電路適于將電荷路由到所述互補(bǔ)裝置的 所述輸入端以使所述互補(bǔ)裝置傳導(dǎo)大體上相同的電流。
7.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述互補(bǔ)裝置包含ρ溝道場(chǎng)效應(yīng)晶體管(FET)及 η溝道場(chǎng)效應(yīng)晶體管(FET)。
8.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述第一電路包含低噪聲放大器(LNA)。
9.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述第二電路包含與可控開(kāi)關(guān)串聯(lián)耦合的電阻性 元件。
10.根據(jù)權(quán)利要求2所述的設(shè)備,其中所述第三電路包含位于所述規(guī)定電壓的來(lái)源與 所述互補(bǔ)裝置的所述輸入端或所述輸出端之間的可控開(kāi)關(guān)。
11.一種處理輸入信號(hào)的方法,其包含使用具有耦合在一起的輸入端及耦合在一起的輸出端的一對(duì)互補(bǔ)裝置來(lái)處理所述輸 入信號(hào);以及將所述裝置的所述輸入端耦合到所述裝置的所述輸出端,以使所述裝置傳導(dǎo)大體上相 同的電流以啟用對(duì)所述輸入信號(hào)的所述處理。
12.根據(jù)權(quán)利要求11所述的方法,其進(jìn)一步包含在所述互補(bǔ)裝置的所述輸入端或所述 輸出端處建立規(guī)定電壓以停用對(duì)所述輸入信號(hào)的所述處理。
13.根據(jù)權(quán)利要求12所述的方法,其中在所述互補(bǔ)裝置的所述輸入端或所述輸出端處 建立所述規(guī)定電壓是響應(yīng)于指示啟用還是停用對(duì)所述輸入信號(hào)的所述處理的控制信號(hào)。
14.根據(jù)權(quán)利要求11所述的方法,其進(jìn)一步包含在規(guī)定的時(shí)間常數(shù)內(nèi)啟用對(duì)所述輸入 信號(hào)的所述處理。
15.根據(jù)權(quán)利要求11所述的方法,其進(jìn)一步包含將電荷從所述互補(bǔ)裝置的所述輸入端 移除以使所述互補(bǔ)裝置傳導(dǎo)大體上相同的電流。
16.根據(jù)權(quán)利要求11所述的方法,其進(jìn)一步包含將電荷路由到所述互補(bǔ)裝置的所述輸 入端以使所述互補(bǔ)裝置傳導(dǎo)大體上相同的電流。
17.根據(jù)權(quán)利要求11所述的方法,其中所述互補(bǔ)裝置包含ρ溝道場(chǎng)效應(yīng)晶體管(FET)2及η溝道場(chǎng)效應(yīng)晶體管(FET)。
18.一種設(shè)備,其包含用于處理輸入信號(hào)的裝置,其帶有具有耦合在一起的輸入端及耦合在一起的輸出端的 一對(duì)互補(bǔ)裝置;以及用于將所述互補(bǔ)裝置的所述輸入端及所述輸出端耦合在一起的裝置,其中所述耦合裝 置適于在所述處理裝置被啟用的情況下使所述互補(bǔ)裝置傳導(dǎo)大體上相同的電流。
19.根據(jù)權(quán)利要求18所述的設(shè)備,其進(jìn)一步包含用于在所述處理裝置被停用的情況下 在所述互補(bǔ)裝置的所述輸入端或所述輸出端處建立規(guī)定電壓的裝置。
20.根據(jù)權(quán)利要求19所述的設(shè)備,其中所述規(guī)定電壓建立裝置適于響應(yīng)于控制信號(hào)來(lái) 啟用或停用所述處理裝置。
21.根據(jù)權(quán)利要求18所述的設(shè)備,其中所述耦合裝置經(jīng)配置以在規(guī)定的時(shí)間常數(shù)內(nèi)啟 用所述處理裝置。
22.根據(jù)權(quán)利要求18所述的設(shè)備,其中所述耦合裝置適于將電荷從所述互補(bǔ)裝置的所 述輸入端移除以使所述互補(bǔ)裝置傳導(dǎo)大體上相同的電流。
23.根據(jù)權(quán)利要求18所述的設(shè)備,其中所述耦合裝置適于將電荷路由到所述互補(bǔ)裝置 的所述輸入端以使所述互補(bǔ)裝置傳導(dǎo)大體上相同的電流。
24.根據(jù)權(quán)利要求18所述的設(shè)備,其中所述互補(bǔ)裝置包含ρ溝道場(chǎng)效應(yīng)晶體管(FET) 及η溝道場(chǎng)效應(yīng)晶體管(FET)。
25.根據(jù)權(quán)利要求18所述的設(shè)備,其中所述處理裝置適于處理具有大約20%或以上的 分?jǐn)?shù)頻譜、大約500MHz或以上的頻譜或大約20%或以上的分?jǐn)?shù)頻譜及大約500MHz或以上 的頻譜的所述輸入信號(hào)。
26.根據(jù)權(quán)利要求18所述的設(shè)備,其中所述處理裝置包含低噪聲放大器(LNA)。
27.根據(jù)權(quán)利要求18所述的設(shè)備,其中所述耦合裝置包含與可控開(kāi)關(guān)串聯(lián)耦合的電阻 性元件。
28.根據(jù)權(quán)利要求19所述的設(shè)備,其中所述規(guī)定電壓建立裝置包含位于所述規(guī)定電壓 的來(lái)源與所述互補(bǔ)裝置的所述輸入端或所述輸出端之間的可控開(kāi)關(guān)。
29.一種頭戴耳機(jī),其包含第一電路,其適于處理信號(hào),其中所述第一電路包含具有耦合在一起的輸入端及耦合 在一起的輸出端的第一互補(bǔ)裝置及第二互補(bǔ)裝置;以及第二電路,其耦合在所述互補(bǔ)裝置的所述輸入端與所述輸出端之間,其中所述第二電 路適于在所述第一電路被啟用的情況下使所述互補(bǔ)裝置傳導(dǎo)大體上相同的電流;以及換能器,其適于基于所述信號(hào)產(chǎn)生聲音。
30.一種表,其包含第一電路,其適于處理信號(hào),其中所述第一電路包含具有耦合在一起的輸入端及耦合 在一起的輸出端的第一互補(bǔ)裝置及第二互補(bǔ)裝置;以及第二電路,其耦合在所述互補(bǔ)裝置的所述輸入端與所述輸出端之間,其中所述第二電 路適于在所述第一電路被啟用的情況下使所述互補(bǔ)裝置傳導(dǎo)大體上相同的電流;以及用戶接口,其適于基于所述信號(hào)提供指示。
31.一種感應(yīng)裝置,其包含第一電路,其適于處理信號(hào),其中所述第一電路包含具有耦合在一起的輸入端及耦合 在一起的輸出端的第一互補(bǔ)裝置及第二互補(bǔ)裝置;以及第二電路,其耦合在所述互補(bǔ)裝置的所述輸入端與所述輸出端之間,其中所述第二電 路適于在所述第一電路被啟用的情況下使所述互補(bǔ)裝置傳導(dǎo)大體上相同的電流;以及 傳感器,其適于基于或響應(yīng)于所述信號(hào)產(chǎn)生第二數(shù)據(jù)。
全文摘要
本發(fā)明揭示一種針對(duì)低工作周期應(yīng)用改進(jìn)接收器的功率效率的系統(tǒng)及方法。在一個(gè)方面中,所述接收器包括低噪聲放大器(LNA),所述LNA能夠以相對(duì)快速的方式被啟用以便在需要時(shí)將傳入信號(hào)放大,且接著被停用以將所述LNA設(shè)置為低功率消耗模式。確切地說(shuō),所述LNA包括一對(duì)互補(bǔ)裝置及一啟用電路,所述啟用電路適于快速地使所述互補(bǔ)裝置傳導(dǎo)大體上相同的電流。在另一方面中,提供偏壓產(chǎn)生設(shè)備,其使用來(lái)自先前操作的殘余電壓來(lái)建立所述LNA的當(dāng)前偏壓。確切地說(shuō),所述設(shè)備包括控制器,所述控制器適于基于施加到固定電容器的殘余電壓而將可調(diào)整電容器調(diào)諧到一電容,且將所述電容器耦合在一起以建立所述偏壓。
文檔編號(hào)H03F1/30GK101971487SQ200880127987
公開(kāi)日2011年2月9日 申請(qǐng)日期2008年3月14日 優(yōu)先權(quán)日2008年3月10日
發(fā)明者拉塞爾·約翰·法格 申請(qǐng)人:高通股份有限公司
網(wǎng)友詢問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1
双江| 鹤岗市| 六安市| 应用必备| 潍坊市| 通辽市| 明光市| 扎囊县| 二手房| 漳州市| 余姚市| 尼木县| 忻城县| 盘锦市| 来宾市| 衡山县| 探索| 乡城县| 北海市| 廊坊市| 肥乡县| 梅河口市| 新化县| 芦溪县| 夏津县| 阿勒泰市| 桂阳县| 老河口市| 昌平区| 昌宁县| 疏勒县| 固镇县| 沾化县| 瑞金市| 万全县| 黄骅市| 浦县| 确山县| 怀柔区| 古蔺县| 常德市|