本實(shí)用新型涉及一種保護(hù)電路,更具體而言是指一種板卡間GPIO簡(jiǎn)易保護(hù)電路。
背景技術(shù):
:在實(shí)際電子設(shè)計(jì)中,會(huì)經(jīng)常遇到以下情況:1.處理器的UART燒壞,處理器的其它功能都是正常的。2.處理器的GPIO燒壞,GPIO作為輸出的管腳特別容易燒壞,處理器的其它功能正常。3.分為核心板和外圍板的設(shè)計(jì),在接口處的GPIO特別容易壞,而在核心板上的GPIO不容易壞,處理器的其它功能正常。4.插入耳機(jī)時(shí),手機(jī)平板不能檢測(cè)到耳機(jī)GPIO接入,而系統(tǒng)的其它功能正常。5.還有很多很多類似的情況,都能證明處理器只燒壞個(gè)別GPIO,而沒有整體燒壞。GPIO燒壞的原因,有可能是由于生產(chǎn)安裝導(dǎo)致的;有可能是帶電插拔導(dǎo)致的;有可能是儀器對(duì)接時(shí),有大電流或大電壓灌入GPIO導(dǎo)致的;有可能是電路設(shè)計(jì)時(shí)沒有考慮GPIO的扇入扇出能力導(dǎo)致的?,F(xiàn)有的很多技術(shù),大多是針對(duì)靜電或浪涌的保護(hù)的。然而在實(shí)際應(yīng)用中,GPIO的燒壞往往由于靜電或浪涌導(dǎo)致的。技術(shù)實(shí)現(xiàn)要素:本實(shí)用新型的主要目的在于解決上述存在的問題,提供一種結(jié)構(gòu)簡(jiǎn)單、制作方便、制作成本低廉的板卡間GPIO簡(jiǎn)易保護(hù)電路。本實(shí)用新型采用的技術(shù)方案為:一種板卡間GPIO簡(jiǎn)易保護(hù)電路,包括兩個(gè)相互并聯(lián)的二極管(D1、D2)、一端與該兩個(gè)二極管(D1、D2)的正極并聯(lián)連接的第一電阻(R1)以及一端與該兩個(gè)二極管(D1、D2)并聯(lián)連接的第二電阻(R2),其中,該第一電阻(R1)的另一端為VCC_IO端,該第二電阻(R2)的另一端為GPIO_CORE端,該兩個(gè)并聯(lián)的二極管(D1、D2)為GPIO_PERI端。該兩個(gè)二極管(D1、D2)為肖特基二極管。該第一電阻(R1)的阻值為47Ω。該第二電阻(R2)的阻值為100Ω。本實(shí)用新型的有益效果為:本實(shí)用新型主要解決的問題有:本實(shí)用新型主要用于解決GPIO經(jīng)常燒壞的問題,如:生產(chǎn)過程中,技術(shù)人員容易帶電插拔接口,接口上的GPIO容易與臨近接口短路。加入此電路后,由于有二極管D1和R2后,可以保證GPIO不被燒壞。在開發(fā)階段,我們經(jīng)常熱插拔UART進(jìn)行調(diào)試,加入此電路后,也可以保證UART不被燒壞。3)設(shè)備1與設(shè)備2間通過GPIO對(duì)接時(shí),由于設(shè)備間的參考電壓不一樣,在設(shè)備接入的瞬間,很容易出現(xiàn)電流倒灌入GPIO情況,而導(dǎo)致GPIO燒壞。4)經(jīng)常發(fā)現(xiàn)在接口處有觸電的感覺,加入該電路后也可以保證GPIO不被燒壞。即使有90V的高壓從GPIO接口處輸入,由于有二極管的作用,而不會(huì)被高壓擊穿。對(duì)于CMOS器件,CMOS結(jié)構(gòu)內(nèi)部寄生有可控硅結(jié)構(gòu),當(dāng)輸入或輸入管腳高于VCC一定值時(shí)(0.7V),電流足夠大的話,可能引起閂鎖效應(yīng),導(dǎo)致芯片燒壞。5)典型的耳機(jī)接口電路由于經(jīng)常插拔,可能會(huì)導(dǎo)致GPIO燒壞,加入該電路后也可以解決GPIO燒壞的問題。附圖說明圖1為本實(shí)用新型的電路原理圖。具體實(shí)施方式如圖1所示為本實(shí)用新型的一種較佳的具體實(shí)施例子,一種板卡間GPIO簡(jiǎn)易保護(hù)電路,包括兩個(gè)相互并聯(lián)的二極管(D1、D2)、一端與該兩個(gè)二極管(D1、D2)的正極并聯(lián)連接的第一電阻(R1)以及一端與該兩個(gè)二極管(D1、D2)并聯(lián)連接的第二電阻(R2),其中,該第一電阻(R1)的另一端為VCC_IO端,該第二電阻(R2)的另一端為GPIO_CORE端,該兩個(gè)并聯(lián)的二極管(D1、D2)為GPIO_PERI端。進(jìn)一步,該兩個(gè)二極管(D1、D2)為肖特基二極管。該第一電阻(R1)的阻值為47Ω。該第二電阻(R2)的阻值為100Ω。本實(shí)用新型主要解決的問題有:本實(shí)用新型主要用于解決GPIO經(jīng)常燒壞的問題,如:生產(chǎn)過程中,技術(shù)人員容易帶電插拔接口,接口上的GPIO容易與臨近接口短路。加入此電路后,由于有二極管D1和R2后,可以保證GPIO不被燒壞。在開發(fā)階段,我們經(jīng)常熱插拔UART進(jìn)行調(diào)試,加入此電路后,也可以保證UART不被燒壞。3)設(shè)備1與設(shè)備2間通過GPIO對(duì)接時(shí),由于設(shè)備間的參考電壓不一樣,在設(shè)備接入的瞬間,很容易出現(xiàn)電流倒灌入GPIO情況,而導(dǎo)致GPIO燒壞。4)經(jīng)常發(fā)現(xiàn)在接口處有觸電的感覺,加入該電路后也可以保證GPIO不被燒壞。即使有90V的高壓從GPIO接口處輸入,由于有二極管的作用,而不會(huì)被高壓擊穿。對(duì)于CMOS器件,CMOS結(jié)構(gòu)內(nèi)部寄生有可控硅結(jié)構(gòu),當(dāng)輸入或輸入管腳高于VCC一定值時(shí)(0.7V),電流足夠大的話,可能引起閂鎖效應(yīng),導(dǎo)致芯片燒壞。5)典型的耳機(jī)接口電路由于經(jīng)常插拔,可能會(huì)導(dǎo)致GPIO燒壞,加入該電路后也可以解決GPIO燒壞的問題。電路原理分析:當(dāng)GPIO作為輸入時(shí),如表1所示。表1表2表3當(dāng)GPIO作為輸出是,如表4所示。GPIO_COREGPIO_PERI備注高電平高電平二級(jí)管導(dǎo)通,GPIO_PERI為一個(gè)VCC_IO減去二極管壓降。低電平高阻二極管截止,GPIO_PERI為高阻。在實(shí)際的電子設(shè)計(jì)中,高阻等同于低電平。表4本實(shí)用新型的實(shí)施例以及附圖只是為了展示本實(shí)用新型的設(shè)計(jì)構(gòu)思,本實(shí)用新型的保護(hù)范圍不應(yīng)當(dāng)局限于這一實(shí)施例。通過上面的敘述可以看出本實(shí)用新型的設(shè)計(jì)目的是可以有效實(shí)施的。實(shí)施例的部分展示了本實(shí)用新型的目的以及實(shí)施功能和結(jié)構(gòu)主題,并且包括其他的等同替換。因此,本實(shí)用新型的權(quán)利構(gòu)成包括其他的等效實(shí)施,具體權(quán)利范圍參考權(quán)利要求。當(dāng)前第1頁1 2 3