本發(fā)明涉及電路設(shè)計(jì)領(lǐng)域,尤其涉及一種智能漏電斷路器的電路結(jié)構(gòu)。
背景技術(shù):
隨著三網(wǎng)技術(shù)的融合,利用數(shù)字信息技術(shù)激活其中任何一個(gè)環(huán)節(jié),通過某種協(xié)議使得三網(wǎng)的三個(gè)方面實(shí)現(xiàn)信息資源的共享和互聯(lián)互通,從而滿足人們?cè)谌魏螘r(shí)間、任何地點(diǎn)通過信息關(guān)聯(lián)應(yīng)用來方便自己的生活。人們對(duì)于生活質(zhì)量的要求日益提高,在許多方面要求家庭智能化,充分以用戶為中心,令用戶感受科技帶來的強(qiáng)大功能。
隨著數(shù)字技術(shù)和信息技術(shù)的迅猛發(fā)展,消費(fèi)電子、通訊與計(jì)算機(jī)之間的互聯(lián)互通突破了原有的范圍。在現(xiàn)有技術(shù)中鑒于3C融合和三網(wǎng)融合的發(fā)展趨勢(shì),現(xiàn)有的斷路器不能很好地實(shí)現(xiàn)智能電網(wǎng)中智能用電與家庭電器之間的信息交互,無法很好的完成戶內(nèi)通信網(wǎng)絡(luò)與廣域網(wǎng)絡(luò)(電力通信網(wǎng)、互聯(lián)網(wǎng)、廣電網(wǎng)、通信網(wǎng))的數(shù)據(jù)格式轉(zhuǎn)換以及通信數(shù)據(jù)的雙向傳輸,降低了用戶體驗(yàn)。
技術(shù)實(shí)現(xiàn)要素:
本發(fā)明所要解決的技術(shù)問題是:提供一種智能漏電斷路器的電路結(jié)構(gòu)。
為了解決上述技術(shù)問題,本發(fā)明采用的技術(shù)方案為:
一種智能漏電斷路器的電路結(jié)構(gòu),包括:相互連接的控制芯片、晶振電路、光耦電路、第一電路、第三電路、第四電路、第五電路、第六電路、第七電路和第九電路;
所述晶振電路包括晶振器、第一電容和第二電容;所述第一電容的一端分別與晶振器的一端和控制芯片連接,所述第一電容的另一端接地;所述第二電容的一端分別與晶振器的另一端和控制芯片連接,所述第二電容的另一端接地;
所述光耦電路包括第一電阻、第二電阻和第一光耦合器;所述第一光耦合器包括第一發(fā)光二極管和第一光敏半導(dǎo)體管;所述第一發(fā)光二極管的正極通過第一電阻與第一電源連接,所述第一發(fā)光二極管的負(fù)極與控制芯片連接;所述第一光敏半導(dǎo)體管的正極通過第二電阻與第四電源連接;
所述第一電路為漏保芯片接口電路;第一電路包括第一排針和第三電容;所述第一排針包括第一引腳、第二引腳和第三引腳;所述第一排針的第一引腳通過第一電容接地;所述第一排針的第二引腳接地;所述第一排針的第三引腳與所述光敏半導(dǎo)體管的負(fù)極連接;
所述第三電路包括第三排針、第四電容、第五電容和第三電阻;所述第三排針包括第一引腳和第二引腳;所述第三排針的第一引腳與第一電源連接;所述第三排針的第一引腳通過第四電容接地;所述第三排針的第二引腳分別與第三電阻的一端、第五電容的一端和控制芯片連接;所述第三電阻的另一端和第五電容的另一端分別接地;
所述第四電路包括第四排針、第四電阻、第五電阻、第六電容和第七電容;所述第四排針包括第一引腳和第二引腳;所述第四排針的第一引腳通過第五電阻分別與第七電容的一端和控制芯片連接,所述第七電容的另一端接地;所述第四排針的第二引腳通過第四電阻分別與第六電容的一端和控制芯片連接,所述第六電容的另一端接地;
所述第五電路包括第五排針、第六電阻、第七電阻、第八電阻、第九電阻、第八電容和第九電容;所述第五排針包括第一引腳和第二引腳;所述第五排針的第一引腳分別與第七電阻的一端和第九電阻的一端連接,所述第七電阻的另一端接地,所述第九電阻的另一端分別與第九電容的一端和控制芯片連接,第九電容的另一端接地;所述第五排針的第二引腳分別與第六電阻的一端和第八電阻的一端連接,所述第六電阻的另一端接地,所述第八電阻的另一端分別與第八電容的一端和控制芯片連接,第八電容的另一端接地;
所述第六電路包括第六排針、第七排針、壓敏電阻、第十電阻、第十一電阻、第十二電阻、第十三電阻、第十四電阻、第十五電阻、第十六電阻、第十七電阻、第十八電阻、第十九電阻、第十電容和第十一電容;所述第六排針包括第一引腳和第二引腳;所述第七排針包括第一引腳和第二引腳;所述第六排針的第一引腳分別與第七排針的第一引腳和壓敏電阻的一端連接;所述第六排針的第二引腳分別與第七排針的第二引腳和壓敏電阻的另一端連接,所述壓敏電阻的另一端接地;所述第六排針的第一引腳依次通過串聯(lián)連接的第十電阻、第十一電阻、第十二電阻、第十三電阻、第十四電阻、第十五電阻、第十六電阻和第十七電阻分別與第十八電阻的一端、第十電容的一端和控制芯片連接,所述第十八電阻的另一端和第十電容的另一端分別接地;所述第十九電阻和第十一電容并聯(lián)連接,并聯(lián)連接后的一端與控制芯片連接,并聯(lián)連接后的另一端接地;
所述第七電路包括第八排針、第二十電阻和第十二電容;所述第八排針包括第一引腳和第二引腳;所述第八排針的第一引腳與第二電源連接;所述第八排針的第二引腳分別與第二十電阻的一端、第十二電容的一端和控制芯片連接;所述第二十電阻的另一端和第十二電容的另一端分別接地;
所述第九電路包括第十排針、第十一排針、第二十三電阻、第十四電容、第十五電容和第十六電容;所述第十排針包括第一引腳、第二引腳、第三引腳、第四引腳、第五引腳、第六引腳、第七引腳、第八引腳、第九引腳、第十引腳、第十一引腳和第十二引腳;所述第十排針的第一引腳、第十排針的第九引腳、第十排針的第十一引腳和第十排針的第十二引腳分別接地;所述第十四電容與第十五電容并聯(lián)連接,并聯(lián)連接的一端與第十排針的第二引腳連接,第十排針的第二引腳連接第一電源,并聯(lián)連接的另一端接地;所述第十排針的第三引腳與控制芯片連接;所述第十排針的第四引腳與控制芯片連接;所述第十排針的第五引腳與控制芯片連接;所述第十排針的第六引腳與控制芯片連接;所述第十排針的第七引腳與控制芯片連接;所述第十排針的第八引腳與控制芯片連接;所述第二十三電阻和第十六電容并聯(lián)連接,并聯(lián)連接后的一端與所述第十排針的第八引腳連接,并聯(lián)連接后的另一端接地;所述第十排針的第十引腳與第十一排針連接。
本發(fā)明的有益效果在于:
本發(fā)明提供的智能漏電斷路器的電路結(jié)構(gòu)通過相互連接的控制芯片、晶振電路、光耦電路、第一電路、第三電路、第四電路、第五電路、第六電路、第七電路和第九電路相結(jié)合,綜合實(shí)現(xiàn)如下功能:
A、漏電檢測(cè)及保護(hù)功能:通過零序互感器實(shí)時(shí)檢測(cè)線路中的漏電電流變化情況,漏電保護(hù)芯片對(duì)漏電電流進(jìn)行判斷,達(dá)到或超過漏電保護(hù)值輸出脫扣命令,通過脫扣線圈使智能漏電斷路器脫扣,從而分?jǐn)嗑€路,同時(shí)把故障信息通過通訊傳輸給上位機(jī)。
B、智能漏電斷路器具備電能計(jì)量功能:精度為有功2級(jí),可實(shí)時(shí)檢測(cè)有功功率、電壓、電流和漏電流等參數(shù)。
C、智能漏電斷路器能實(shí)時(shí)檢測(cè)觸點(diǎn)附近的溫度變化情況,避免智能漏電斷路器因長(zhǎng)期過熱而損壞,可以通過通訊傳輸給上位機(jī),視發(fā)熱情況,由上位機(jī)作出判定或處理。
D、智能漏電斷路器可提供兩種通訊接口:RS485或微功率無線433/470MHz和2.4GHz接口。
E、智能漏電斷路器具有過載、短路保護(hù)功能,開關(guān)采用2路觸點(diǎn)、2路滅弧罩及2路雙金片,具有對(duì)N極的分?jǐn)喔綦x功能。當(dāng)開關(guān)出現(xiàn)過載或者短路保護(hù)而分閘時(shí),可以手工合閘。
附圖說明
圖1為本發(fā)明的一種智能漏電斷路器的電路結(jié)構(gòu)的晶振電路連接圖;
圖2為本發(fā)明的一種智能漏電斷路器的電路結(jié)構(gòu)的光耦電路連接圖;
圖3為本發(fā)明的一種智能漏電斷路器的電路結(jié)構(gòu)的第一電路連接圖;
圖4為本發(fā)明的一種智能漏電斷路器的電路結(jié)構(gòu)的第二電路連接圖;
圖5為本發(fā)明的一種智能漏電斷路器的電路結(jié)構(gòu)的第三電路連接圖;
圖6為本發(fā)明的一種智能漏電斷路器的電路結(jié)構(gòu)的第四電路連接圖;
圖7為本發(fā)明的一種智能漏電斷路器的電路結(jié)構(gòu)的第五電路連接圖;
圖8為本發(fā)明的一種智能漏電斷路器的電路結(jié)構(gòu)的第六電路連接圖;
圖9為本發(fā)明的一種智能漏電斷路器的電路結(jié)構(gòu)的第七電路連接圖;
圖10為本發(fā)明的一種智能漏電斷路器的電路結(jié)構(gòu)的第八電路連接圖;
圖11為本發(fā)明的一種智能漏電斷路器的電路結(jié)構(gòu)的第九電路連接圖;
圖12為本發(fā)明的一種智能漏電斷路器的電路結(jié)構(gòu)的第十電路連接圖;
圖13為本發(fā)明的一種智能漏電斷路器的電路結(jié)構(gòu)的第十一電路連接圖;
圖14為本發(fā)明的一種智能漏電斷路器的電路結(jié)構(gòu)的第十二電路連接圖;
圖15為本發(fā)明的一種智能漏電斷路器的電路結(jié)構(gòu)的第十五電路連接圖;
圖16為本發(fā)明的一種智能漏電斷路器的電路結(jié)構(gòu)的第十八電路連接圖;
圖17為本發(fā)明的一種智能漏電斷路器的電路結(jié)構(gòu)的第二十電路連接圖;
圖18為本發(fā)明的一種智能漏電斷路器的電路結(jié)構(gòu)的第二十一電路連接圖;
圖19為本發(fā)明的一種智能漏電斷路器的電路結(jié)構(gòu)的控制芯片連接圖。
具體實(shí)施方式
為詳細(xì)說明本發(fā)明的技術(shù)內(nèi)容、所實(shí)現(xiàn)目的及效果,以下結(jié)合實(shí)施方式并配合附圖予以說明。
請(qǐng)參照?qǐng)D1-圖19,本發(fā)明提供的一種智能漏電斷路器的電路結(jié)構(gòu),包括:相互連接的控制芯片、晶振電路、光耦電路、第一電路、第三電路、第四電路、第五電路、第六電路、第七電路和第九電路;
如圖1,所述晶振電路包括晶振器Y1、第一電容C11和第二電容C12;所述第一電容C11的一端分別與晶振器Y1的一端和控制芯片OSC0連接,所述第一電容C11的另一端接地;所述第二電容C12的一端分別與晶振器Y1的另一端和控制芯片OSC1連接,所述第二電容C12的另一端接地;
如圖2,所述光耦電路包括第一電阻R6、第二電阻R7和第一光耦合器U3;所述第一光耦合器U3包括第一發(fā)光二極管和第一光敏半導(dǎo)體管;所述第一發(fā)光二極管的正極通過第一電阻R6與第一電源V3.3連接,所述第一發(fā)光二極管的負(fù)極與控制芯片TRIP-A1連接;所述第一光敏半導(dǎo)體管的正極通過第二電阻R7與第四電源VDD_12V連接;
如圖3,所述第一電路為漏保芯片接口電路;第一電路包括第一排針J4和第三電容C31;所述第一排針J4包括第一引腳、第二引腳和第三引腳;所述第一排針的第一引腳通過第一電容接地;所述第一排針的第二引腳接地;所述第一排針的第三引腳與所述光敏半導(dǎo)體管的負(fù)極連接;第一排針的第一引腳即為圖3中J4上標(biāo)號(hào)為1的引腳,以此類推。
如圖5,所述第三電路包括第三排針J2、第四電容C39、第五電容C8和第三電阻R9;所述第三排針包括第一引腳和第二引腳;所述第三排針的第一引腳與第一電源V3.3連接;所述第三排針的第一引腳通過第四電容C39接地;所述第三排針的第二引腳分別與第三電阻R9的一端、第五電容C8的一端和控制芯片KK_STATE連接;所述第三電阻R9的另一端和第五電容C8的另一端分別接地;第三排針的第一引腳即為圖5中J2上標(biāo)號(hào)為1的引腳,以此類推。
如圖6,所述第四電路包括第四排針J10、第四電阻R22、第五電阻R23、第六電容C20和第七電容C22;所述第四排針包括第一引腳I+1和第二引腳I-1;所述第四排針的第一引腳通過第五電阻R23分別與第七電容C22的一端和控制芯片VIN連接,所述第七電容C22的另一端接地;所述第四排針的第二引腳通過第四電阻R22分別與第六電容C20的一端和控制芯片VIP連接,所述第六電容C20的另一端接地;
如圖7,所述第五電路包括第五排針J9、第六電阻R21、第七電阻R24、第八電阻R20、第九電阻R25、第八電容C21和第九電容C23;所述第五排針包括第一引腳ZCT3和第二引腳ZCT4;所述第五排針的第一引腳ZCT3分別與第七電阻的一端和第九電阻的一端連接,所述第七電阻的另一端接地,所述第九電阻的另一端分別與第九電容的一端和控制芯片V2N連接,第九電容的另一端接地;所述第五排針的第二引腳ZCT4分別與第六電阻的一端和第八電阻的一端連接,所述第六電阻的另一端接地,所述第八電阻的另一端分別與第八電容的一端和控制芯片V2P連接,第八電容的另一端接地;
如圖8,所述第六電路包括第六排針J12、第七排針J7、壓敏電阻RV1、第十電阻R27、第十一電阻R28、第十二電阻R29、第十三電阻R30、第十四電阻R31、第十五電阻R32、第十六電阻R33、第十七電阻R34、第十八電阻R35、第十九電阻R36、第十電容C24和第十一電容C25;所述第六排針包括第一引腳AC220-L和第二引腳AC220-N;所述第七排針包括第一引腳AC220-L和第二引腳AC220-N;所述第六排針的第一引腳分別與第七排針的第一引腳和壓敏電阻的一端連接;所述第六排針的第二引腳分別與第七排針的第二引腳和壓敏電阻的另一端連接,所述壓敏電阻的另一端接地;所述第六排針的第一引腳依次通過串聯(lián)連接的第十電阻、第十一電阻、第十二電阻、第十三電阻、第十四電阻、第十五電阻、第十六電阻和第十七電阻分別與第十八電阻的一端、第十電容的一端和控制芯片V3P連接,所述第十八電阻的另一端和第十電容的另一端分別接地;所述第十九電阻和第十一電容并聯(lián)連接,并聯(lián)連接后的一端與控制芯片V3N連接,并聯(lián)連接后的另一端接地;
如圖9,所述第七電路包括第八排針J5、第二十電阻R15和第十二電容C18;所述第八排針包括第一引腳MZ260-1和第二引腳MZ260-2;所述第八排針的第一引腳與第二電源連接;所述第八排針的第二引腳分別與第二十電阻的一端、第十二電容的一端和控制芯片PTCWD AD連接;所述第二十電阻的另一端和第十二電容的另一端分別接地;
如圖11,所述第九電路包括第十排針J8、第十一排針J10、第二十三電阻R26、第十四電容C38、第十五電容C40和第十六電容C30;所述第十排針包括第一引腳、第二引腳、第三引腳、第四引腳、第五引腳、第六引腳、第七引腳、第八引腳、第九引腳、第十引腳、第十一引腳和第十二引腳;所述第十排針的第一引腳、第十排針的第九引腳、第十排針的第十一引腳和第十排針的第十二引腳分別接地;所述第十四電容與第十五電容并聯(lián)連接,并聯(lián)連接的一端與第十排針的第二引腳連接,第十排針的第二引腳連接第一電源V3.3,并聯(lián)連接的另一端接地;所述第十排針的第三引腳與控制芯片MOS1連接;所述第十排針的第四引腳與控制芯片CLK連接;所述第十排針的第五引腳與控制芯片MIS0連接;所述第十排針的第六引腳與控制芯片NSS連接;所述第十排針的第七引腳與控制芯片DID0連接;所述第十排針的第八引腳與控制芯片RESET連接;所述第二十三電阻和第十六電容并聯(lián)連接,并聯(lián)連接后的一端與所述第十排針的第八引腳連接,并聯(lián)連接后的另一端接地;所述第十排針的第十引腳與第十一排針ANT連接。第十排針的第一引腳即為圖11中J8上標(biāo)號(hào)為1的引腳,以此類推。
本發(fā)明的有益效果在于:
本發(fā)明提供的智能漏電斷路器的電路結(jié)構(gòu)通過相互連接的控制芯片、晶振電路、光耦電路、第一電路、第三電路、第四電路、第五電路、第六電路、第七電路和第九電路相結(jié)合,綜合實(shí)現(xiàn)如下功能:
A、漏電檢測(cè)及保護(hù)功能:通過零序互感器實(shí)時(shí)檢測(cè)線路中的漏電電流變化情況,漏電保護(hù)芯片對(duì)漏電電流進(jìn)行判斷,達(dá)到或超過漏電保護(hù)值輸出脫扣命令,通過脫扣線圈使智能漏電斷路器脫扣,從而分?jǐn)嗑€路,同時(shí)把故障信息通過通訊傳輸給上位機(jī)。
B、智能漏電斷路器具備電能計(jì)量功能:精度為有功2級(jí),可實(shí)時(shí)檢測(cè)有功功率、電壓、電流和漏電流等參數(shù)。
C、智能漏電斷路器能實(shí)時(shí)檢測(cè)觸點(diǎn)附近的溫度變化情況,避免智能漏電斷路器因長(zhǎng)期過熱而損壞,可以通過通訊傳輸給上位機(jī),視發(fā)熱情況,由上位機(jī)作出判定或處理。
D、智能漏電斷路器可提供兩種通訊接口:RS485或微功率無線433/470MHz和2.4GHz接口。
E、智能漏電斷路器具有過載、短路保護(hù)功能,開關(guān)采用2路觸點(diǎn)、2路滅弧罩及2路雙金片,具有對(duì)N極的分?jǐn)喔綦x功能。當(dāng)開關(guān)出現(xiàn)過載或者短路保護(hù)而分閘時(shí),可以手工合閘。
如圖4,進(jìn)一步的,還包括第二電路,所述第二電路為漏保接口電路;第二電路包括第二排針J3;所述第二排針J3包括第一引腳和第二引腳;所述第二排針的第一引腳和第一排針的第一引腳分別與第四電源VDD_12V連接;所述第二排針的第二引腳與第一排針的第二引腳連接。第二電路為漏保接口電路,實(shí)現(xiàn)手動(dòng)關(guān)漏保功能。
如圖10,進(jìn)一步的,還包括第八電路,所述第八電路包括第九排針J6、第二十一電阻R14、第二十二電阻R13、第十三電容C17、第二光耦合器U4和第三發(fā)光二極管D1;所述第九排針J6包括第一引腳、第二引腳、第三引腳和第四引腳;所述第二光耦合器包括第二發(fā)光二極管和第二光敏半導(dǎo)體管;所述第九排針的第一引腳與DC_5.1V連接;所述第九排針的第二引腳與GND_5.1V連接;所述第九排針的第三引腳與第二光敏半導(dǎo)體管的正極連接;所述第九排針的第四引腳與第二光敏半導(dǎo)體管的負(fù)極連接;所述第二發(fā)光二極管的正極分別與第三發(fā)光二極管的負(fù)極和第二十二電阻的一端連接;所述第三發(fā)光二極管的正極分別與第二十二電阻的另一端和第二十一電阻的一端連接;所述第二十一電阻的另一端分別與第十三電容的一端和控制芯片PF連接;所述第二發(fā)光二極管的負(fù)極與第十三電容的另一端連接后接地。
如圖12,進(jìn)一步的,還包括第十電路,所述第十電路包括第四二極管D4、第五二極管D6、雙向瞬態(tài)抑制二極管TVS1、天線、第十七電容、第十八電容、第十九電容、第二十電容、第二十一電容、第二十二電容、第二十三電容、第二十四電阻、第二十五電阻、第一芯片和第二芯片;所述第一芯片包括第一引腳、第二引腳、第三引腳和第四引腳;所述第二芯片包括第一引腳、第二引腳和第三引腳;所述第四二極管的正極與第八電路的第九排針的第一引腳連接;所述第八電路的第九排針的第二引腳分別與天線、雙向瞬態(tài)抑制二極管的一端、第十七電容的一端、第十八電容的一端和第一芯片的第一引腳GND連接;所述第四二極管的負(fù)極分別與V485通訊接口、雙向瞬態(tài)抑制二極管的另一端、第十七電容的另一端、第十八電容的另一端和第一芯片的第二引腳VIN連接;所述第一芯片的第三引腳OV接地;所述第一芯片的第四引腳+VO分別與第十九電容的一端、第二十四電阻的一端和第五二極管的正極連接;所述第五二極管的正極接VDD5V;所述第十九電容的另一端接地;所述第二十電容與第二十五電阻并聯(lián)連接,并聯(lián)連接后的一端與所述第二十四電阻的另一端連接,并聯(lián)連接后的另一端接地;所述第五二極管的負(fù)極分別與第二十一電容的一端和U8的第二引腳VIN連接;所述第二十一電容的另一端接地;所述第二芯片的第一引腳GND接地;所述第二十二電容與第二十三電容并聯(lián)連接,并聯(lián)連接后的一端分別與所述第二芯片的第三引腳OUT和第一電源V3.3連接,并聯(lián)連接后的另一端接地。所述第一芯片為U5,所述第二芯片為U8;
如圖13,進(jìn)一步的,還包括第十一電路,所述第十一電路包括第三芯片U7、第二十四電容C27、第二十六電阻R39和第二十七電阻R40;所述第三芯片包括第一引腳、第二引腳、第三引腳、第四引腳、第五引腳、第六引腳、第七引腳和第八引腳;所述第三芯片的第一引腳、第三芯片的第二引腳、第三芯片的第三引腳和第三芯片的第七引腳均懸空;所述第三芯片的第四引腳GND接地,所述第三芯片的第五引腳分別與控制芯片SDA2和第二十七電阻的一端連接,所述第三芯片的第六引腳分別與控制芯片SCL2和第二十六電阻的一端連接;所述第二十四電容的一端分別與第三芯片的第八引腳、第二十七電阻的另一端、第二十六電阻的另一端和第二電源VDD3P3_1連接;所述第二十四電容的另一端接地。
如圖14,進(jìn)一步的,還包括第十二電路,所述第十二電路包括第四芯片U1、第二十五電容C2、第二十六電容C4、第二十八電阻R2、第二十九電阻R3、第三十電阻R4和第三十一電阻R8;所述第四芯片包括第一引腳、第二引腳、第三引腳、第四引腳、第五引腳、第六引腳、第七引腳和第八引腳;所述第四芯片的第一引腳A0懸空;所述第四芯片的第二引腳A1、第四芯片的第三引腳A2和第四芯片的第四引腳VSS均接地;所述第四芯片的第五引腳通過第三十一電阻分別與第三十電阻的一端和控制芯片SDA連接;所述第三十電阻的另一端接第二電源VDD3P3_1;所述第四芯片的第六引腳分別與第二十九電阻的一端和控制芯片SCL連接;所述第二十九電阻的另一端接第二電源VDD3P3_1;所述第四芯片的第七引腳分別第二十八電阻的一端和控制芯片WP連接;所述第二十八電阻的另一端接第二電源VDD3P3_1;所述第二十五電容與第二十六電容并聯(lián)連接,并聯(lián)連接后的一端接地,并聯(lián)連接后的另一端分別與第四芯片的第八引腳和第二電源VDD3P3_1連接。
如圖19,進(jìn)一步的,還包括第十三電路,所述第十三電路包括第二十七電容C9和第二十八電容C10;所述第二十七電容與第二十八電容并聯(lián)連接,并聯(lián)連接后的一端接地,并聯(lián)連接后的另一端分別與第一電源V3.3和控制芯片AVCC連接。
如圖19,進(jìn)一步的,還包括第十四電路,所述第十四電路包括第二十九電容C13和第三十電容C14;所述第二十九電容和第三十電容并聯(lián)連接,并聯(lián)連接后的一端接地,并聯(lián)連接后的另一端與控制芯片VREF連接。
如圖15,進(jìn)一步的,還包括第十五電路,第十五電路包括第三十一電容C5和第三十二電容C6;所述第三十一電容和第三十二電容并聯(lián)連接,并聯(lián)連接后的一端接地,并聯(lián)連接后的另一端與第二電源VDD3P3_1連接。
進(jìn)一步的,還包括第十六電路、第十七電路、第十八電路、第十九電路、第二十電路、第二十一電路和第二十二電路;
如圖19,所述第十六電路包括第三十三電容C1、第三十四電容C3和第三十二電阻R1;所述第三十三電容和第三十四電容并聯(lián)連接,并聯(lián)連接后的一端接地,并聯(lián)連接后的另一端分別與第三十二電阻的一端和控制芯片VSYS連接;所述第三十二電阻的另一端接第一電源V3.3;
如圖19,所述第十七電路包括第三十三電阻R5和第三十五電容C7;所述第三十三電阻的一端接第二電源VDD3P3_1,所述第三十三電阻的另一端與控制芯片RST連接;所述第三十五電容的一端接地,所述第三十五電容的另一端與控制芯片RST連接;
如圖16,所述第十八電路包括第十二排針J1;所述第十二排針包括第一引腳、第二引腳、第三引腳、第四引腳、第五引腳、第六引腳、第七引腳和第八引腳;所述第十二排針的第一引腳懸空;所述第十二排針的第二引腳接第二電源VDD3P3_1;所述第十二排針的第三引腳接第一電源V3.3;所述第十二排針的第四引腳與控制芯片TCK連接;所述第十二排針的第五引腳與控制芯片TD0連接;所述第十二排針的第六引腳與控制芯片TD1連接;所述第十二排針的第七引腳與控制芯片TMS連接;所述第十二排針的第八引腳接地;
如圖19,所述第十九電路包括第十三排針JP1和第三十四電阻R10;所述第十三排針包括第一引腳和第二引腳;所述第十三排針的第一引腳分別與第三十四電阻的一端和控制芯片WDTEN連接;所述第三十四電阻的另一端接第二電源VDD3P3_1;所述第十三排針的第二引腳接地;
如圖17,所述第二十電路包括第三十六電容C15和第三十七電容C16;所述第三十六電容和第三十七電容并聯(lián)連接,并聯(lián)連接后的一端接地,并聯(lián)連接后的另一端與第三電源VDD3P3_2連接;
如圖18,所述第二十一電路包括第三十五電阻R18、第三十六電阻R19、第六發(fā)光二極管D2和第七發(fā)光二極管D3;所述第六發(fā)光二極管的正極和第七發(fā)光二極管的正極均與第一電源V3.3連接;所述第六發(fā)光二極管的負(fù)極通過第三十五電阻與控制芯片POWER_LED連接;所述第七發(fā)光二極管的負(fù)極通過第三十六電阻與控制芯片LD_LED連接;
如圖19,所述第二十二電路包括第三十八電容C19;所述第三十八電容的一端接地,第三十八電容的另一端與控制芯片VDD1P8連接。
本發(fā)明的具體實(shí)施例如下:
本發(fā)明提供的一種智能漏電斷路器的電路結(jié)構(gòu),包括:控制芯片、晶振電路、光耦電路、第一電路、第二電路、第三電路、第四電路、第五電路、第六電路、第七電路、第八電路、第九電路、第十電路、第十一電路、第十二電路、第十三電路、第十四電路、第十五電路、第十六電路、第十七電路、第十八電路、第十九電路、第二十電路、第二十一電路和第二十二電路;
所述晶振電路包括晶振器Y1、第一電容C11和第二電容C12;所述第一電容的一端分別與晶振器的一端和控制芯片OSC0連接,所述第一電容的另一端接地;所述第二電容的一端分別與晶振器的另一端和控制芯片OSC1連接,所述第二電容的另一端接地;
所述光耦電路包括第一電阻R6、第二電阻R7和第一光耦合器U3;所述第一光耦合器包括第一發(fā)光二極管和第一光敏半導(dǎo)體管;所述第一發(fā)光二極管的正極通過第一電阻與第一電源V3.3連接,所述第一發(fā)光二極管的負(fù)極與控制芯片TRIP-A1連接;所述第一光敏半導(dǎo)體管的正極通過第二電阻與第四電源VDD_12V連接。
所述第一電路包括第一排針J4和第三電容C31;所述第一排針J4包括第一引腳、第二引腳和第三引腳;所述第一排針的第一引腳通過第一電容接地;所述第一排針的第二引腳接地;所述第一排針的第三引腳與所述光敏半導(dǎo)體管的負(fù)極連接;第一電路為漏保芯片接口電路,實(shí)現(xiàn)給光耦U3供電及控制跳閘功能。
所述第二電路包括第二排針J3;所述第二排針J3包括第一引腳和第二引腳;所述第二排針的第一引腳和第一排針的第一引腳分別與第四電源VDD_12V連接;所述第二排針的第二引腳與第一排針的第二引腳連接;第二電路為漏保接口電路,實(shí)現(xiàn)手動(dòng)關(guān)漏保功能。
所述第三電路包括第三排針J2、第四電容C39、第五電容C8和第三電阻R9;所述第三排針包括第一引腳和第二引腳;所述第三排針的第一引腳與第一電源V3.3連接;所述第三排針的第一引腳通過第四電容C39接地;所述第三排針的第二引腳分別與第三電阻R9的一端、第五電容C8的一端和控制芯片KK_STATE連接;所述第三電阻R9的另一端和第五電容C8的另一端分別接地;第三電路實(shí)現(xiàn)空氣開關(guān)狀態(tài)檢測(cè)功能。
所述第四電路包括第四排針J10、第四電阻R22、第五電阻R23、第六電容C20和第七電容C22;所述第四排針包括第一引腳I+1和第二引腳I-1;所述第四排針的第一引腳通過第五電阻R23分別與第七電容C22的一端和控制芯片VIN連接,所述第七電容C22的另一端接地;所述第四排針的第二引腳通過第四電阻R22分別與第六電容C20的一端和控制芯片VIP連接,所述第六電容C20的另一端接地;第四電路實(shí)現(xiàn)電流、電量采集功能。
所述第五電路包括第五排針J9、第六電阻R21、第七電阻R24、第八電阻R20、第九電阻R25、第八電容C21和第九電容C23;所述第五排針包括第一引腳ZCT3和第二引腳ZCT4;所述第五排針的第一引腳ZCT3分別與第七電阻的一端和第九電阻的一端連接,所述第七電阻的另一端接地,所述第九電阻的另一端分別與第九電容的一端和控制芯片V2N連接,第九電容的另一端接地;所述第五排針的第二引腳ZCT4分別與第六電阻的一端和第八電阻的一端連接,所述第六電阻的另一端接地,所述第八電阻的另一端分別與第八電容的一端和控制芯片V2P連接,第八電容的另一端接地;第五電路實(shí)現(xiàn)漏電流采集功能。
所述第六電路包括第六排針J12、第七排針J7、壓敏電阻RV1、第十電阻R27、第十一電阻R28、第十二電阻R29、第十三電阻R30、第十四電阻R31、第十五電阻R32、第十六電阻R33、第十七電阻R34、第十八電阻R35、第十九電阻R36、第十電容C24和第十一電容C25;所述第六排針包括第一引腳AC220-L和第二引腳AC220-N;所述第七排針包括第一引腳AC220-L和第二引腳AC220-N;所述第六排針的第一引腳分別與第七排針的第一引腳和壓敏電阻的一端連接;所述第六排針的第二引腳分別與第七排針的第二引腳和壓敏電阻的另一端連接,所述壓敏電阻的另一端接地;所述第六排針的第一引腳依次通過串聯(lián)連接的第十電阻、第十一電阻、第十二電阻、第十三電阻、第十四電阻、第十五電阻、第十六電阻和第十七電阻分別與第十八電阻的一端、第十電容的一端和控制芯片V3P連接,所述第十八電阻的另一端和第十電容的另一端分別接地;所述第十九電阻和第十一電容并聯(lián)連接,并聯(lián)連接后的一端與控制芯片V3N連接,并聯(lián)連接后的另一端接地;第六電路實(shí)現(xiàn)電壓采集功能。
所述第七電路包括第八排針J5、第二十電阻R15和第十二電容C18;所述第八排針包括第一引腳MZ260-1和第二引腳MZ260-2;所述第八排針的第一引腳與第二電源連接;所述第八排針的第二引腳分別與第二十電阻的一端、第十二電容的一端和控制芯片PTCWD AD連接;所述第二十電阻的另一端和第十二電容的另一端分別接地;第七電路實(shí)現(xiàn)溫度采集功能。
所述第八電路包括第九排針J6、第二十一電阻R14、第二十二電阻R13、第十三電容C17、第二光耦合器U4和第三發(fā)光二極管D1;所述第九排針包括第一引腳、第二引腳、第三引腳和第四引腳;所述第二光耦合器包括第二發(fā)光二極管和第二光敏半導(dǎo)體管;所述第九排針的第一引腳與DC_5.1V連接;所述第九排針的第二引腳與GND_5.1V連接;所述第九排針的第三引腳與第二光敏半導(dǎo)體管的正極連接;所述第九排針的第四引腳與第二光敏半導(dǎo)體管的負(fù)極連接;所述第二發(fā)光二極管的正極分別與第三發(fā)光二極管的負(fù)極和第二十二電阻的一端連接;所述第三發(fā)光二極管的正極分別與第二十二電阻的另一端和第二十一電阻的一端連接;所述第二十一電阻的另一端分別與第十三電容的一端和控制芯片PF連接;所述第二發(fā)光二極管的負(fù)極與第十三電容的另一端連接后接地;第八電路實(shí)現(xiàn)電源輸入及計(jì)量脈沖輸出功能。
所述第九電路包括第十排針J8、第十一排針J10、第二十三電阻R26、第十四電容C38、第十五電容C40和第十六電容C30;所述第十排針包括第一引腳、第二引腳、第三引腳、第四引腳、第五引腳、第六引腳、第七引腳、第八引腳、第九引腳、第十引腳、第十一引腳和第十二引腳;所述第十排針的第一引腳、第十排針的第九引腳、第十排針的第十一引腳和第十排針的第十二引腳分別接地;所述第十四電容與第十五電容并聯(lián)連接,并聯(lián)連接的一端與第十排針的第二引腳連接,第十排針的第二引腳連接第一電源V3.3,并聯(lián)連接的另一端接地;所述第十排針的第三引腳與控制芯片MOS1連接;所述第十排針的第四引腳與控制芯片CLK連接;所述第十排針的第五引腳與控制芯片MIS0連接;所述第十排針的第六引腳與控制芯片NSS連接;所述第十排針的第七引腳與控制芯片DID0連接;所述第十排針的第八引腳與控制芯片RESET連接;所述第二十三電阻和第十六電容并聯(lián)連接,并聯(lián)連接后的一端與所述第十排針的第八引腳連接,并聯(lián)連接后的另一端接地;所述第十排針的第十引腳與第十一排針ANT連接;第九電路實(shí)現(xiàn)無線通迅功能。
所述第十電路包括第四二極管D4、第五二極管D6、雙向瞬態(tài)抑制二極管TVS1、天線、第十七電容、第十八電容、第十九電容、第二十電容、第二十一電容、第二十二電容、第二十三電容、第二十四電阻、第二十五電阻、U5和U8;所述U5包括第一引腳、第二引腳、第三引腳和第四引腳;所述U8包括第一引腳、第二引腳和第三引腳;所述第四二極管的正極與第八電路的第九排針的第一引腳連接;所述第八電路的第九排針的第二引腳分別與天線、雙向瞬態(tài)抑制二極管的一端、第十七電容的一端、第十八電容的一端和U5的第一引腳GND連接;所述第四二極管的負(fù)極分別與V485通訊接口、雙向瞬態(tài)抑制二極管的另一端、第十七電容的另一端、第十八電容的另一端和U5的第二引腳VIN連接;所述U5的第三引腳OV接地;所述U5的第四引腳+VO分別與第十九電容的一端、第二十四電阻的一端和第五二極管的正極連接;所述第五二極管的正極接VDD5V;所述第十九電容的另一端接地;所述第二十電容與第二十五電阻并聯(lián)連接,并聯(lián)連接后的一端與所述第二十四電阻的另一端連接,并聯(lián)連接后的另一端接地;所述第五二極管的負(fù)極分別與第二十一電容的一端和U8的第二引腳VIN連接;所述第二十一電容的另一端接地;所述U8的第一引腳GND接地;所述第二十二電容與第二十三電容并聯(lián)連接,并聯(lián)連接后的一端分別與所述U8的第三引腳OUT和第一電源V3.3連接,并聯(lián)連接后的另一端接地;第十電路實(shí)現(xiàn)電源隔離及電壓轉(zhuǎn)換功能。
所述第十一電路包括第三芯片U7、第二十四電容C27、第二十六電阻R39和第二十七電阻R40;所述第三芯片包括第一引腳、第二引腳、第三引腳、第四引腳、第五引腳、第六引腳、第七引腳和第八引腳;所述第三芯片的第一引腳、第三芯片的第二引腳、第三芯片的第三引腳和第三芯片的第七引腳均懸空;所述第三芯片的第四引腳GND接地,所述第三芯片的第五引腳分別與控制芯片SDA2和第二十七電阻的一端連接,所述第三芯片的第六引腳分別與控制芯片SCL2和第二十六電阻的一端連接;所述第二十四電容的一端分別與第三芯片的第八引腳、第二十七電阻的另一端、第二十六電阻的另一端和第二電源VDD3P3_1連接;所述第二十四電容的另一端接地。第十一電路實(shí)現(xiàn)通信加密功能。
所述第十二電路包括第四芯片U1、第二十五電容C2、第二十六電容C4、第二十八電阻R2、第二十九電阻R3、第三十電阻R4和第三十一電阻R8;所述第四芯片包括第一引腳、第二引腳、第三引腳、第四引腳、第五引腳、第六引腳、第七引腳和第八引腳;所述第四芯片的第一引腳A0懸空;所述第四芯片的第二引腳A1、第四芯片的第三引腳A2和第四芯片的第四引腳VSS均接地;所述第四芯片的第五引腳通過第三十一電阻分別與第三十電阻的一端和控制芯片SDA連接;所述第三十電阻的另一端接第二電源VDD3P3_1;所述第四芯片的第六引腳分別與第二十九電阻的一端和控制芯片SCL連接;所述第二十九電阻的另一端接第二電源VDD3P3_1;所述第四芯片的第七引腳分別第二十八電阻的一端和控制芯片WP連接;所述第二十八電阻的另一端接第二電源VDD3P3_1;所述第二十五電容與第二十六電容并聯(lián)連接,并聯(lián)連接后的一端接地,并聯(lián)連接后的另一端分別與第四芯片的第八引腳和第二電源VDD3P3_1連接;第十二電路實(shí)現(xiàn)數(shù)據(jù)存儲(chǔ)功能。
所述第十三電路包括第二十七電容C9和第二十八電容C10;所述第二十七電容與第二十八電容并聯(lián)連接,并聯(lián)連接后的一端接地,并聯(lián)連接后的另一端分別與第一電源V3.3和控制芯片AVCC連接;第十三電路實(shí)現(xiàn)控制芯片電源輸入濾波功能。
所述第十四電路包括第二十九電容C13和第三十電容C14;所述第二十九電容和第三十電容并聯(lián)連接,并聯(lián)連接后的一端接地,并聯(lián)連接后的另一端與控制芯片VREF連接;第十四電路實(shí)現(xiàn)控制芯片采樣基準(zhǔn)濾波功能。
所述第十五電路包括第三十一電容C5和第三十二電容C6;所述第三十一電容和第三十二電容并聯(lián)連接,并聯(lián)連接后的一端接地,并聯(lián)連接后的另一端與第二電源VDD3P3_1連接;第十五電路實(shí)現(xiàn)控制芯片內(nèi)部電源輸出濾波功能。
所述第十六電路包括第三十三電容C1、第三十四電容C3和第三十二電阻R1;所述第三十三電容和第三十四電容并聯(lián)連接,并聯(lián)連接后的一端接地,并聯(lián)連接后的另一端分別與第三十二電阻的一端和控制芯片VSYS連接;所述第三十二電阻的另一端接第一電源V3.3;第十六電路實(shí)現(xiàn)控制芯片電源輸入濾波功能。
所述第十七電路包括第三十三電阻R5和第三十五電容C7;所述第三十三電阻的一端接第二電源VDD3P3_1,所述第三十三電阻的另一端與控制芯片RST連接;所述第三十五電容的一端接地,所述第三十五電容的另一端與控制芯片RST連接;第十七電路實(shí)現(xiàn)控制芯片上電復(fù)位功能。
所述第十八電路包括第十二排針J1;所述第十二排針包括第一引腳、第二引腳、第三引腳、第四引腳、第五引腳、第六引腳、第七引腳和第八引腳;所述第十二排針的第一引腳懸空;所述第十二排針的第二引腳接第二電源VDD3P3_1;所述第十二排針的第三引腳接第一電源V3.3;所述第十二排針的第四引腳與控制芯片TCK連接;所述第十二排針的第五引腳與控制芯片TD0連接;所述第十二排針的第六引腳與控制芯片TD1連接;所述第十二排針的第七引腳與控制芯片TMS連接;所述第十二排針的第八引腳接地;第十八電路實(shí)現(xiàn)控制芯片燒寫程序及調(diào)試功能。
所述第十九電路包括第十三排針JP1和第三十四電阻R10;所述第十三排針包括第一引腳和第二引腳;所述第十三排針的第一引腳分別與第三十四電阻的一端和控制芯片WDTEN連接;所述第三十四電阻的另一端接第二電源VDD3P3_1;所述第十三排針的第二引腳接地;第十九電路實(shí)現(xiàn)程序是否允許燒寫的功能。
所述第二十電路包括第三十六電容C15和第三十七電容C16;所述第三十六電容和第三十七電容并聯(lián)連接,并聯(lián)連接后的一端接地,并聯(lián)連接后的另一端與第三電源VDD3P3_2連接;第二十電路實(shí)現(xiàn)控制芯片內(nèi)部電源輸出濾波功能。
所述第二十一電路包括第三十五電阻R18、第三十六電阻R19、第六發(fā)光二極管D2和第七發(fā)光二極管D3;所述第六發(fā)光二極管的正極和第七發(fā)光二極管的正極均與第一電源V3.3連接;所述第六發(fā)光二極管的負(fù)極通過第三十五電阻與控制芯片POWER_LED連接;所述第七發(fā)光二極管的負(fù)極通過第三十六電阻與控制芯片LD_LED連接;第二十一電路實(shí)現(xiàn)電源及故障指示的功能。
所述第二十二電路包括第三十八電容C19;所述第三十八電容的一端接地,第三十八電容的另一端與控制芯片VDD1P8連接。第二十二電路實(shí)現(xiàn)控制芯片內(nèi)部1.8V電源濾波功能。
排針的引腳與各自圖上的引腳標(biāo)號(hào)相對(duì)應(yīng),第一引腳即為圖上標(biāo)號(hào)為1的引腳,以此類推。
以上所述僅為本發(fā)明的實(shí)施例,并非因此限制本發(fā)明的專利范圍,凡是利用本發(fā)明說明書及附圖內(nèi)容所作的等同變換,或直接或間接運(yùn)用在相關(guān)的技術(shù)領(lǐng)域,均同理包括在本發(fā)明的專利保護(hù)范圍內(nèi)。