本發(fā)明涉及計算機(jī)技術(shù)領(lǐng)域,特別涉及一種主板以及服務(wù)器。
背景技術(shù):
主板是計算機(jī)的核心,計算機(jī)的各種功能均需要通過主板的運(yùn)行來實(shí)現(xiàn)。
目前,主板的各種功能均需要預(yù)先設(shè)置。但是在主板的使用過程中,用戶一旦需要主板提供新的功能時,用戶無法直接將新的功能設(shè)置在主板中。而是先要為主板掛載外置的fpga卡等可編程設(shè)備,然后通過掛載的外置可編程設(shè)備為主板增加新的功能。由于現(xiàn)有方式,無法直接為主板設(shè)置新增功能,因此,主板的功能擴(kuò)展性較差。
技術(shù)實(shí)現(xiàn)要素:
本發(fā)明提供了一種主板以及服務(wù)器,可以提高主板的功能擴(kuò)展性。
第一方面,本發(fā)明提供了一種主板,該主板包括:
板體、預(yù)設(shè)數(shù)量個purley平臺中央處理器以及至少一個內(nèi)存;
所述預(yù)設(shè)數(shù)量個purley平臺中央處理器以及所述至少一個內(nèi)存分別安裝在所述板體上;
所述預(yù)設(shè)數(shù)量個purley平臺中央處理器依次相連;每一個所述內(nèi)存連接所述預(yù)設(shè)數(shù)量個purley平臺中央處理器中的一個purley平臺中央處理器;
每一個所述內(nèi)存,用于當(dāng)接收到外部輸入的待燒錄數(shù)據(jù)時,將所述待燒錄數(shù)據(jù)發(fā)送給相連的purley平臺中央處理器;
每一個所述purley平臺中央處理器,用于當(dāng)接收到相連的內(nèi)存發(fā)送的所述待燒錄數(shù)據(jù)時,燒錄所述待燒錄數(shù)據(jù),以具有與所述待燒錄數(shù)據(jù)對應(yīng)的功能。
優(yōu)選地,
每一個所述purley平臺中央處理器,包括:現(xiàn)場可編程門陣列fpga芯片;
所述fpga芯片,用于在預(yù)先設(shè)定的至少一個編程語言中確定所述待燒錄數(shù)據(jù)對應(yīng)的編程語言;利用確定的編程語言以及所述待燒錄數(shù)據(jù)進(jìn)行燒錄,以使對應(yīng)的所述purley平臺中央處理器具有與所述待燒錄數(shù)據(jù)對應(yīng)的功能。
優(yōu)選地,
進(jìn)一步包括:平臺控制器中心;
所述平臺控制器中心,與所述預(yù)設(shè)數(shù)量個purley平臺中央處理器中的至少一個purley平臺中央處理器以及所述板體中的至少一個接口相連,用于獲取所述至少一個接口的運(yùn)行數(shù)據(jù),并將所述至少一個接口的運(yùn)行數(shù)據(jù)發(fā)送給相連的purley平臺中央處理器;接收相連的purley平臺中央處理器發(fā)送的處理數(shù)據(jù),并將所述處理數(shù)據(jù)發(fā)送給所述至少一個接口;
每一個所述purley平臺中央處理器,進(jìn)一步用于當(dāng)接收到相連的所述平臺控制器中心發(fā)送的所述至少一個接口的運(yùn)行數(shù)據(jù)時,根據(jù)所述至少一個接口的運(yùn)行數(shù)據(jù)生成處理數(shù)據(jù);將所述處理數(shù)據(jù)發(fā)送給所述平臺控制器中心。
優(yōu)選地,
所述平臺控制器中心內(nèi)置網(wǎng)絡(luò)模塊;
所述網(wǎng)絡(luò)模塊,用于獲取外部的網(wǎng)絡(luò)設(shè)備提供的網(wǎng)絡(luò)數(shù)據(jù),并將所述網(wǎng)絡(luò)數(shù)據(jù)發(fā)送給相連的purley平臺中央處理器;接收相連的purley平臺中央處理器發(fā)送的交互數(shù)據(jù),并將所述交互數(shù)據(jù)發(fā)送給所述網(wǎng)絡(luò)設(shè)備;
每一個所述purley平臺中央處理器,進(jìn)一步用于當(dāng)接收到相連的所述平臺控制器中心中內(nèi)置的所述網(wǎng)絡(luò)模塊發(fā)送的所述網(wǎng)絡(luò)數(shù)據(jù)時,根據(jù)所述網(wǎng)絡(luò)數(shù)據(jù)生成交互數(shù)據(jù);將所述交互數(shù)據(jù)發(fā)送給所述網(wǎng)絡(luò)模塊。
優(yōu)選地,
所述平臺控制器中心,進(jìn)一步包括:加密模塊;
每一個所述內(nèi)存,進(jìn)一步用于當(dāng)接收到外部輸入的待加密數(shù)據(jù)時,將所述待加密數(shù)據(jù)發(fā)送給相連的purley平臺中央處理器;
每一個所述purley平臺中央處理器,進(jìn)一步用于當(dāng)接收到所述內(nèi)存發(fā)送的所述待加密數(shù)據(jù)時,調(diào)用所述加密模塊中存儲的加密指令,并利用調(diào)用的所述加密指令對所述待加密數(shù)據(jù)進(jìn)行加密;
所述加密模塊,用于存儲所述加密指令。
優(yōu)選地,
進(jìn)一步包括:基板管理控制器;
所述基板管理控制器,用于與所述平臺控制器中心以及外部的至少一個運(yùn)行保障設(shè)備相連,用于獲取所述運(yùn)行保障設(shè)備的設(shè)備參數(shù),并將所述設(shè)備參數(shù)發(fā)送給所述平臺控制器中心;接收所述平臺控制器中心轉(zhuǎn)發(fā)的調(diào)整參數(shù),并將所述調(diào)整參數(shù)發(fā)送給所述至少一個運(yùn)行保障設(shè)備;
所述平臺控制器中心,進(jìn)一步用于接收所述基板管理控制器發(fā)送的所述設(shè)備參數(shù),并將所述設(shè)備參數(shù)轉(zhuǎn)發(fā)至相連的purley平臺中央處理器;接收相連的purley平臺中央處理器發(fā)送的調(diào)整參數(shù),并將所述調(diào)整參數(shù)轉(zhuǎn)發(fā)至所述基板管理控制器;
每一個所述purley平臺中央處理器,進(jìn)一步用于當(dāng)接收到相連的所述平臺控制器中心轉(zhuǎn)發(fā)的所述設(shè)備數(shù)據(jù)時,根據(jù)所述設(shè)備數(shù)據(jù)生成調(diào)整數(shù)據(jù);將所述調(diào)整數(shù)據(jù)發(fā)送給所述平臺控制器中心。
優(yōu)選地,
進(jìn)一步包括:時鐘芯片;
所述時鐘芯片,分別與每一個所述purley平臺中央處理器、每一個所述內(nèi)存、所述平臺控制器中心以及所述基板管理控制器相連;
所述時鐘芯片,用于分別為每一個所述purley平臺中央處理器、每一個所述內(nèi)存、所述平臺控制器中心以及所述基板管理控制器確定時鐘序列;并為每一個所述purley平臺中央處理器、每一個所述內(nèi)存、所述平臺控制器中心以及所述基板管理控制器分別發(fā)送對應(yīng)的時鐘序列;
每一個所述purley平臺中央處理器,進(jìn)一步用于當(dāng)接收到所述時鐘芯片發(fā)送的時鐘序列時,根據(jù)接收的時鐘序列進(jìn)行時鐘同步;
每一個所述內(nèi)存,進(jìn)一步用于當(dāng)接收到所述時鐘芯片發(fā)送的時鐘序列時,根據(jù)接收的時鐘序列進(jìn)行時鐘同步;
所述平臺控制器中心,進(jìn)一步用于當(dāng)接收到所述時鐘芯片發(fā)送的時鐘序列時,根據(jù)接收的時鐘序列進(jìn)行時鐘同步;
所述基板管理控制器,進(jìn)一步用于當(dāng)接收到所述時鐘芯片發(fā)送的時鐘序列時,根據(jù)接收的時鐘序列進(jìn)行時鐘同步。
優(yōu)選地,
所述預(yù)設(shè)數(shù)量個purley平臺中央處理器中的一個與所述平臺控制器中心相連的purley平臺中央處理器,進(jìn)一步用于存儲電源時序;根據(jù)所述電源時序控制用電部件的用電時間;其中,所述用電部件包括:各個所述purley平臺中央處理器、所述內(nèi)存、所述平臺控制器中心、所述基板管理控制器、所述至少一個接口以及所述至少一個運(yùn)行保障設(shè)備。
優(yōu)選地,
所述內(nèi)存的數(shù)量為16個;
所述purley平臺中央處理器的數(shù)量為2個,且分別為第一purley平臺中央處理器和第二purley平臺中央處理器;
所述第一purley平臺中央處理器與所述第二purley平臺中央處理器相連;
16個所述內(nèi)存中的8個內(nèi)存分別與所述第一purley平臺中央處理器相連;
16個所述內(nèi)存中未與所述第一purley平臺中央處理器相連的8個內(nèi)存分別與所述第二purley平臺中央處理器相連;
所述第一purley平臺中央處理器與所述平臺控制器中心。
第二方面,本發(fā)明提供了一種服務(wù)器,該服務(wù)器包括:
至少一個上述任一所述的主板。
本發(fā)明提供了一種主板以及服務(wù)器,將預(yù)設(shè)數(shù)量個purley平臺中央處理器以及各個內(nèi)存分別安裝在板體上。將各個purley平臺中央處理器依次相連,并將各個內(nèi)存分別連接一個purley平臺中央處理器。然后利用各個內(nèi)存接收待燒錄數(shù)據(jù),并將接收到的待燒錄數(shù)據(jù)發(fā)送給相連的purley平臺中央處理器。當(dāng)purley平臺中央處理器接收到相連的內(nèi)存發(fā)送的待燒錄數(shù)據(jù)時,燒錄待燒錄數(shù)據(jù),以具有與待燒錄數(shù)據(jù)對應(yīng)的功能。通過上述可知,本方案中可以利用purley平臺中央處理器直接燒錄內(nèi)存接收到的待燒錄數(shù)據(jù),使得purley平臺中央處理器自身具有與待燒錄數(shù)據(jù)對應(yīng)的功能。因此,本發(fā)明提供的方案可以提高主板的功能擴(kuò)展性。
附圖說明
為了更清楚地說明本發(fā)明實(shí)施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對實(shí)施例或現(xiàn)有技術(shù)描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖是本發(fā)明的一些實(shí)施例,對于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動的前提下,還可以根據(jù)這些附圖獲得其他的附圖。
圖1是本發(fā)明一個實(shí)施例提供的一種主板的結(jié)構(gòu)示意圖;
圖2是本發(fā)明一個實(shí)施例提供的一種包括fpga芯片的主板的結(jié)構(gòu)示意圖;
圖3是本發(fā)明一個實(shí)施例提供的一種包括平臺控制器中心的主板的結(jié)構(gòu)示意圖;
圖4是本發(fā)明一個實(shí)施例提供的一種包括基板管理控制器的主板的結(jié)構(gòu)示意圖;
圖5是本發(fā)明一個實(shí)施例提供的一種包括時鐘芯片的主板的結(jié)構(gòu)示意圖;
圖6是本發(fā)明一個實(shí)施例提供的一種電源時序圖;
圖7是本發(fā)明另一個實(shí)施例提供的一種主板的結(jié)構(gòu)示意圖;
圖8是本發(fā)明一個實(shí)施例提供的一種服務(wù)器的結(jié)構(gòu)示意圖。
具體實(shí)施方式
為使本發(fā)明實(shí)施例的目的、技術(shù)方案和優(yōu)點(diǎn)更加清楚,下面將結(jié)合本發(fā)明實(shí)施例中的附圖,對本發(fā)明實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例是本發(fā)明一部分實(shí)施例,而不是全部的實(shí)施例,基于本發(fā)明中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動的前提下所獲得的所有其他實(shí)施例,都屬于本發(fā)明保護(hù)的范圍。
如圖1所示,本發(fā)明實(shí)施例提供了一種主板,該主板可以包括:
板體101、預(yù)設(shè)數(shù)量個purley平臺中央處理器102以及至少一個內(nèi)存103;
所述預(yù)設(shè)數(shù)量個purley平臺中央處理器102以及所述至少一個內(nèi)存103分別安裝在所述板體101上;
所述預(yù)設(shè)數(shù)量個purley平臺中央處理器102依次相連;每一個所述內(nèi)存103連接所述預(yù)設(shè)數(shù)量個purley平臺中央處理器102中的一個purley平臺中央處理器102;
每一個所述內(nèi)存103,用于當(dāng)接收到外部輸入的待燒錄數(shù)據(jù)時,將所述待燒錄數(shù)據(jù)發(fā)送給相連的purley平臺中央處理器102;
每一個所述purley平臺中央處理器102,用于當(dāng)接收到相連的內(nèi)存103發(fā)送的所述待燒錄數(shù)據(jù)時,燒錄所述待燒錄數(shù)據(jù),以具有與所述待燒錄數(shù)據(jù)對應(yīng)的功能。
根據(jù)圖1所示實(shí)施例,將預(yù)設(shè)數(shù)量個purley平臺中央處理器以及各個內(nèi)存分別安裝在板體上。將各個purley平臺中央處理器依次相連,并將各個內(nèi)存分別連接一個purley平臺中央處理器。然后利用各個內(nèi)存接收待燒錄數(shù)據(jù),并將接收到的待燒錄數(shù)據(jù)發(fā)送給相連的purley平臺中央處理器。當(dāng)purley平臺中央處理器接收到相連的內(nèi)存發(fā)送的待燒錄數(shù)據(jù)時,燒錄待燒錄數(shù)據(jù),以具有與待燒錄數(shù)據(jù)對應(yīng)的功能。通過上述可知,本方案中可以利用purley平臺中央處理器直接燒錄內(nèi)存接收到的待燒錄數(shù)據(jù),使得purley平臺中央處理器自身具有與待燒錄數(shù)據(jù)對應(yīng)的功能。因此,本發(fā)明提供的實(shí)施例可以提高主板的功能擴(kuò)展性。
在本發(fā)明一個實(shí)施例中,板體的型式和尺寸均可以根據(jù)業(yè)務(wù)要求確定。需要注意的是,在確定板體尺寸時,要考慮安裝在板體中各個元件的尺寸,以保證各個元件均能夠安裝在板體中。
在本實(shí)施例中,比如選用板厚為97.6mil、板層為14層、尺寸為長550mm寬180mm的長方形板體。
在本發(fā)明一個實(shí)施例中,每一個purley平臺中央處理器連接內(nèi)存的數(shù)量均可以根據(jù)業(yè)務(wù)要求確定,且至少存在以下三種情況:
情況一:當(dāng)purley平臺中央處理器的數(shù)量為一個時,各個內(nèi)存均與該purley平臺中央處理器連接;
情況二:當(dāng)purley平臺中央處理器的數(shù)量為至少兩個時,各個內(nèi)存均與至少兩個purley平臺中央處理器中的一個purley平臺中央處理器連接;
情況三:當(dāng)purley平臺中央處理器的數(shù)量為至少兩個時,每一個purley平臺中央處理器分別連接有設(shè)定數(shù)量的內(nèi)存。
本實(shí)施例中所涉及內(nèi)存的型式及尺寸均可以根據(jù)業(yè)務(wù)要求確定。
在本發(fā)明一個實(shí)施例中,待燒錄數(shù)據(jù)的型式和內(nèi)容均可以根據(jù)業(yè)務(wù)要求確定。比如需要purley平臺中央處理器具有功能1,則將功能1對應(yīng)的待燒錄數(shù)據(jù)1發(fā)送給內(nèi)存。然后內(nèi)存將接收到的待燒錄數(shù)據(jù)1發(fā)送給相連的purley平臺中央處理器,以使purley平臺中央處理器燒錄所述待燒錄數(shù)據(jù),以具有與所述待燒錄數(shù)據(jù)1對應(yīng)的功能1。
在本發(fā)明一個實(shí)施例中,如圖2所示,每一個所述purley平臺中央處理器102,包括:現(xiàn)場可編程門陣列fpga芯片201;
所述fpga芯片201,用于在預(yù)先設(shè)定的至少一個編程語言中確定所述待燒錄數(shù)據(jù)對應(yīng)的編程語言;利用確定的編程語言以及所述待燒錄數(shù)據(jù)進(jìn)行燒錄,以使對應(yīng)的所述purley平臺中央處理器102具有與所述待燒錄數(shù)據(jù)對應(yīng)的功能。
在本實(shí)施例中,比如,根據(jù)業(yè)務(wù)要求在fpga芯片中預(yù)先設(shè)定了編程語言1和編程語言2。當(dāng)fpga芯片接收到內(nèi)存發(fā)送的待燒錄數(shù)據(jù)1時,則在預(yù)先設(shè)定的編程語言1和編程語言2中確定對應(yīng)的編程語言。其中,確定編程語言的方法可以為:匹配每一個編程語言對應(yīng)的字符串和待燒錄數(shù)據(jù)對應(yīng)的字符串。當(dāng)匹配達(dá)到預(yù)設(shè)數(shù)值時,則確定當(dāng)前編程語言為待燒錄數(shù)據(jù)對應(yīng)的編程語言。比如確定編程語言1為待燒錄數(shù)據(jù)1對應(yīng)的編程語言。
當(dāng)確定待燒錄數(shù)據(jù)1對應(yīng)的編程語言時,則利用確定的編程語言1以及待燒錄數(shù)據(jù)1進(jìn)行燒錄,其中燒錄的過程可以為:使用確定的編程語言對待燒錄數(shù)據(jù)進(jìn)行編程。待編程完成后,對編程結(jié)果進(jìn)行優(yōu)化驗(yàn)證。當(dāng)驗(yàn)證通過后,進(jìn)行燒錄。當(dāng)燒錄完成后,包括fpga芯片的purley平臺中央處理器便具有了待燒錄數(shù)據(jù)對應(yīng)的功能。
根據(jù)上述實(shí)施例,每一個purley平臺中央處理器中包括fpga芯片。利用fpga芯片在預(yù)先設(shè)定的各個編程語言中確定與待燒錄數(shù)據(jù)對應(yīng)的編程語言。然后利用確定的編程語言以及待燒錄數(shù)據(jù)進(jìn)行燒錄,以使fpga芯片對應(yīng)的purley平臺中央處理器具有與待燒錄數(shù)據(jù)對應(yīng)的功能。通過上述可知,可以通過fpga芯片使得purley平臺中央處理器具有與待燒錄數(shù)據(jù)對應(yīng)的功能。因此,在增加主板功能時操作較為便利。
在本發(fā)明一個實(shí)施例中,如圖3所示,主板可以進(jìn)一步包括:平臺控制器中心301;
所述平臺控制器中心301,與所述預(yù)設(shè)數(shù)量個purley平臺中央處理器102中的至少一個purley平臺中央處理器102以及所述板體101中的至少一個接口相連,用于獲取所述至少一個接口的運(yùn)行數(shù)據(jù),并將所述至少一個接口的運(yùn)行數(shù)據(jù)發(fā)送給相連的purley平臺中央處理器102;接收相連的purley平臺中央處理器102發(fā)送的處理數(shù)據(jù),并將所述處理數(shù)據(jù)發(fā)送給所述至少一個接口;
每一個所述purley平臺中央處理器102,進(jìn)一步用于當(dāng)接收到相連的所述平臺控制器中心301發(fā)送的所述至少一個接口的運(yùn)行數(shù)據(jù)時,根據(jù)所述至少一個接口的運(yùn)行數(shù)據(jù)生成處理數(shù)據(jù);將所述處理數(shù)據(jù)發(fā)送給所述平臺控制器中心301。
在本實(shí)施例中,平臺控制器中心需要連接的接口的數(shù)量和種類均可以根據(jù)業(yè)務(wù)要求。比如,連接兩個系統(tǒng)盤接口。
在本實(shí)施例中,平臺控制器中心連接的purley平臺中央處理器的數(shù)量可以根據(jù)業(yè)務(wù)要求確定,且至少存在以下三種情況:
情況一:平臺控制器中心與預(yù)設(shè)數(shù)量個purley平臺中央處理器中的一個purley平臺中央處理器相連。比如在圖3中,平臺控制器中心就為與預(yù)設(shè)數(shù)量個purley平臺中央處理器中的一個purley平臺中央處理器相連。
情況二:平臺控制器中心與預(yù)設(shè)數(shù)量個purley平臺中央處理器中的至少兩個purley平臺中央處理器相連;
情況三:平臺控制器中心與預(yù)設(shè)數(shù)量個purley平臺中央處理器中的各個purley平臺中央處理器均相連。
針對于本實(shí)施例中的情況一,當(dāng)平臺控制器中心獲取各個接口的運(yùn)行數(shù)據(jù)之后,將運(yùn)行數(shù)據(jù)直接發(fā)送給相連的purley平臺中央處理器,以使相連的purley平臺中央處理器根據(jù)運(yùn)行數(shù)據(jù)生成處理數(shù)據(jù)。當(dāng)平臺控制器中心接收到相連的purley平臺中央處理器發(fā)送的處理數(shù)據(jù)時,確定處理數(shù)據(jù)對應(yīng)的接口,并將處理數(shù)據(jù)發(fā)送給確定的接口,以使接收到處理數(shù)據(jù)的接口根據(jù)處理數(shù)據(jù)執(zhí)行相應(yīng)的處理動作。
針對于本實(shí)施例中的情況二和情況三,當(dāng)平臺控制器中心獲取各個接口的運(yùn)行數(shù)據(jù)之后,需要確定運(yùn)行數(shù)據(jù)對應(yīng)的purley平臺中央處理器。然后將運(yùn)行數(shù)據(jù)發(fā)送給對應(yīng)的purley平臺中央處理器,以使對應(yīng)的purley平臺中央處理器根據(jù)運(yùn)行數(shù)據(jù)生成處理數(shù)據(jù)。當(dāng)平臺控制器中心接收到各個相連的purley平臺中央處理器發(fā)送的處理數(shù)據(jù)時,確定處理數(shù)據(jù)對應(yīng)的接口,并將處理數(shù)據(jù)發(fā)送給確定的接口,以使接收到處理數(shù)據(jù)的接口根據(jù)處理數(shù)據(jù)執(zhí)行相應(yīng)的處理動作。
在本實(shí)施例中,平臺控制器中心的英文名稱可以為platformcontrollerhub,其英文縮寫可以為pch。
根據(jù)上述實(shí)施例,主板中可以進(jìn)一步包括平臺控制器中心,利用平臺控制器中心獲取板體中的各個接口的運(yùn)行數(shù)據(jù),并將獲取的運(yùn)行數(shù)據(jù)發(fā)送給相連的purley平臺中央處理器,以使相連的purley平臺中央處理器根據(jù)運(yùn)行數(shù)據(jù)生成處理數(shù)據(jù),并將生成的處理數(shù)據(jù)反饋給平臺控制器中心。然后平臺控制器中心將處理數(shù)據(jù)轉(zhuǎn)發(fā)給各個接口,以使各個接口根據(jù)處理數(shù)據(jù)進(jìn)行相應(yīng)的處理??梢娡ㄟ^平臺控制器中心和purley平臺中央處理器之間的數(shù)據(jù)交互可以管理板體中的各個接口的運(yùn)行。
在本發(fā)明一個實(shí)施例中,如圖3所示,所述平臺控制器中心301內(nèi)置網(wǎng)絡(luò)模塊3011;
所述網(wǎng)絡(luò)模塊3011,用于獲取外部的網(wǎng)絡(luò)設(shè)備提供的網(wǎng)絡(luò)數(shù)據(jù),并將所述網(wǎng)絡(luò)數(shù)據(jù)發(fā)送給相連的purley平臺中央處理器102;接收相連的purley平臺中央處理器102發(fā)送的交互數(shù)據(jù),并將所述交互數(shù)據(jù)發(fā)送給所述網(wǎng)絡(luò)設(shè)備;
每一個所述purley平臺中央處理器102,進(jìn)一步用于當(dāng)接收到相連的所述平臺控制器中心301中內(nèi)置的所述網(wǎng)絡(luò)模塊3011發(fā)送的所述網(wǎng)絡(luò)數(shù)據(jù)時,根據(jù)所述網(wǎng)絡(luò)數(shù)據(jù)生成交互數(shù)據(jù);將所述交互數(shù)據(jù)發(fā)送給所述網(wǎng)絡(luò)模塊3011。
在本實(shí)施例中,平臺控制器中心內(nèi)置的網(wǎng)絡(luò)模塊的型號可以根據(jù)業(yè)務(wù)要求確定。比如選用10g網(wǎng)絡(luò)模塊。
在本實(shí)施例中,由于平臺控制器中心內(nèi)置了網(wǎng)絡(luò)模塊,因此在主板中就不需要在額外的設(shè)置網(wǎng)絡(luò)芯片。利用內(nèi)置的網(wǎng)絡(luò)模塊就可以使得平臺控制器中心獲取外部的網(wǎng)絡(luò)設(shè)備提供的網(wǎng)絡(luò)數(shù)據(jù),并完成網(wǎng)絡(luò)設(shè)備與purley平臺中央處理器之間的數(shù)據(jù)交互。
根據(jù)上述實(shí)施例,平臺控制器中心內(nèi)置了網(wǎng)絡(luò)模塊,利用內(nèi)置的網(wǎng)絡(luò)模塊使得平臺控制器中心獲取外部的網(wǎng)絡(luò)設(shè)備提供的網(wǎng)絡(luò)數(shù)據(jù),并完成網(wǎng)絡(luò)設(shè)備與purley平臺中央處理器之間的數(shù)據(jù)交互。由于利用網(wǎng)絡(luò)模塊便可與網(wǎng)絡(luò)設(shè)備進(jìn)行數(shù)據(jù),因此不需要設(shè)置額外的網(wǎng)絡(luò)芯片便可實(shí)現(xiàn)網(wǎng)絡(luò)功能。
在本發(fā)明一個實(shí)施例中,如圖3所示,所述平臺控制器中心301可以進(jìn)一步包括:加密模塊3012;
每一個所述內(nèi)存103,進(jìn)一步用于當(dāng)接收到外部輸入的待加密數(shù)據(jù)時,將所述待加密數(shù)據(jù)發(fā)送給相連的purley平臺中央處理器102;
每一個所述purley平臺中央處理器102,進(jìn)一步用于當(dāng)接收到所述內(nèi)存103發(fā)送的所述待加密數(shù)據(jù)時,調(diào)用所述加密模塊3012中存儲的加密指令,并利用調(diào)用的所述加密指令對所述待加密數(shù)據(jù)進(jìn)行加密;
所述加密模塊3012,用于存儲所述加密指令。
在本實(shí)施例中,比如當(dāng)內(nèi)存1接收到外部輸入的待加密數(shù)據(jù)1時,將待加密數(shù)據(jù)1發(fā)送給相連的purley平臺中央處理器1。然后當(dāng)purley平臺中央處理器1接收到內(nèi)存1發(fā)送的待加密數(shù)據(jù)1時,調(diào)用加密模塊中存儲的加密指令a,并利用調(diào)用的加密指令a對待加密數(shù)據(jù)1進(jìn)行加密。其中,加密模塊存儲的加密指令的型式及內(nèi)容均可以根據(jù)業(yè)務(wù)要求確定。
在本實(shí)施例中,加密模塊的英文名稱可以為intelquickassist。另外,加密模塊是優(yōu)化服務(wù)器中加速器使用的技術(shù),在加速器提升如安全加密或金融計算等單一應(yīng)用的性能時,同時還可以降低功耗。
根據(jù)上述實(shí)施例,平臺控制器中心可以進(jìn)一步包括加密模塊。當(dāng)內(nèi)存接收到待加密數(shù)據(jù)時,將待加密數(shù)據(jù)發(fā)送給相連的purley平臺中央處理器。然后當(dāng)purley平臺中央處理器接收到內(nèi)存發(fā)送的待加密數(shù)據(jù)時,調(diào)用加密模塊中存儲的加密指令,并利用調(diào)用的加密指令對待加密數(shù)據(jù)進(jìn)行加密。通過上述可知,由于平臺控制器中心中內(nèi)置了加密模塊,因此在對待加密數(shù)據(jù)加密時不需要在額外設(shè)置加密設(shè)備,因此在為待加密數(shù)據(jù)加密時操作較為方便。
在本發(fā)明一個實(shí)施例中,如圖4所示,所述主板可以進(jìn)一步包括:基板管理控制器401;
所述基板管理控制器401,用于與所述平臺控制器中心301以及外部的至少一個運(yùn)行保障設(shè)備相連,用于獲取所述運(yùn)行保障設(shè)備的設(shè)備參數(shù),并將所述設(shè)備參數(shù)發(fā)送給所述平臺控制器中心31;接收所述平臺控制器中心301轉(zhuǎn)發(fā)的調(diào)整參數(shù),并將所述調(diào)整參數(shù)發(fā)送給所述至少一個運(yùn)行保障設(shè)備;
所述平臺控制器中心301,進(jìn)一步用于接收所述基板管理控制器401發(fā)送的所述設(shè)備參數(shù),并將所述設(shè)備參數(shù)轉(zhuǎn)發(fā)至相連的purley平臺中央處理器102;接收相連的purley平臺中央處理器102發(fā)送的調(diào)整參數(shù),并將所述調(diào)整參數(shù)轉(zhuǎn)發(fā)至所述基板管理控制器401;
每一個所述purley平臺中央處理器102,用于當(dāng)接收到相連的所述平臺控制器中心301轉(zhuǎn)發(fā)的所述設(shè)備數(shù)據(jù)時,根據(jù)所述設(shè)備數(shù)據(jù)生成調(diào)整數(shù)據(jù);將所述調(diào)整數(shù)據(jù)發(fā)送給所述平臺控制器中心301。
在本實(shí)施例中,基板管理控制器需要連接的運(yùn)行保障設(shè)備的數(shù)量和種類均可以根據(jù)業(yè)務(wù)要求。比如,連接風(fēng)扇。
在本實(shí)施例中,當(dāng)基板管理控制器獲取各個運(yùn)行保障設(shè)備的設(shè)備參數(shù)之后,將設(shè)備參數(shù)發(fā)送給與基板管理控制器相連的平臺控制器中心,以使平臺中心控制器中心將設(shè)備參數(shù)轉(zhuǎn)發(fā)至相連的purley平臺中央處理器。當(dāng)purley平臺中央處理器接收到設(shè)備參數(shù)之后,生成設(shè)備參數(shù)對應(yīng)的調(diào)整參數(shù),并將參數(shù)反饋給平臺控制器中心,以使平臺控制器中心將調(diào)整參數(shù)發(fā)送給基板管理控制器。當(dāng)基板管理控制器接收到平臺控制器中心反饋的調(diào)整參數(shù)之后,將調(diào)整參數(shù)發(fā)送給與調(diào)整參數(shù)對應(yīng)的運(yùn)行保障設(shè)備,以使運(yùn)行保障設(shè)備根據(jù)調(diào)整參數(shù)進(jìn)行相應(yīng)的運(yùn)行調(diào)整。
根據(jù)上述實(shí)施例,主板中可以進(jìn)一步包括基板管理控制器,利用基板管理控制器獲取板體中的各個運(yùn)行保障設(shè)備的設(shè)備參數(shù),并將獲取的設(shè)備參數(shù)發(fā)送給相連的平臺控制器中心,以使平臺控制器中心將設(shè)備參數(shù)轉(zhuǎn)發(fā)至相連的purley平臺中央處理器。當(dāng)purley平臺中央處理器接收到設(shè)備參數(shù)時,根據(jù)設(shè)備參數(shù)生成調(diào)整參數(shù),并將生成的調(diào)整參數(shù)通過平臺控制器中心以及基板管理控制器反饋給各個運(yùn)行保障設(shè)備,以使各個調(diào)整參數(shù)根據(jù)調(diào)整參數(shù)進(jìn)行相應(yīng)的調(diào)整??梢娡ㄟ^基板管理控制器、平臺控制器中心和purley平臺中央處理器之間的數(shù)據(jù)交互可以管理各個運(yùn)行保障設(shè)備的運(yùn)行。
在本發(fā)明一個實(shí)施例中,平臺控制器中心中也可以包括時鐘模塊,利用該時鐘模塊控制主板中的各個元件時鐘同步。但是通常情況下主板中的元件的數(shù)量眾多,平臺控制器中心中的時鐘模塊沒有能力同時數(shù)量眾多的元件的時鐘同步,因此需要在額外設(shè)置時鐘芯片,以利用時鐘芯片控制主板中的各個元件時鐘同步。
在本發(fā)明一個實(shí)施例中,如圖5所示,所述主板可以進(jìn)一步包括:時鐘芯片501;
所述時鐘芯片501,分別與每一個所述purley平臺中央處理器102、每一個所述內(nèi)存103、所述平臺控制器中心301以及所述基板管理控制器401相連;
所述時鐘芯片501,用于分別為每一個所述purley平臺中央處理器102、每一個所述內(nèi)存103、所述平臺控制器中心301以及所述基板管理控制器401確定時鐘序列;并為每一個所述purley平臺中央處理器102、每一個所述內(nèi)存103、所述平臺控制器中心301以及所述基板管理控制器401分別發(fā)送對應(yīng)的時鐘序列;
每一個所述purley平臺中央處理器102,進(jìn)一步用于當(dāng)接收到所述時鐘芯片501發(fā)送的時鐘序列時,根據(jù)接收的時鐘序列進(jìn)行時鐘同步;
每一個所述內(nèi)存103,進(jìn)一步用于當(dāng)接收到所述時鐘芯片501發(fā)送的時鐘序列時,根據(jù)接收的時鐘序列進(jìn)行時鐘同步;
所述平臺控制器中心301,進(jìn)一步用于當(dāng)接收到所述時鐘芯片501發(fā)送的時鐘序列時,根據(jù)接收的時鐘序列進(jìn)行時鐘同步;
所述基板管理控制器401,進(jìn)一步用于當(dāng)接收到所述時鐘芯片501發(fā)送的時鐘序列時,根據(jù)接收的時鐘序列進(jìn)行時鐘同步。
在本實(shí)施例中,利用時鐘芯片可以分別為各個purley平臺中央處理器、各個內(nèi)存、平臺控制器中心以及基板管理控制器確定時鐘序列。然后確定的時鐘序列分別發(fā)送給各個purley平臺中央處理器、各個內(nèi)存、平臺控制器中心以及基板管理控制器,以使各個purley平臺中央處理器、各個內(nèi)存、平臺控制器中心以及基板管理控制器在進(jìn)行數(shù)據(jù)交換時,可以保持通信信號的一致,避免出現(xiàn)由于通信信號延遲造成的通信信號錯亂的情況。
在本實(shí)施例中,圖5中用虛線框框出的50中的各個purley平臺中央處理器、各個內(nèi)存、平臺控制器中心以及基板管理控制器均與時鐘芯片501相連。
本實(shí)施例中所涉及的時鐘芯片的型式可以根據(jù)業(yè)務(wù)要求確定。比如選用100m的時鐘芯片。
根據(jù)上述實(shí)施例,主板中可以進(jìn)一步包括時鐘芯片。利用時鐘芯片分別為各個purley平臺中央處理器、各個內(nèi)存、平臺控制器中心以及基板管理控制器確定時鐘序列。然后為各個purley平臺中央處理器、各個內(nèi)存、平臺控制器中心以及基板管理控制器分別發(fā)送對應(yīng)的時鐘序列,以使接收到時鐘序列的各個元件進(jìn)行時鐘同步,以保持各個元件通信信號的一致性。
在本發(fā)明一個實(shí)施例中,所述預(yù)設(shè)數(shù)量個purley平臺中央處理器102中的一個與所述平臺控制器中心301相連的purley平臺中央處理器102,進(jìn)一步用于存儲電源時序;根據(jù)所述電源時序控制用電部件的用電時間;其中,所述用電部件包括:各個所述purley平臺中央處理器102、所述內(nèi)存103、所述平臺控制器中心301、所述基板管理控制器401、所述至少一個接口以及所述至少一個運(yùn)行保障設(shè)備。
在本實(shí)施例中,主板上的各個purley平臺中央處理器、內(nèi)存、平臺控制器中心、基板管理控制器、各個接口以及各個運(yùn)行保障設(shè)備均具有對應(yīng)的電源,利用對應(yīng)的電源提供的供電電壓才能運(yùn)行。其中各個用電部件的供電電源可以為電池、主板以及不間斷電源ups。
在本實(shí)施例中,為了使得各個用電部件在設(shè)定的時間點(diǎn)上獲取供電電壓,那么需要為各個用電部件設(shè)定電源時序。比如圖6中就為預(yù)先設(shè)定電源時序圖。根據(jù)存儲的電源時序表依次利用外部的電源為各個用電部件供電。
根據(jù)上述實(shí)施例,purley平臺中央處理器可以進(jìn)一步用于存儲電源時序,并根據(jù)電源時序控制各個purley平臺中央處理器、各個內(nèi)存、平臺控制器中心、基板管理控制器、各個接口以及各個運(yùn)行保障設(shè)備等用電部件的用電時間,以保證在到達(dá)各個用電部件對應(yīng)的用電時間時,各個用電部件均可以獲取供電電壓。
在本發(fā)明一個實(shí)施例中,如圖7所示,所述內(nèi)存的數(shù)量為16個;
所述purley平臺中央處理器的數(shù)量為2個,且分別為第一purley平臺中央處理器7011和第二purley平臺中央處理器7012;
所述第一purley平臺中央處理器7011與所述第二purley平臺中央處理器7012相連;
16個所述內(nèi)存中的8個內(nèi)存7021分別與所述第一purley平臺中央處理器7011相連;
16個所述內(nèi)存中未與所述第一purley平臺中央處理器7011相連的8個內(nèi)存7012分別與所述第二purley平臺中央處理器7012相連;
所述第一purley平臺中央處理器7011與所述平臺控制器中心703。
在本實(shí)施例中,各個相鄰的內(nèi)存之間應(yīng)具有設(shè)定的距離。其中,設(shè)定的距離可以根據(jù)業(yè)務(wù)要求確定。需要注意的是,確定的距離可以保證內(nèi)存在運(yùn)行過程中的散熱。另外各個內(nèi)存的型式均可以根據(jù)業(yè)務(wù)要求確定,且選用各個內(nèi)存型式可以均相同,也可以不同。比如各個內(nèi)存均選用支持最大速率2666mt/srate以及l(fā)lcr規(guī)范的內(nèi)存。
在本實(shí)施例中,第一purley平臺中央處理器與第二purley平臺中央處理器可以通過通用外部接口upi總線相連。其中upi總線的規(guī)格可以為:upifor9.6,10.4gt/s。另外,每一個purley平臺中央處理器中的虛擬現(xiàn)實(shí)vr至少支持165w。
在本實(shí)施例中,在第一purley平臺中央處理器與第二purley平臺中央處理器均設(shè)置有6個內(nèi)存通道,分別通過6個內(nèi)存通道與對應(yīng)的8個內(nèi)存建立連接。下面以第一purley平臺中央處理器為例對內(nèi)存的連接進(jìn)行說明:從圖7中可以看出,內(nèi)存通道a1以及內(nèi)存通道d1均與兩個內(nèi)存相連,內(nèi)存通道b1、c1、e1以及f1均與一個內(nèi)存相連。
在本實(shí)施例中,第一purley平臺中央處理器與第二purley平臺中央處理器均可以根據(jù)業(yè)務(wù)要求設(shè)置至少一個接口。其中各個接口的型式也可以根據(jù)業(yè)務(wù)要求確定。比如每一個purley平臺中央處理器中的接口均包括:1個獨(dú)立的rj4510/100/1000mintegrated管理端口;1個tpm2.0接口,用于連接tpm(trustedplatformmodule,安全芯片)的加密卡;2個m.2接口用于接m.2硬盤以使其做為系統(tǒng)盤;兩個tf卡接口,其中一個連接系統(tǒng)tf卡,一個連接基板管理控制器tf卡;2個oculinkforsatax8接口,用于擴(kuò)展串行ata接口規(guī)范sata;一個rj45管理網(wǎng)絡(luò)接口;1個高密接口連接器接口,用于連接vga顯示器、usb接口以及系統(tǒng)串口;2個usb接口,用于連接usb設(shè)備;一個基板管理控制器復(fù)位接口;一個節(jié)點(diǎn)定位用按鍵uid接口;8個發(fā)光二極管接口,用于分別連接8顆led,以顯示兩位16進(jìn)制的開機(jī)自檢代碼;2個高速串行計算機(jī)擴(kuò)展總線標(biāo)準(zhǔn)pciex16slot接口;一個連接器ocpa接口,用于連接ocpa接口的網(wǎng)卡;一個連接器ocpb接口,用于搭配ocpa接口,接ocpa加ocpb接口網(wǎng)卡;1個連接器ocpc接口,用于連接網(wǎng)絡(luò)phy(物理層)卡。
在本實(shí)施例中,第一purley平臺中央處理器7011與平臺控制器中心703通過直接媒體接口dmi總線連接。平臺控制器中心中的網(wǎng)絡(luò)模塊可以通過pciex16總線與第一purley平臺中央處理器中的pciex16slot接口連接。平臺控制器中心中的加密模塊可以通過pciex16總線與第一purley平臺中央處理器連接,也可以通過pciex8總線與第一purley平臺中央處理器連接。總線的類型與加密模塊的型式有關(guān)。另外,平臺控制器中心可以根據(jù)業(yè)務(wù)要求設(shè)置至少一個接口。其中各個接口的型式也可以根據(jù)業(yè)務(wù)要求確定。比如平臺控制器中心包括如下接口:1個基板管理控制器接口,用于通過pcie連接基板管理控制器704;4個硬盤接口,用于通過pcie總線連接m.2硬盤;一個sata接口,用于連接satam.2硬盤;8個處理器接口,用于通過pcie連接第一purley平臺中央處理器。
在本實(shí)施例中,基板管理控制器的型式可以根據(jù)業(yè)務(wù)要求確定。比如選用bmc2500芯片,且bmc2500芯片標(biāo)配遠(yuǎn)程管理功能的kvm切換器功能。基板管理控制器可以通過usb總線,pcie總線,線性預(yù)測編碼lpc總線,雙向二線制同步串行總線i2c總線與平臺控制器中心互聯(lián)來進(jìn)行數(shù)據(jù)交互。
根據(jù)上述實(shí)施例,由于各個purley平臺中央處理器、平臺控制器中心以及基板管理控制器中均可以根據(jù)業(yè)務(wù)要求設(shè)置各種借口。因此主板的擴(kuò)展性較強(qiáng)。
如圖8所示,本發(fā)明實(shí)施例提供了一種服務(wù)器,該服務(wù)器可以包括:
至少一個上述任一所述的主板801。
根據(jù)圖8所示的實(shí)施例,由于各個主板均可以利用直接燒錄接收到的待燒錄數(shù)據(jù),使得自身具有與待燒錄數(shù)據(jù)對應(yīng)的功能。因此,本發(fā)明提供的實(shí)施例可以提高服務(wù)器的功能擴(kuò)展性。
在本發(fā)明一個實(shí)施例中,服務(wù)器采用2u機(jī)架,服務(wù)器中放置2個主板,以形成2u4結(jié)構(gòu)的服務(wù)器。
綜上所述,本發(fā)明各個實(shí)施例至少可以實(shí)現(xiàn)如下有益效果:
1、在本發(fā)明實(shí)施例中,將預(yù)設(shè)數(shù)量個purley平臺中央處理器以及各個內(nèi)存分別安裝在板體上。將各個purley平臺中央處理器依次相連,并將各個內(nèi)存分別連接一個purley平臺中央處理器。然后利用各個內(nèi)存接收待燒錄數(shù)據(jù),并將接收到的待燒錄數(shù)據(jù)發(fā)送給相連的purley平臺中央處理器。當(dāng)purley平臺中央處理器接收到相連的內(nèi)存發(fā)送的待燒錄數(shù)據(jù)時,燒錄待燒錄數(shù)據(jù),以具有與待燒錄數(shù)據(jù)對應(yīng)的功能。通過上述可知,本方案中可以利用purley平臺中央處理器直接燒錄內(nèi)存接收到的待燒錄數(shù)據(jù),使得purley平臺中央處理器自身具有與待燒錄數(shù)據(jù)對應(yīng)的功能。因此,本發(fā)明提供的實(shí)施例可以提高主板的功能擴(kuò)展性。
2、在本發(fā)明實(shí)施例中,每一個purley平臺中央處理器中包括fpga芯片。利用fpga芯片在預(yù)先設(shè)定的各個編程語言中確定與待燒錄數(shù)據(jù)對應(yīng)的編程語言。然后利用確定的編程語言以及待燒錄數(shù)據(jù)進(jìn)行燒錄,以使fpga芯片對應(yīng)的purley平臺中央處理器具有與待燒錄數(shù)據(jù)對應(yīng)的功能。通過上述可知,可以通過fpga芯片使得purley平臺中央處理器具有與待燒錄數(shù)據(jù)對應(yīng)的功能。因此,在增加主板功能時操作較為便利。
3、在本發(fā)明實(shí)施例中,主板中可以進(jìn)一步包括平臺控制器中心,利用平臺控制器中心獲取板體中的各個接口的運(yùn)行數(shù)據(jù),并將獲取的運(yùn)行數(shù)據(jù)發(fā)送給相連的purley平臺中央處理器,以使相連的purley平臺中央處理器根據(jù)運(yùn)行數(shù)據(jù)生成處理數(shù)據(jù),并將生成的處理數(shù)據(jù)反饋給平臺控制器中心。然后平臺控制器中心將處理數(shù)據(jù)轉(zhuǎn)發(fā)給各個接口,以使各個接口根據(jù)處理數(shù)據(jù)進(jìn)行相應(yīng)的處理??梢娡ㄟ^平臺控制器中心和purley平臺中央處理器之間的數(shù)據(jù)交互可以管理板體中的各個接口的運(yùn)行。
4、在本發(fā)明實(shí)施例中,平臺控制器中心內(nèi)置了網(wǎng)絡(luò)模塊,利用內(nèi)置的網(wǎng)絡(luò)模塊使得平臺控制器中心獲取外部的網(wǎng)絡(luò)設(shè)備提供的網(wǎng)絡(luò)數(shù)據(jù),并完成網(wǎng)絡(luò)設(shè)備與purley平臺中央處理器之間的數(shù)據(jù)交互。由于利用網(wǎng)絡(luò)模塊便可與網(wǎng)絡(luò)設(shè)備進(jìn)行數(shù)據(jù),因此不需要設(shè)置額外的網(wǎng)絡(luò)芯片便可實(shí)現(xiàn)網(wǎng)絡(luò)功能。
5、在本發(fā)明實(shí)施例中,平臺控制器中心可以進(jìn)一步包括加密模塊。當(dāng)內(nèi)存接收到待加密數(shù)據(jù)時,將待加密數(shù)據(jù)發(fā)送給相連的purley平臺中央處理器。然后當(dāng)purley平臺中央處理器接收到內(nèi)存發(fā)送的待加密數(shù)據(jù)時,調(diào)用加密模塊中存儲的加密指令,并利用調(diào)用的加密指令對待加密數(shù)據(jù)進(jìn)行加密。通過上述可知,由于平臺控制器中心中內(nèi)置了加密模塊,因此在對待加密數(shù)據(jù)加密時不需要在額外設(shè)置加密設(shè)備,因此在為待加密數(shù)據(jù)加密時操作較為方便。
6、在本發(fā)明實(shí)施例中,主板中可以進(jìn)一步包括基板管理控制器,利用基板管理控制器獲取板體中的各個運(yùn)行保障設(shè)備的設(shè)備參數(shù),并將獲取的設(shè)備參數(shù)發(fā)送給相連的平臺控制器中心,以使平臺控制器中心將設(shè)備參數(shù)轉(zhuǎn)發(fā)至相連的purley平臺中央處理器。當(dāng)purley平臺中央處理器接收到設(shè)備參數(shù)時,根據(jù)設(shè)備參數(shù)生成調(diào)整參數(shù),并將生成的調(diào)整參數(shù)通過平臺控制器中心以及基板管理控制器反饋給各個運(yùn)行保障設(shè)備,以使各個調(diào)整參數(shù)根據(jù)調(diào)整參數(shù)進(jìn)行相應(yīng)的調(diào)整??梢娡ㄟ^基板管理控制器、平臺控制器中心和purley平臺中央處理器之間的數(shù)據(jù)交互可以管理各個運(yùn)行保障設(shè)備的運(yùn)行。
7、在本發(fā)明實(shí)施例中,主板中可以進(jìn)一步包括時鐘芯片。利用時鐘芯片分別為各個purley平臺中央處理器、各個內(nèi)存、平臺控制器中心以及基板管理控制器確定時鐘序列。然后為各個purley平臺中央處理器、各個內(nèi)存、平臺控制器中心以及基板管理控制器分別發(fā)送對應(yīng)的時鐘序列,以使接收到時鐘序列的各個元件進(jìn)行時鐘同步,以保持各個元件通信信號的一致性。
8、在本發(fā)明實(shí)施例中,purley平臺中央處理器可以進(jìn)一步用于存儲電源時序,并根據(jù)電源時序控制各個purley平臺中央處理器、各個內(nèi)存、平臺控制器中心、基板管理控制器、各個接口以及各個運(yùn)行保障設(shè)備等用電部件的用電時間,以保證在到達(dá)各個用電部件對應(yīng)的用電時間時,各個用電部件均可以獲取供電電壓。
9、在本發(fā)明實(shí)施例中,由于各個purley平臺中央處理器、平臺控制器中心以及基板管理控制器中均可以根據(jù)業(yè)務(wù)要求設(shè)置各種借口。因此主板的擴(kuò)展性較強(qiáng)。
10、在本發(fā)明實(shí)施例中,由于各個主板均可以利用直接燒錄接收到的待燒錄數(shù)據(jù),使得自身具有與待燒錄數(shù)據(jù)對應(yīng)的功能。因此,本發(fā)明提供的實(shí)施例可以提高服務(wù)器的功能擴(kuò)展性。
需要說明的是,在本文中,諸如第一和第二之類的關(guān)系術(shù)語僅僅用來將一個實(shí)體或者操作與另一個實(shí)體或操作區(qū)分開來,而不一定要求或者暗示這些實(shí)體或操作之間存在任何這種實(shí)際的關(guān)系或者順序。而且,術(shù)語“包括”、“包含”或者其任何其他變體意在涵蓋非排他性的包含,從而使得包括一系列要素的過程、方法、物品或者設(shè)備不僅包括那些要素,而且還包括沒有明確列出的其他要素,或者是還包括為這種過程、方法、物品或者設(shè)備所固有的要素。在沒有更多限制的情況下,由語句“包括一個······”限定的要素,并不排除在包括所述要素的過程、方法、物品或者設(shè)備中還存在另外的相同因素。
本領(lǐng)域普通技術(shù)人員可以理解:實(shí)現(xiàn)上述方法實(shí)施例的全部或部分步驟可以通過程序指令相關(guān)的硬件來完成,前述的程序可以存儲在計算機(jī)可讀取的存儲介質(zhì)中,該程序在執(zhí)行時,執(zhí)行包括上述方法實(shí)施例的步驟;而前述的存儲介質(zhì)包括:rom、ram、磁碟或者光盤等各種可以存儲程序代碼的介質(zhì)中。
最后需要說明的是:以上所述僅為本發(fā)明的較佳實(shí)施例,僅用于說明本發(fā)明的技術(shù)方案,并非用于限定本發(fā)明的保護(hù)范圍。凡在本發(fā)明的精神和原則之內(nèi)所做的任何修改、等同替換、改進(jìn)等,均包含在本發(fā)明的保護(hù)范圍內(nèi)。