两个人的电影免费视频_国产精品久久久久久久久成人_97视频在线观看播放_久久这里只有精品777_亚洲熟女少妇二三区_4438x8成人网亚洲av_内谢国产内射夫妻免费视频_人妻精品久久久久中国字幕

基于I<sup>2</sup>C總線的小型可插拔收發(fā)光模塊控制裝置的制作方法

文檔序號:6344624閱讀:206來源:國知局
專利名稱:基于I<sup>2</sup>C總線的小型可插拔收發(fā)光模塊控制裝置的制作方法
技術(shù)領(lǐng)域
本實用新型涉及I2C總線,具體涉及一種基于I2C總線小型可插拔收發(fā)光模塊控制
直O(jiān)
背景技術(shù)
I2C總線是一種具備多主機系統(tǒng)所需的包括裁決和高低速設(shè)備同步等功能的高性 能串行總線。它使用兩條線串行數(shù)據(jù)線(SDA)和串行時鐘線(SCL),使連接到該總線上可 訪問的器件之間傳送信息,屬于多主控制總線。SDA和SCL都是雙向輸入輸出(I/O) 口線, 總線上的每個器件都有唯一的地址識別,而且都可以作為一個發(fā)送器或接收器,進行數(shù)據(jù) 的讀寫。所有接到I2C總線上的被控器的數(shù)據(jù)線都接到總線的SDA線,各被控器的時鐘線 都接到SCL線上,其結(jié)構(gòu)如圖1所示。在交換機的設(shè)計中,I2C總線通常需要控制很多小型可插拔收發(fā)光模塊(SFP光模 塊),SFP光模塊內(nèi)部的EEPROM沒有地址位進行區(qū)分,因而將所有的SFP光模塊像圖1那樣 掛在一條總線上的設(shè)計是不可行,訪問光模塊的時候必須要通過單獨導(dǎo)通的方式來實現(xiàn)。 現(xiàn)有SFP光模塊的訪問控制選擇電路多以邏輯芯片CPLD (Complex Programmable Logic Device,復(fù)雜邏輯元件/邏輯芯片)實現(xiàn)。如圖2所示,在邏輯芯片CPLD內(nèi)部實現(xiàn)對串行 時鐘線一分多設(shè)計,數(shù)據(jù)線與SFP光模塊直接連接,此時,通過時鐘線的選擇連接對SFP光 模塊內(nèi)部的寄存器進行讀寫控制,實現(xiàn)對SFP光模塊的管理。圖2所示的現(xiàn)有技術(shù)方案能夠?qū)崿F(xiàn)SFP光模塊的管理,但是該設(shè)計有如下缺陷(I)SFP光模塊頻繁操作時可引起I2C掛死、讀寫失敗。在常用的邏輯實現(xiàn)中,SCL 的信號只能做輸出或輸入,這種設(shè)計與I2C總線協(xié)議中SCL為雙向信號的定義不符。在大部 分的操作過程中(只要需要反饋的情況下),SCL都是主控器發(fā)出的,被控器很少操作SCL 信號,原有的設(shè)計一般情況下沒有問題;但當(dāng)被控器SFP光模塊頻繁操作的時候,I2C掛死、 讀寫失敗的情況會時有發(fā)生。(2)占用的邏輯管腳數(shù)量與需要控制的SFP光模塊數(shù)量相同,邏輯管腳占用數(shù)量 較多。若I2C總線需要配置連接16個SFP光模塊,此時需要16個邏輯管腳來實現(xiàn)SCL的 功能,這會占用大量緊缺的I/O資源;并且SDA信號1分16造成的驅(qū)動能力下降、信號質(zhì)量 減弱的問題都值得擔(dān)憂。

實用新型內(nèi)容本實用新型為了解決了 SFP光模塊頻繁操作時可引起I2C掛死、讀寫失敗的技術(shù) 問題,提供了一種利用開關(guān)元件控制通斷,防止讀寫失敗的,基于I2C總線小型可插拔收發(fā) 光模塊控制裝置。為達(dá)到上述目的,本實用新型提供的技術(shù)方案如下一種基于I2C總線的小型可插拔收發(fā)光模塊控制裝置,所述裝置的串行數(shù)據(jù)信號 端通過串行數(shù)據(jù)線與所述小型可插拔收發(fā)SFP光模塊的數(shù)據(jù)信號端相連;所述裝置還包含開關(guān)元件、串行時鐘信號端以及選通信號輸出端;所述開關(guān)元件為雙向電路導(dǎo)通開關(guān);其中,所述開關(guān)元件的第一端與所述SFP光 模塊的時鐘信號端相連,所述開關(guān)元件的第二端通過串行時鐘線與所述串行時鐘信號端相 連,所述開關(guān)元件的第三端與所述選通信號輸出端相連。在上述技術(shù)方案中,所述SFP光模塊為多個且均連接串行數(shù)據(jù)信號端時,所述開 關(guān)元件以及所述選通信號輸出端的數(shù)目與所述SFP光模塊的數(shù)目相同;每個所述第一開關(guān)元件的第一端分別與每個所述SFP模塊的時鐘信號端相連;每 個所述第一開關(guān)元件的第二端均通過所述串行時鐘信號線連接至所述串行時鐘信號端;每 個所述第一開關(guān)元件的第三端分別與每個選通信號輸出端相連。在上述技術(shù)方案中,所述裝置設(shè)有邏輯芯片,其中,所述第一選通信號輸出端為所 述邏輯芯片的邏輯管腳。一種基于I2C總線的小型可插拔收發(fā)光模塊控制裝置,用于控制按矩陣式排列的 所述小型可插拔收發(fā)SFP光模塊,所述裝置包含第一開關(guān)元件、第二開關(guān)元件、串行時鐘 信號端、串行數(shù)據(jù)信號端、第一選通信號輸出端以及第二選通信號輸出端;所述第一開關(guān)元件為雙向電路導(dǎo)通開關(guān),每個所述第一開關(guān)元件的第一端在行方 向上與每個所述SFP光模塊的時鐘信號端相連,每個所述第一開關(guān)元件的第二端均通過串 行時鐘線連接至所述串行時鐘信號端,每個所述第一開關(guān)元件的第三端與每個所述第一選 通信號輸出端相連;所述第二開關(guān)元件為雙向電路導(dǎo)通開關(guān),每個所述第二開關(guān)元件第一端在列方向 上與每個所述SFP光模塊的數(shù)據(jù)信號端相連,每個所述第二開關(guān)元件的第二端均通過串行 數(shù)據(jù)線連接到所述串行數(shù)據(jù)信號端相連,所述第二開關(guān)元件的第三端與每個所述第二選通 信號輸出端相連。在上述技術(shù)方案中,每個所述第一開關(guān)元件的第一端在列方向上與的每個所述 SFP光模塊的時鐘信號端相連;每個所述第二開關(guān)元件第一端在行方向上與每個所述SFP光模塊的數(shù)據(jù)信號端 相連。在上述技術(shù)方案中,所述裝置設(shè)有邏輯芯片,其中,所述第一選通信號輸出端以及 所述第二選通信號輸出端為所述邏輯芯片的邏輯管腳。本實用新型的基于I2C總線的小型可插拔收發(fā)光模塊控制裝置具有以下的有益效 果(1)本實用新型的基于I2C總線的小型可插拔收發(fā)光模塊控制裝置可防止引起I2C 總線掛死或者讀寫失敗。當(dāng)選通信號輸出端輸出選通信號使開關(guān)元件導(dǎo)通時,SFP光模塊被選通,串行時鐘 信號端輸出的串行時鐘信號通過串行時鐘信號線傳輸至SFP光模塊的時鐘信號端,且SFP 光模塊的反饋信號能夠通過串行時鐘信號線傳輸至串行時鐘信號端。在SFP光模塊需要運執(zhí)行某些操作時(例如,運行內(nèi)部中斷服務(wù)程序),SFP光模 塊會在時鐘信號端輸出一個低電平,該低電平信號可以通過該雙向開關(guān)以及SCL線傳輸至 CPU芯片的SCL端,從而使主機進入等待狀態(tài)。當(dāng)SFP光模塊執(zhí)行完相應(yīng)的操作后,SFP光 模塊準(zhǔn)備接續(xù)接收主機(CPU芯片)發(fā)送的SCL信號時,SFP模塊釋放時鐘線SCL,使得CPU芯片的SCL信號的傳輸繼續(xù),從而避免了 SFP光模塊頻繁執(zhí)行操作時,I2C掛死、SFP光模塊 讀寫失敗的發(fā)生。(2)在本實用新型的基于I2C總線的小型可插拔收發(fā)光模塊控制裝置,當(dāng)任一選通 信號輸出端輸出選通信號使對應(yīng)的開關(guān)元件導(dǎo)通時,與導(dǎo)通的開關(guān)元件連接的SFP光模塊 的時鐘信號被選通,串行時鐘信號端輸出的串行時鐘信號通過串行時鐘信號線傳輸至與導(dǎo) 通的開關(guān)元件相連的SFP光模塊的時鐘信號端,且保證SFP光模塊的反饋信號能通過串行 時鐘信號線傳輸至串行時鐘信號端。(3)本實用新型的基于I2C總線的小型可插拔收發(fā)光模塊控制裝置可以實現(xiàn)對于 大量SFP光模塊的控制。在本實用新型的基于I2C總線的小型可插拔收發(fā)光模塊控制裝置,當(dāng)任一第一選 通信號輸出端以及第二選通信號輸出端輸出的第一選通信號以及第二選通信號,使某個 SFP模塊的在行方向上第一開關(guān)元件和在列方向上的第二開關(guān)元件都被導(dǎo)通時,該SFP光 模塊被選通,串行時鐘信號端輸出的串行時鐘信號通過串行時鐘信號線傳輸至SFP光模塊 的時鐘信號端,數(shù)據(jù)信號端輸出的串行數(shù)據(jù)信號通過串行數(shù)據(jù)線傳輸至SFP的數(shù)據(jù)信號 端,且保證SFP光模塊的反饋信號能通過串行時鐘信號線傳輸至串行時鐘信號端。(4)進而,本實用新型的基于I2C總線的小型可插拔收發(fā)光模塊控制裝置利用邏輯 芯片CPLD控制第一、第二選通信號,進而控制第一、第二開關(guān)元件的通斷,在實現(xiàn)了對于開 關(guān)元件的編程控制的同時,還節(jié)省了邏輯管腳占用的數(shù)量,節(jié)省了緊缺的I/O資源。

圖1是I2C總線組成的示意圖;圖2是現(xiàn)有技術(shù)中利用邏輯芯片CPLD實現(xiàn)SFP的管理的示意圖;圖3是本實用新型的基于I2C總線的小型可插拔收發(fā)光模塊控制裝置一種具體實 施方式的示意圖;圖4是本實用新型的基于I2C總線的小型可插拔收發(fā)光模塊控制裝置另外一種具 體實施方式的示意圖;其中的附圖標(biāo)記表示為A、B、C、D-第一開關(guān)元件;E、F、G、H-第二開關(guān)元件。
具體實施方式
本實用新型提供了一種基于I2C總線的小型可插拔收發(fā)光模塊控制裝置,所述裝 置的串行數(shù)據(jù)信號端通過串行數(shù)據(jù)線與所述小型可插拔收發(fā)SFP光模塊的數(shù)據(jù)信號端相 連;所述裝置還包含開關(guān)元件、串行時鐘信號端以及選通信號輸出端;所述開關(guān)元件為雙 向電路導(dǎo)通開關(guān);其中,所述開關(guān)元件的第一端與所述SFP光模塊的時鐘信號端相連,所述 開關(guān)元件的第二端通過串行時鐘線與所述串行時鐘信號端相連,所述開關(guān)元件的第三端與 所述選通信號輸出端相連。本實用新型的基于I2C總線的小型可插拔收發(fā)光模塊控制裝置可防止引起I2C總 線掛死或者讀寫失敗。當(dāng)選通信號輸出端輸出選通信號使開關(guān)元件導(dǎo)通時,SFP光模塊被選通,串行時鐘信號端輸出的串行時鐘信號通過串行時鐘信號線傳輸至SFP光模塊的時鐘信號端,且SFP 光模塊的反饋信號能夠通過串行時鐘信號線傳輸至串行時鐘信號端。在SFP光模塊需要運執(zhí)行某些操作時(例如,運行內(nèi)部中斷服務(wù)程序),SFP光模 塊會在時鐘信號端輸出一個低電平,該低電平信號可以通過該雙向開關(guān)以及SCL線傳輸至 CPU芯片的SCL端,從而使主機進入等待狀態(tài)。當(dāng)SFP光模塊執(zhí)行完相應(yīng)的操作后,SFP光 模塊準(zhǔn)備接續(xù)接收主機(CPU芯片)發(fā)送的SCL信號時,SFP模塊釋放時鐘線SCL,使得CPU 芯片的SCL信號的傳輸繼續(xù),從而避免了 SFP光模塊頻繁執(zhí)行操作時,I2C掛死、SFP光模塊 讀寫失敗的發(fā)生。在本實用新型的基于I2C總線的小型可插拔收發(fā)光模塊控制裝置,當(dāng)任一選通信 號輸出端輸出選通信號使對應(yīng)的開關(guān)元件導(dǎo)通時,與導(dǎo)通的開關(guān)元件連接的SFP光模塊的 時鐘信號被選通,串行時鐘信號端輸出的串行時鐘信號通過串行時鐘信號線傳輸至與導(dǎo)通 的開關(guān)元件相連的SFP光模塊的時鐘信號端,且保證SFP光模塊的反饋信號能通過串行時 鐘信號線傳輸至串行時鐘信號端。另外,本實用新型還提供另外一種基于I2C總線的小型可插拔收發(fā)光模塊控制裝 置,用于控制按矩陣式排列的所述小型可插拔收發(fā)SFP光模塊,所述裝置包含第一開關(guān)元 件、第二開關(guān)元件、串行時鐘信號端、串行數(shù)據(jù)信號端、第一選通信號輸出端以及第二選通 信號輸出端;所述第一開關(guān)元件為雙向電路導(dǎo)通開關(guān),每個所述第一開關(guān)元件的第一端在行方 向上與每個所述SFP光模塊的時鐘信號端相連,每個所述第一開關(guān)元件的第二端均通過串 行時鐘線連接至所述串行時鐘信號端,每個所述第一開關(guān)元件的第三端與每個所述第一選 通信號輸出端相連;所述第二開關(guān)元件為雙向電路導(dǎo)通開關(guān),每個所述第二開關(guān)元件第一端在列方向 上與每個所述SFP光模塊的數(shù)據(jù)信號端相連,每個所述第二開關(guān)元件的第二端均通過串行 數(shù)據(jù)線連接到所述串行數(shù)據(jù)信號端相連,所述第二開關(guān)元件的第三端與每個所述第二選通 信號輸出端相連。本實用新型的基于I2C總線的小型可插拔收發(fā)光模塊控制裝置可以實現(xiàn)對于大量 SFP光模塊的控制。在本實用新型的基于I2C總線的小型可插拔收發(fā)光模塊控制裝置,當(dāng)任一第一選 通信號輸出端以及第二選通信號輸出端輸出的第一選通信號以及第二選通信號,使某個 SFP模塊的在行方向上第一開關(guān)元件和在列方向上的第二開關(guān)元件都被導(dǎo)通時,該SFP光 模塊被選通,串行時鐘信號端輸出的串行時鐘信號通過串行時鐘信號線傳輸至SFP光模塊 的時鐘信號端,數(shù)據(jù)信號端輸出的串行數(shù)據(jù)信號通過串行數(shù)據(jù)線傳輸至SFP的數(shù)據(jù)信號 端,且保證SFP光模塊的反饋信號能通過串行時鐘信號線傳輸至串行時鐘信號端。為使本實用新型的目的、技術(shù)方案、及優(yōu)點更加清楚明白,以下參照附圖并舉實施 例,對本實用新型進一步詳細(xì)說明。實施例1如圖3所示,本實施例中的基于I2C總線的SFP光模塊控制裝置包括串行時鐘數(shù) 據(jù)端(圖3未示,如CPU芯片收發(fā)串行數(shù)據(jù)信號的管腳)、串行時鐘信號端(圖3未示,如 CPU芯片提供串行時鐘信號的管腳)、第一開關(guān)元件A-D以及第一選通信號輸出端(如圖3中,邏輯芯片CPLD提供控制開關(guān)元件導(dǎo)通的選通信號的管腳1-4)。在圖3所示的控制裝置中,第一開關(guān)元件A,B, C,D是四個阻抗為5歐姆的可以雙 向?qū)ǖ闹蓖ㄝ斎胼敵龅拈_關(guān)元件;其中,第一開關(guān)元件A-D的第一端分別與SFP光模塊 1-4的時鐘信號端連接;第一開關(guān)元件A-D的第二端連接串行時鐘線線,以使第一開關(guān)元件 A-D都連接到串行時鐘信號端;第一開關(guān)元件A-D的第三端分別與邏輯芯片CPLD的管腳 1-4連接;而串行時鐘信號端通過串行數(shù)據(jù)線(SDA線)直接與SFP光模塊的數(shù)據(jù)信號端相 連。在工作過程中,當(dāng)管腳1-4中任一管腳輸出選通信號使對應(yīng)的第一開關(guān)元件A-D 導(dǎo)通時,與導(dǎo)通的第一開關(guān)元件連接的SFP光模塊的時鐘信號端通過導(dǎo)通的第一開關(guān)元件 與SCL線連接,使得串行時鐘信號端提供的SCL信號傳輸?shù)皆揝FP光模塊,使得該SFP光模 塊,同時,保證該SFP光模塊的反饋信號能通過連接至串行時鐘信號線的第一開關(guān)元件傳 輸至串行時鐘信號端。如訪問SFPl光模塊時,當(dāng)邏輯芯片CPLD根據(jù)CPU芯片(圖3未示) 的控制信號,在管腳1輸出第一選通信號時,第一開關(guān)元件A被單獨導(dǎo)通,SFP光模塊1被 選通。對SFP光模塊1來說,I2C是一對一的訪問,相當(dāng)于在連接線路中串了一個5歐姆的 電阻,對SCL連接線路的信號質(zhì)量沒有影響;被控器SFP光模塊與控制器雙向?qū)?,滿足I2C 協(xié)議的要求。在SFP光模塊1需要運執(zhí)行某些操作時(例如,運行內(nèi)部中斷服務(wù)程序),SFP光 模塊1會在時鐘信號端輸出一個低電平,該低電平信號可以通過第一開關(guān)元件A以及SCL 線傳輸至CPU芯片(主機)的SCL端,從而使主機進入等待狀態(tài)。當(dāng)SFP光模塊1執(zhí)行完 相應(yīng)的操作后,SFP光模塊1準(zhǔn)備接續(xù)接收主機(CPU芯片)發(fā)送的SCL信號時,SFP光模塊 1釋放時鐘線SCL,使得CPU芯片的SCL信號的傳輸繼續(xù),從而避免了 SFP光模塊1頻繁執(zhí) 行操作時,I2C掛死、SFP光模塊讀寫失敗的發(fā)生。實施例2如圖4所示,本實施例中的基于I2C總線的SFP光模塊控制裝置包括串行時鐘數(shù) 據(jù)端(圖4未示,如CPU芯片收發(fā)串行數(shù)據(jù)信號的管腳),串行時鐘信號端(圖4未示,如 CPU芯片提供串行時鐘信號的管腳),第一開關(guān)元件A-D以及第一選通信號輸出端(圖4中 未示出,可以是邏輯芯片CPLD提供控制開關(guān)元件導(dǎo)通的選通信號的管腳),第二開關(guān)元件 E-H以及第二選通信號輸出端(圖4中未示出,可以是邏輯芯片CPLD提供控制開關(guān)元件導(dǎo) 通的選通信號的管腳)。在本具體實施方式
中,每個所述第一開關(guān)元件的第一端在列方向上與的每個所述 SFP光模塊的時鐘信號端相連;每個所述第二開關(guān)元件第一端在行方向上與每個所述SFP 光模塊的數(shù)據(jù)信號端相連。所述第一開關(guān)元件A,B, C,D以及所述第二開關(guān)元件E,F(xiàn),G,H 分別為一個模擬開關(guān)。所述第一選通信號輸出端以及所述第二選通信號輸出端為所述第 一、第二邏輯芯片的一個邏輯管腳,圖4中未示出第一、第二邏輯芯片。具體的說在圖4所示的控制裝置中,第一開關(guān)元件A,B, C,D以及第二開關(guān)元件E,F(xiàn),G,H分 別為阻抗為5歐姆的可以雙向?qū)ǖ闹蓖ㄝ斎胼敵龅拈_關(guān)元件。第一開關(guān)元件A的第一端分別與SFP光模塊1、5、9以及13的時鐘信號端連接,第 一開關(guān)元件A的第二端連接串行時鐘線線,以使第一開關(guān)元件A連接到串行時鐘信號端;第 一開關(guān)元件A的第三端與邏輯芯片CPLD (圖4未示出)的一個管腳連接。類似的,第一開關(guān)元件B,C和D分別與SFP光模塊2、6、10以及14,3、7、11以及15,4、8、12以及16的時
鐘信號端連接,第一開關(guān)元件B,C和D的第二端分別連接串行時鐘線線,以使第一開關(guān)元 件B,C和D分別連接到串行時鐘信號端;第一開關(guān)元件B,C和D的第三端分別與邏輯芯片 CPLD(圖4未示出)的一個管腳單獨連接。第二開關(guān)元件E的第二端分別與SFP光模塊1、2、3以及4的數(shù)據(jù)信號端連接,第 二開關(guān)元件E的第二端連接串行數(shù)據(jù)線線,以使第二開關(guān)元件E連接到串行數(shù)據(jù)信號端;第 二開關(guān)元件E的第三端與邏輯芯片CPLD的一個管腳單獨連接(圖4未示出)。類似的,第 二開關(guān)元件F,G和H分別與SFP光模塊5、6、7以及8,9、10、11以及12,13、14、15以及16 的數(shù)據(jù)信號端連接,第二開關(guān)元件F,G和H的第二端分別連接串行數(shù)據(jù)線線,以使第二開關(guān) 元件B,C和D分別連接到串行數(shù)據(jù)信號端;第二開關(guān)元件B,C和D的第三端分別與邏輯芯 片CPLD(圖4未示出)的二個管腳連接。如圖4所示,SFP光模塊1-16組成了一個“4 X 4”的SFP光模塊矩陣。在工作過程中,當(dāng)連接至開關(guān)A的CPLD的管腳以及連接至開關(guān)E的管腳輸出第一 選通信號以及第二選通信號時,使SFP光模塊1的在行方向上第一開關(guān)元件和在列方向上 的第二開關(guān)元件都被導(dǎo)通時,該SFP光模塊1被選通,串行時鐘信號端輸出的串行時鐘信號 通過串行時鐘信號線傳輸至SFP光模塊的時鐘信號端,數(shù)據(jù)信號端輸出的串行數(shù)據(jù)信號通 過串行數(shù)據(jù)線傳輸至SFP的數(shù)據(jù)信號端,且保證SFP光模塊的反饋信號能通過串行時鐘信 號線傳輸至串行時鐘信號端。本實施例利用不同的第一、第二開關(guān)元件的組合,來實現(xiàn)對于多個SFP光模塊中 任意一個的通斷的網(wǎng)狀結(jié)構(gòu),從而實現(xiàn)了對于大量SFP光模塊的控制。在上述的實施具體實施方式
中的第一、第二開關(guān)元件可以選用MOS開關(guān)元件中的 CD4066型號四雙向開關(guān)元件,該開關(guān)元件為四組獨立開關(guān),可以雙向傳輸。當(dāng)然本領(lǐng)域技術(shù) 人員也以根據(jù)需要靈活選擇其他開關(guān)元件作為第一或者第二開關(guān)元件。在其他的具體實施方式
中,所述第一、第二邏輯芯片可以選用8051系列單片機, 并且根據(jù)I2C總線的時序用單片機上的I/O 口模擬I2C總線時序?qū)崿F(xiàn)其功能。由于不是本 實用新型的發(fā)明重點,在此不再贅述。另外,SFP光模塊矩陣的長寬也可以按照實際情況來設(shè)計,比如24個SFP光模塊 的設(shè)備,可以使用“3X8”(消耗11個I/O)的矩陣或“4X6”(消耗10個I/O)的矩陣,實 際設(shè)計根據(jù)單板走線或信號驅(qū)動能力來調(diào)整。以上所述僅為本實用新型的較佳實施例而已,并不用以限制本實用新型,凡在本 實用新型的精神和原則之內(nèi),所做的任何修改、等同替換、改進等,均應(yīng)包含在本實用新型 保護的范圍之內(nèi)。
權(quán)利要求一種基于I2C總線的小型可插拔收發(fā)光模塊控制裝置,所述裝置的串行數(shù)據(jù)信號端通過串行數(shù)據(jù)線與所述小型可插拔收發(fā)SFP光模塊的數(shù)據(jù)信號端相連;其特征在于,所述裝置還包含開關(guān)元件、串行時鐘信號端以及選通信號輸出端;所述開關(guān)元件為雙向電路導(dǎo)通開關(guān);其中,所述開關(guān)元件的第一端與所述SFP光模塊的時鐘信號端相連,所述開關(guān)元件的第二端通過串行時鐘線與所述串行時鐘信號端相連,所述開關(guān)元件的第三端與所述選通信號輸出端相連。
2.根據(jù)權(quán)利要求1所述的裝置,其特征在于,所述SFP光模塊為多個且均連接串行數(shù)據(jù) 信號端時,所述開關(guān)元件以及所述選通信號輸出端的數(shù)目與所述SFP光模塊的數(shù)目相同;每個所述第一開關(guān)元件的第一端分別與每個所述SFP模塊的時鐘信號端相連;每個所 述第一開關(guān)元件的第二端均通過所述串行時鐘信號線連接至所述串行時鐘信號端;每個所 述第一開關(guān)元件的第三端分別與每個選通信號輸出端相連。
3.根據(jù)權(quán)利要求1或2所述的裝置,其特征在于,所述裝置設(shè)有邏輯芯片,其中,所述第 一選通信號輸出端為所述邏輯芯片的邏輯管腳。
4.一種基于I2C總線的小型可插拔收發(fā)光模塊控制裝置,用于控制按矩陣式排列的所 述小型可插拔收發(fā)SFP光模塊,其特征在于,所述裝置包含第一開關(guān)元件、第二開關(guān)元件、 串行時鐘信號端、串行數(shù)據(jù)信號端、第一選通信號輸出端以及第二選通信號輸出端;所述第一開關(guān)元件為雙向電路導(dǎo)通開關(guān),每個所述第一開關(guān)元件的第一端在行方向上 與每個所述SFP光模塊的時鐘信號端相連,每個所述第一開關(guān)元件的第二端均通過串行時 鐘線連接至所述串行時鐘信號端,每個所述第一開關(guān)元件的第三端與每個所述第一選通信 號輸出端相連;所述第二開關(guān)元件為雙向電路導(dǎo)通開關(guān),每個所述第二開關(guān)元件第一端在列方向上與 每個所述SFP光模塊的數(shù)據(jù)信號端相連,每個所述第二開關(guān)元件的第二端均通過串行數(shù)據(jù) 線連接到所述串行數(shù)據(jù)信號端相連,所述第二開關(guān)元件的第三端與每個所述第二選通信號 輸出端相連。
5.根據(jù)權(quán)利要求4所述的裝置,其特征在于,每個所述第一開關(guān)元件的第一端在列方向上與的每個所述SFP光模塊的時鐘信號端 相連;每個所述第二開關(guān)元件第一端在行方向上與每個所述SFP光模塊的數(shù)據(jù)信號端相連。
6.根據(jù)權(quán)利要求4或5所述的裝置,其特征在于,所述裝置設(shè)有邏輯芯片,其中,所述第 一選通信號輸出端以及所述第二選通信號輸出端為所述邏輯芯片的邏輯管腳。
專利摘要本實用新型提供了一種基于I2C總線的小型可插拔收發(fā)光模塊控制裝置,所述裝置的串行數(shù)據(jù)信號端通過串行數(shù)據(jù)線與所述小型可插拔收發(fā)SFP光模塊的數(shù)據(jù)信號端相連;所述裝置還包含開關(guān)元件、串行時鐘信號端以及選通信號輸出端;所述開關(guān)元件為雙向電路導(dǎo)通開關(guān);其中,所述開關(guān)元件的第一端與所述SFP光模塊的時鐘信號端相連,所述開關(guān)元件的第二端通過串行時鐘線與所述串行時鐘信號端相連,所述開關(guān)元件的第三端與所述選通信號輸出端相連。本實用新型的基于I2C總線的小型可插拔收發(fā)光模塊控制裝置可防止引起I2C總線掛死或者讀寫失敗。
文檔編號G06F13/40GK201698420SQ20102027398
公開日2011年1月5日 申請日期2010年7月26日 優(yōu)先權(quán)日2010年7月26日
發(fā)明者李偉 申請人:杭州華三通信技術(shù)有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1
章丘市| 连平县| 东宁县| 霍城县| 南和县| 四子王旗| 英山县| 栖霞市| 彰化市| 道真| 新丰县| 平度市| 耒阳市| 长葛市| 东莞市| 正安县| 罗山县| 黄梅县| 勃利县| 遂川县| 上虞市| 资中县| 德格县| 琼结县| 葵青区| 易门县| 蒲江县| 秦皇岛市| 旌德县| 攀枝花市| 遵义市| 中山市| 渭南市| 彰化县| 台东市| 元江| 延寿县| 德惠市| 梨树县| 伽师县| 嵊泗县|