專利名稱:一種多通道交叉的dma的制作方法
技術(shù)領(lǐng)域:
本實用新型涉及一種數(shù)據(jù)傳輸技術(shù),具體地說是一種多通道交叉的DMA。
背景技術(shù):
隨著微電子跟計算機(jī)技術(shù)的發(fā)展,有越來越多的外設(shè)需要連接到系統(tǒng)中,像網(wǎng)絡(luò)、 USB、UART等。另外對處理器性能的要求也在不斷的提高,除了改進(jìn)芯片的制造工藝來提高 處理器的頻率外,采用一些新的體系結(jié)構(gòu)來減輕CPU的負(fù)擔(dān)也被廣泛應(yīng)用,在這種情況下, DMA (Direct Memory Access直接存儲器訪問)很快發(fā)展起來。 DMA作為一個專門用于控制外設(shè)與內(nèi)存進(jìn)行數(shù)據(jù)傳輸?shù)牟考梢杂行У臏p輕
CPU的工作任務(wù)。因為在很多情況下,CPU不是用來計算而是用來傳輸數(shù)據(jù),這樣就使的CPU
的使用效率降低,引入DMA后,外圍器件所要傳輸?shù)臄?shù)據(jù)直接通過DMA傳給內(nèi)存,而CPU在
這個時間可以繼續(xù)進(jìn)行相應(yīng)的運(yùn)算和數(shù)據(jù)處理,從而提高的CPU的利用效率。 在實現(xiàn)DMA傳輸時,是由DMA控制器直接掌管總線,因此,DMA傳輸前,CPU要把總
線控制權(quán)交給DMA控制器,而在結(jié)束DMA傳輸后,DMA控制器應(yīng)立即把總線控制權(quán)再交回給
CPU。 隨著目前信息技術(shù)的發(fā)展,數(shù)據(jù)的傳輸量越來越大,而且需要外圍設(shè)備也逐漸增 多,這樣就會出現(xiàn)一個外圍設(shè)備由于數(shù)據(jù)量大而長時間占用總線傳輸數(shù)據(jù),其他的設(shè)備數(shù) 據(jù)無法傳輸?shù)那闆r,如何解決這種情況是目前的重點(diǎn)。
實用新型內(nèi)容本實用新型的技術(shù)任務(wù)是針對以上不足之處,提供一種采用突發(fā)的傳輸方式,使 各個外圍設(shè)備分時共享DMA數(shù)據(jù)傳輸?shù)囊环N多通道交叉的DMA。 本實用新型解決其技術(shù)問題所采用的技術(shù)方案是包括DMA通道和DMA控制器, DMA通道為多個,DMA控制器包括arbiter (仲裁管理器),arbiter連接每個DMA通道并且 對各個DMA通道進(jìn)行循環(huán)檢測。 DMA通道為8個,每個DMA通道均設(shè)置有FIFO (是英文First In FirstOut的縮 寫,是一種先進(jìn)先出的數(shù)據(jù)緩存器)。 使用時,本實用新型的一種多通道交叉的DMA通過AHB總線與CPU相連;直接與外 部設(shè)備連接。 電路工作過程是如下首先DMA控制器的arbiter會不斷的循環(huán)檢測各個DMA通 道,根據(jù)各個DMA通道的FIFO的輸出信號來進(jìn)行判斷,當(dāng)arbiter檢測到某一個DMA通道 的FIFO存取的數(shù)據(jù)滿足要求,DMA控制器將會發(fā)送一個中斷請求給CPU, CPU釋放AHB總線 給DMA,然后DMA進(jìn)行數(shù)據(jù)傳輸;為了防止一個DMA通道過長時間的占用AHB總線,采用突 發(fā)的傳輸方式, 一次傳輸?shù)臄?shù)據(jù)的多少可以提前設(shè)定,當(dāng)傳送完一定的數(shù)據(jù)后釋放AHB總 線給CPU,然后DMA通道將繼續(xù)進(jìn)入被監(jiān)測狀態(tài);這時arbiter繼續(xù)進(jìn)行循環(huán)檢測,當(dāng)滿足 條件后再向CPU發(fā)送中斷請求去申請總線。[0011] 本實用新型的一種多通道交叉的DMA和現(xiàn)有技術(shù)相比,采用突發(fā)的傳輸方式,各 個通道有相同的機(jī)會進(jìn)行DMA傳輸,實現(xiàn)多個不同外設(shè)分時交叉共享DMA進(jìn)行數(shù)據(jù)傳輸;因 而,具有很好的推廣使用價值。
以下結(jié)合附圖對本實用新型進(jìn)一步說明。 附
圖1為一種多通道交叉的DMA的使用狀態(tài)的電路連接框圖。 圖中虛線框A內(nèi)為未使用本實用新型時的外設(shè)向CPU傳輸數(shù)據(jù)的電路連接框虛線框B內(nèi)為使用本實用新型時的外設(shè)向CPU傳輸數(shù)據(jù)的電路連接框圖。
具體實施方式
以下結(jié)合附圖和具體實施例對本實用新型作進(jìn)一步說明。 本實用新型的一種多通道交叉的DMA,其結(jié)構(gòu)包括DMA通道和DMA控制器,DMA通 道為8個,DMA控制器包括arbiter (仲裁管理器),arbiter連接每個DMA通道并且對各個 DMA通道進(jìn)行循環(huán)檢測。 每個DMA通道均設(shè)置有FIFO (是英文First In First Out的縮寫,是一種先進(jìn)先 出的數(shù)據(jù)緩存器)。 如圖1所示,連接到本實用新型的一種多通道交叉的DMA的外設(shè)包括UART3 16550 控制器、I2S控制器等;之前這些外設(shè)是可以通過APB總線然后經(jīng)過AHB總線跟CPU進(jìn)行數(shù) 據(jù)通信;加入本實用新型的一種多通道交叉的DMA后,可以直接通過DMA將外設(shè)的數(shù)據(jù)送到 AHB總線上,并且不占用CPU。 圖1中,APB MASTER是APB總線的主設(shè)備,AHB SLAVE是AHB總線的主設(shè)備,AHB MST是AHB總線的主設(shè)備。 本實用新型的一種多通道交叉的DMA其加工制作非常簡單方便,按說明書附圖所 示加工制作即可。 除說明書所述的技術(shù)特征外,均為本專業(yè)技術(shù)人員的已知技術(shù)。
權(quán)利要求1. 一種多通道交叉的DMA,包括DMA通道和DMA控制器,其特征在于DMA通道為多個, DMA控制器包括仲裁管理器,仲裁管理器連接每個DMA通道并且對各個DMA通道進(jìn)行循環(huán)檢
2. 根據(jù)權(quán)利要求1所述的一種多通道交叉的DMA,其特征在于DMA通道為8個,每個 DMA通道均設(shè)置有FIFO。
專利摘要本實用新型公開了一種多通道交叉的DMA,屬于數(shù)據(jù)傳輸技術(shù)領(lǐng)域,其結(jié)構(gòu)包括DMA通道和DMA控制器,DMA通道為多個,DMA控制器包括arbiter(仲裁管理器),arbiter連接每個DMA通道并且對各個DMA通道進(jìn)行循環(huán)檢測;每個DMA通道均設(shè)置有FIFO(是英文First In First Out的縮寫,是一種先進(jìn)先出的數(shù)據(jù)緩存器)。本實用新型的一種多通道交叉的DMA和現(xiàn)有技術(shù)相比,采用突發(fā)的傳輸方式,各個通道有相同的機(jī)會進(jìn)行DMA傳輸,實現(xiàn)多個不同外設(shè)分時交叉共享DMA進(jìn)行數(shù)據(jù)傳輸。
文檔編號G06F13/28GK201465098SQ200920029548
公開日2010年5月12日 申請日期2009年7月14日 優(yōu)先權(quán)日2009年7月14日
發(fā)明者于治樓, 姜凱, 李峰 申請人:浪潮電子信息產(chǎn)業(yè)股份有限公司