專利名稱:Usb接口型dsp實(shí)時(shí)仿真開(kāi)發(fā)系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及電學(xué)類數(shù)字信號(hào)處理領(lǐng)域,具體涉及一種USB接口型DSP實(shí)時(shí) 仿真開(kāi)發(fā)系統(tǒng)。
背景技術(shù):
數(shù)字信號(hào)處理技術(shù)是當(dāng)今信息化時(shí)代的基礎(chǔ),數(shù)字信息處理技術(shù)的平臺(tái)是 數(shù)字信號(hào)處理器(Digital Signal Processor),包括DSP、 FPGA (Field Programmable Gate Array)、 ARM、 MCU、 CPU、 PowerPC等等。為爭(zhēng)奪這一巨大 的市場(chǎng),器件生產(chǎn)巨頭例如Intel、TI即美國(guó)德州儀器公司、Motorola、Samsung、 ADI等紛紛推出自己的數(shù)字信號(hào)處理器,并提供對(duì)其芯片仿真的邏輯,以便于客 戶對(duì)他們所選的芯片進(jìn)行仿真測(cè)試。但由于各家的芯片內(nèi)部結(jié)構(gòu)不一樣,其仿 真測(cè)試邏輯也不一樣,使得一家的仿真器(如仿真TI芯片的仿真器)不能仿真 其他家(如ADI)的芯片。美國(guó)德州儀器公司(即"TI")開(kāi)發(fā)了一系列DSP及ARM芯片,并將對(duì)這些 芯片仿真的邏輯集成到一顆芯片內(nèi)-測(cè)試總線控制器芯片SN74ACT8990。其國(guó)際 性第三方合作伙伴可以使用該芯片開(kāi)發(fā)針對(duì)TI DSP及ARM的仿真開(kāi)發(fā)系統(tǒng)。下面是本發(fā)明的相關(guān)縮略詞和一些相關(guān)名詞的解釋1) 、 8051是指Net2280控制器中內(nèi)含的8051單片機(jī);2) 、 POD是一個(gè)英文單詞,意思為可分離的艙,仿真開(kāi)發(fā)系統(tǒng)硬件由一個(gè)大 板子、 一個(gè)小板子、電源及一些連接線組成,大板叫做仿真器主機(jī),小板叫它"仿真器POD";POD上使用的是一種能抗強(qiáng)電磁干擾的"微同軸屏蔽電纜", 一頭為20芯"微 同軸屏蔽電纜",叫它POD線; 一頭為10芯"微同軸屏蔽電纜",叫它JTAG線。3) 、 CCS: Code Composer Studio,代碼開(kāi)發(fā)集成環(huán)境;4) 、 TBC: Test-bus Controllers,測(cè)試總線控制器;5) 、 DMA: Direct Memory Access,直接存儲(chǔ)器訪問(wèn);6) 、 FIFO: First In First Out,先進(jìn)先出存儲(chǔ)器;7) 、 JTAG: Joint Test Action Group,聯(lián)合測(cè)試行動(dòng)工作組;8) 、 HS-RTDX: High Speed Real-Time Data exchange,高速實(shí)時(shí)數(shù)據(jù)交換;9) 、 PCI: Peripheral Component Interconnect,夕卜設(shè)組件互連標(biāo)準(zhǔn);10) 、 RTDX: Real-Time Data exchange,實(shí)時(shí)數(shù)據(jù)交換;11) 、 SEPK: Sourceless Emulator Porting Kit,無(wú)源碼的仿真器移植工具箱;12) 、 USB: Universal Serial Bus,通用串行總線。申請(qǐng)人從事TI DSP開(kāi)發(fā)多年,了解TI的數(shù)字信號(hào)處理器(DSP及ARM)及 仿真邏輯。利用SN74ACT8990開(kāi)發(fā)了專門(mén)仿真TI DSP及ARM的DSP仿真器。同 時(shí)充分利用SN74ACT8990芯片的閑置管腳EMU0及EMU1,并在仿真器中使用可 編程DSP芯片TMS320C6202及Altera公司的FPGA芯片EP1K50進(jìn)行實(shí)時(shí)信號(hào)處 理,使仿真器具備了實(shí)時(shí)仿真功能。通常的做法是使用TMS320C6202芯片的HPI 口引出PCI,使該實(shí)時(shí)仿真器成 為PCI型實(shí)時(shí)仿真器。但PCI接口對(duì)使用人來(lái)講,插拔不方便。本發(fā)明使用了 Net chip公司的NET2280,該芯片同時(shí)具備PCI、 USB外圍接口,同時(shí)片內(nèi)具有 一個(gè)8051單片機(jī),通過(guò)給該單片機(jī)編程,即可完成從PCI接口到USB接口的轉(zhuǎn) 換。這是本發(fā)明的重要特點(diǎn)之一。DSP實(shí)時(shí)仿真器,由于運(yùn)行速度快,在其進(jìn)行仿真和數(shù)據(jù)傳輸時(shí),如果外界 電磁環(huán)境或客戶的目標(biāo)板設(shè)計(jì)得不理想時(shí),會(huì)出現(xiàn)傳輸誤碼。為此,本發(fā)明了 使用Cypress的可編程時(shí)鐘芯片ICD2053,實(shí)現(xiàn)DSP實(shí)時(shí)仿真器的仿真速度可 調(diào),這樣電磁環(huán)境好時(shí),本范明可以提高仿真速度;電磁環(huán)境差時(shí),降低仿真 速度,以保證數(shù)據(jù)傳輸?shù)目煽啃?,這項(xiàng)技術(shù)也是本發(fā)明中的重要亮點(diǎn)之一。發(fā)明內(nèi)容本發(fā)明所要解決的問(wèn)題是提供一種客戶不需要打開(kāi)計(jì)算機(jī)機(jī)箱,方便的使 用USB接口進(jìn)行系統(tǒng)仿真;在外界電磁干擾很強(qiáng)時(shí),可以降低仿真頻率,可以 保證可靠仿真的USB接口型DSP實(shí)時(shí)仿真開(kāi)發(fā)系統(tǒng),本發(fā)明的系統(tǒng)包括DSP實(shí) 時(shí)仿真器主機(jī)、DSP實(shí)時(shí)仿真器POD、外接5V電源、POD線、JTAG線、USB線六 個(gè)部分。DSP實(shí)時(shí)仿真器主機(jī)是通過(guò)USB電纜和客戶PC機(jī)相連接;DSP實(shí)時(shí)仿 真器主機(jī)和DSP實(shí)時(shí)仿真器POD之間通過(guò)POD線相連;DSP實(shí)時(shí)仿真器POD通過(guò) JTAG線與客戶的DSP/ARM目標(biāo)板相連;外接5V電源給DSP實(shí)時(shí)仿真器主機(jī)和 DSP實(shí)時(shí)仿真器POD供電。所述開(kāi)發(fā)系統(tǒng)的軟件部分包含4個(gè)部分1) 、 PC機(jī)上的軟件;2) 、 DSP實(shí)時(shí)仿真器主機(jī)上的芯片NET2280中包含的單片機(jī)8051上運(yùn)行的軟件;3) 、 DSP實(shí)時(shí)仿真器主機(jī)的DSP TMS320C6202上運(yùn)行的軟件;4) 、 DSP實(shí)時(shí)仿真器主機(jī)上EP1K50 FPGA上運(yùn)行的程序這四者的軟件相互協(xié)調(diào),主要實(shí)現(xiàn)PC機(jī)和目標(biāo)板上處理器的通訊和對(duì)目標(biāo) 板進(jìn)行實(shí)時(shí)仿真。所述通訊分為兩種1) PC機(jī)寫(xiě)數(shù)據(jù)到目標(biāo)板上的處理器;2) PC機(jī)讀取目標(biāo)板中的數(shù)據(jù)。所述寫(xiě)數(shù)據(jù)包括以下步驟第一步PC機(jī)給8051發(fā)數(shù)據(jù)傳輸描述表,8051收到數(shù)據(jù)傳輸描述表后, 啟動(dòng)DMA將傳輸描述表寫(xiě)入6202的內(nèi)存;第二步描述表發(fā)送完成后,8051給6202發(fā)中斷,6202收到中斷后,設(shè) 置自己的寄存器準(zhǔn)備接收來(lái)自8051的數(shù)據(jù),并啟動(dòng)8051的DMA;第三步PC機(jī)給8051發(fā)數(shù)據(jù),8051通過(guò)DMA向6202進(jìn)行數(shù)據(jù)傳輸;第四步8051完成數(shù)據(jù)傳輸后,向6202發(fā)中斷;第五步6202準(zhǔn)備好返回的傳輸描述表,接收完數(shù)據(jù)后向8051發(fā)中斷; 第六步8051收到中斷后啟動(dòng)DMA接收返回表并傳給PC機(jī),PC機(jī)接受完 返回表后,8051向6202發(fā)中斷,告訴6202此次寫(xiě)數(shù)據(jù)過(guò)程結(jié)束。 所述讀數(shù)據(jù)包括以下步驟第一步PC機(jī)給8051發(fā)數(shù)據(jù)傳輸描述表,8051收到數(shù)據(jù)傳輸描述表后, 啟動(dòng)DMA將傳輸描述表寫(xiě)入6202的內(nèi)存;第二步描述表發(fā)送完成后,8051給6202發(fā)中斷;第三步6202準(zhǔn)備好傳輸描述表和數(shù)據(jù),在接受完描述表后向8051發(fā)中斷; 第四步8051收到中斷后啟動(dòng)DMA將傳輸描述表從6202內(nèi)存?zhèn)鞯絇C機(jī); 第五步6202設(shè)置自己的寄存器啟動(dòng)8051的DMA,向8051傳輸數(shù)據(jù); 第六步8051接收完數(shù)據(jù)后DSP發(fā)中斷并由PC機(jī)將這部分?jǐn)?shù)據(jù)讀走。 本發(fā)明技術(shù)方案達(dá)到的技術(shù)效果-1) 、 USB2. O接口;2) 、實(shí)時(shí)仿真,仿真時(shí),實(shí)時(shí)數(shù)據(jù)交換(RTDX)能力達(dá)2MB/s;3) 、支持0.5V 5V目標(biāo)系統(tǒng)電壓;4) 、仿真時(shí)鐘可調(diào)范圍TCK500KHz 35MHz。
圖l為本發(fā)明的結(jié)構(gòu)示意圖; 圖2為本發(fā)明系統(tǒng)硬件示意圖; 圖3為本發(fā)明系統(tǒng)構(gòu)架圖;圖4為本發(fā)明寫(xiě)數(shù)據(jù)通訊流程圖;圖5為本發(fā)明讀數(shù)據(jù)通訊流程圖。
具體實(shí)施方式
下面結(jié)合附圖對(duì)本發(fā)明作進(jìn)一步的描述。圖1為本發(fā)明的結(jié)構(gòu)示意圖;包括DSP實(shí)時(shí)仿真器主機(jī)1、 DSP實(shí)時(shí)仿真器 POD 2、外接5V電源3、 JTAG線4、 POD線5、 USB線6, DSP實(shí)時(shí)仿真器主機(jī)1 是通過(guò)USB電纜6和客戶PC機(jī)相連接;DSP實(shí)時(shí)仿真器主機(jī)1和DSP實(shí)時(shí)仿真 器P0D2之間通過(guò)POD線5相連;DSP實(shí)時(shí)仿真器POD 2通過(guò)JTAG線4與客戶的 DSP/ARM目標(biāo)板相連;外接5V電源3給DSP實(shí)時(shí)仿真器主機(jī)1和DSP實(shí)時(shí)仿真 器P0D2供電。圖2為本發(fā)明硬件系統(tǒng)、與PC機(jī)及客戶目標(biāo)板連接關(guān)系示意圖。圖中虛框 中為DSP實(shí)時(shí)仿真器主機(jī),帶"TBC"字樣的為DSP實(shí)時(shí)仿真器POD。 POD主要 由TBC(測(cè)試總線控制器)控制邏輯接口芯片、EMU0/EMU1通道接口芯片、可編程 時(shí)鐘芯片ICD2053組成,前兩者充當(dāng)從DSP實(shí)時(shí)仿真器主機(jī)到DSP目標(biāo)板之間 仿真邏輯及實(shí)時(shí)數(shù)據(jù)交換的通道,ICD2053由DSP實(shí)時(shí)仿真器主機(jī)上FPGA控制, 調(diào)整仿真時(shí)鐘,實(shí)現(xiàn)仿真時(shí)鐘可變;虛框中的DSP實(shí)時(shí)仿真器主機(jī)主要由測(cè)試 總線控制器SN74ACT8990芯片、DSP芯片TMS320C6202、 FPGA芯片EP1K50、 PCI 接口芯片PCI9054、可編程PCI/USB轉(zhuǎn)換控制芯片NET2280組成。SN74ACT8990 完成仿真掃描邏輯,同時(shí)其EMU0/EMU1兩個(gè)閑置管腳拿來(lái)做高速數(shù)據(jù)傳輸通道; TMS320C6202及EP1K50主要完成實(shí)時(shí)數(shù)據(jù)處理與交換,并控制SN74ACT8990的 仿真掃描邏輯;PCI9054是PCI橋芯片,實(shí)現(xiàn)PCI接口; NET2280完成PCI接口 到USB接口的轉(zhuǎn)換。5V外接電源,對(duì)DSP實(shí)時(shí)仿真器主機(jī)及POD供電。圖3為本發(fā)明系統(tǒng)構(gòu)架圖,下面是對(duì)一些模塊的簡(jiǎn)要說(shuō)明1) 、 Code Composer Studio模塊本模塊為Code Composer Studio集成開(kāi)發(fā)環(huán)境,該環(huán)境對(duì)所有的仿真器都 相同,本模塊由TI公司提供。2) 、 PC端Target Interface模塊 對(duì)每個(gè)實(shí)時(shí)仿真器支持的目標(biāo)系統(tǒng),有一個(gè)與之對(duì)應(yīng)的Target Interface模塊,這些模塊在CCS啟動(dòng)時(shí)被動(dòng)態(tài)加載。由TI公司提供。3) 、 PC端RTDX Support模塊高速數(shù)據(jù)交換(RTDX)支持由RTDX.DLL提供,該模塊在CCS啟動(dòng)時(shí)加載。 對(duì)所有仿真器而言,RTDX Support模塊都相同。4) 、 PC端ECOM Support模塊與仿真器通訊以及動(dòng)態(tài)加載模塊到仿真器由XDS560_EC0M.DLL實(shí)現(xiàn)。它是PC端Target Interface與仿真器的接口,對(duì)仿真器Windows驅(qū)動(dòng)程序的調(diào)用也 通過(guò)它來(lái)發(fā)起。5) 、 Host COM Device Driver模塊 該模塊為PC端XDS560仿真器設(shè)備驅(qū)動(dòng)程序。6) 、 USB Buffer、 DMA Channel、 PCI Interface、 Configure Register模塊這幾個(gè)模塊為NetChip2280芯片內(nèi)部實(shí)現(xiàn)將數(shù)據(jù)在USB接口和PCI接口之 間傳輸硬件模塊,單片機(jī)8051通過(guò)Configure Register來(lái)實(shí)現(xiàn)對(duì)所有模塊的 控制和訪問(wèn)。7) 、 8051 Firmware模塊實(shí)現(xiàn)數(shù)據(jù)在USB接口和PCI接口之間傳輸?shù)目刂疲幚鞵CI中斷。8) 、 Emulator COM Device Driver模塊Emulator COM Device Driver模塊與Host COM Device Driver配合實(shí)現(xiàn)PC 和仿真器之間的信息傳輸。這部分模塊嵌入在相應(yīng)的PC端Target Interface 中,CCS在啟動(dòng)時(shí)動(dòng)態(tài)地將這些嵌入模塊加載到仿真器。9) 、 Emulator端Target Interface模塊 該模塊負(fù)責(zé)對(duì)JTAG接口的操作,它包含在仿真器主程序中。10) 、 Emulator端HS-RTDX Driver模塊該模塊負(fù)責(zé)HS-RTDX接口的操作,它包含在仿真器主程序中。11) 、 Support Libraries由仿真器主程序中一系列供Device Driver和Target Interface調(diào)用的函數(shù)組成。12) 、 DSP/BIOS 2模塊仿真器主程序基于DSP/BIOS 2開(kāi)發(fā)。DSP/BIOS 2包含于CCS2. 1以上版本中。13) 、 POD模塊該模塊主要完成對(duì)仿真速度的調(diào)整,同時(shí)對(duì)仿真器電路的保護(hù)。 圖4為本發(fā)明寫(xiě)數(shù)據(jù)通訊流程圖,寫(xiě)數(shù)據(jù)包括以下步驟第一步PC機(jī)給8051發(fā)數(shù)據(jù)傳輸描述表,8051收到數(shù)據(jù)傳輸描述表后, 啟動(dòng)DMA將傳輸描述表寫(xiě)入6202的內(nèi)存;第二步描述表發(fā)送完成后,8051給6202發(fā)中斷,6202收到中斷后,設(shè) 置自己的寄存器準(zhǔn)備接收來(lái)自8051的數(shù)據(jù),并啟動(dòng)8051的DMA;第三步PC機(jī)給8051發(fā)數(shù)據(jù),8051通過(guò)DMA向6202進(jìn)行數(shù)據(jù)傳輸;第四步8051完成數(shù)據(jù)傳輸后,向6202發(fā)中斷;第五步6202準(zhǔn)備好返回的傳輸描述表,接收完數(shù)據(jù)后向8051發(fā)中斷; 第六步8051收到中斷后啟動(dòng)DMA接收返回表并傳給PC機(jī),PC機(jī)接受完返回表后,8051向6202發(fā)中斷,告訴6202此次寫(xiě)數(shù)據(jù)過(guò)程結(jié)束。 圖5為本發(fā)明讀數(shù)據(jù)通訊流程圖,所述讀數(shù)據(jù)包括以下步驟 第一步PC機(jī)給8051發(fā)數(shù)據(jù)傳輸描述表,8051收到數(shù)據(jù)傳輸描述表后,啟動(dòng)DMA將傳輸描述表寫(xiě)入6202的內(nèi)存;第二步描述表發(fā)送完成后,8051給6202發(fā)中斷;第三步6202準(zhǔn)備好傳輸描述表和數(shù)據(jù),在接受完描述表后向8051發(fā)中斷; 第四步8051收到中斷后啟動(dòng)DMA將傳輸描述表從6202內(nèi)存?zhèn)鞯絇C機(jī); 第五步6202設(shè)置自己的寄存器啟動(dòng)8051的DMA,向8051傳輸數(shù)據(jù); 第六步8051接收完數(shù)據(jù)后DSP發(fā)中斷并由PC機(jī)將這部分?jǐn)?shù)據(jù)讀走。
權(quán)利要求
1. 一種USB接口型DSP實(shí)時(shí)仿真開(kāi)發(fā)系統(tǒng),其特征是包括DSP實(shí)時(shí)仿真器主機(jī)(1)、DSP實(shí)時(shí)仿真器POD(2)、外接5V電源(3)、JTAG線(4)、POD線(5)和USB電纜(6),所述DSP實(shí)時(shí)仿真器主機(jī)(1)是通過(guò)USB電纜(6)和客戶PC機(jī)相連接;所述DSP實(shí)時(shí)仿真器主機(jī)(1)和所述DSP實(shí)時(shí)仿真器POD(2)之間通過(guò)所述POD線(5)相連;所述DSP實(shí)時(shí)仿真器POD(2)通過(guò)所述JTAG線(4)與客戶的DSP/ARM目標(biāo)板相連;所述外接5V電源(3)給所述DSP實(shí)時(shí)仿真器主機(jī)(1)和所述DSP實(shí)時(shí)仿真器POD(2)供電。
2、 根據(jù)權(quán)利要求1所述的USB接口型DSP實(shí)時(shí)仿真開(kāi)發(fā)系統(tǒng),其特征是 所述開(kāi)發(fā)系統(tǒng)的軟件部分包含4個(gè)部分1)、 PC機(jī)上的軟件;2)、 DSP實(shí)時(shí)仿真器主機(jī)(1)上的芯片NET2280中包含的單片機(jī)8051上運(yùn)行的軟件;3)、 DSP實(shí)時(shí)仿真器主機(jī)(1)的DSP TMS320C6202上運(yùn)行的軟件;4)、 DSP實(shí)時(shí)仿真器主機(jī)(1)上EP1K50 FPGA上運(yùn)行的軟件; 這四者的軟件相互協(xié)調(diào),主要實(shí)現(xiàn)PC機(jī)和目標(biāo)板上處理器的通訊和對(duì)目標(biāo)板進(jìn)行實(shí)時(shí)仿真。
3、 根據(jù)權(quán)利要求2所述的USB接口型DSP實(shí)時(shí)仿真開(kāi)發(fā)系統(tǒng),其特征是 所述通訊分為兩種1) PC機(jī)寫(xiě)數(shù)據(jù)到目標(biāo)板上的DSP/ARM處理器;2) PC機(jī)讀取目標(biāo)板中的數(shù)據(jù)到PC端代碼開(kāi)發(fā)集成環(huán)境軟件中。
4、 根據(jù)權(quán)利要求3所述的USB接口型DSP實(shí)時(shí)仿真開(kāi)發(fā)系統(tǒng),其特征是 所述寫(xiě)數(shù)據(jù)包括以下步驟第一步PC機(jī)給8051發(fā)數(shù)據(jù)傳輸描述表,8051收到數(shù)據(jù)傳輸描述表后, 啟動(dòng)DMA將傳輸描述表寫(xiě)入6202的內(nèi)存;第二步描述表發(fā)送完成后,8051給6202發(fā)中斷,6202收到中斷后,設(shè) 置自己的寄存器準(zhǔn)備接收來(lái)自8051的數(shù)據(jù),并啟動(dòng)8051的DMA;第三步PC機(jī)給8051發(fā)數(shù)據(jù),8051通過(guò)DMA向6202進(jìn)行數(shù)據(jù)傳輸;第四步8051完成數(shù)據(jù)傳輸后,向6202發(fā)中斷;第五步6202準(zhǔn)備好返回的傳輸描述表,接收完數(shù)據(jù)后向8051發(fā)中斷; 第六步8051收到中斷后啟動(dòng)DMA接收返回表并傳給PC機(jī),PC機(jī)接受完 返回表后,8051向6202發(fā)中斷,告訴6202此次寫(xiě)數(shù)據(jù)過(guò)程結(jié)束。
5、 根據(jù)權(quán)利要求3所述的USB接口型DSP實(shí)時(shí)仿真開(kāi)發(fā)系統(tǒng),其特征是所述讀數(shù)據(jù)包括以下步驟第一步PC機(jī)給8051發(fā)數(shù)據(jù)傳輸描述表,8051收到數(shù)據(jù)傳輸描述表后,啟動(dòng)DMA將傳輸描述表寫(xiě)入6202的內(nèi)存;第二步描述表發(fā)送完成后,8051給6202發(fā)中斷;第三步6202準(zhǔn)備好傳輸描述表和數(shù)據(jù),在接受完描述表后向8051發(fā)中斷; 第四步8051收到中斷后啟動(dòng)DMA將傳輸描述表從6202內(nèi)存?zhèn)鞯絇C機(jī); 第五步6202設(shè)置自己的寄存器啟動(dòng)8051的DMA,向8051傳輸數(shù)據(jù); 第六步8051接收完數(shù)據(jù)后DSP發(fā)中斷并由PC機(jī)將這部分?jǐn)?shù)據(jù)讀走。
全文摘要
本發(fā)明公開(kāi)了一種USB接口型DSP實(shí)時(shí)仿真開(kāi)發(fā)系統(tǒng),屬于電學(xué)類數(shù)字信號(hào)處理領(lǐng)域,該發(fā)明由DSP實(shí)時(shí)仿真器主機(jī)、DSP實(shí)時(shí)仿真器POD、外接5V電源、POD線、JTAG線、USB線六個(gè)部分組成。該發(fā)明需配合客戶的PC機(jī)、DSP/ARM目標(biāo)板一起使用。它們的連接關(guān)系是主機(jī)通過(guò)USB電纜和PC機(jī)相連接,主機(jī)和POD之間用POD電纜連接,POD與DSP/ARM目標(biāo)板之間用JTAG線連接,外接5V電源給主機(jī)及POD供電。本發(fā)明系統(tǒng)采用USB2.0接口;本發(fā)明可以對(duì)DSP/ARM實(shí)時(shí)仿真;仿真時(shí),實(shí)時(shí)數(shù)據(jù)交換能力達(dá)2MB/s;本發(fā)明支持0.5V~5V目標(biāo)系統(tǒng)電壓;本發(fā)明仿真時(shí)鐘可調(diào),調(diào)整范圍TCK500KHz~35MHz。
文檔編號(hào)G06F13/38GK101281507SQ20081009417
公開(kāi)日2008年10月8日 申請(qǐng)日期2008年5月7日 優(yōu)先權(quán)日2008年5月7日
發(fā)明者李明榮 申請(qǐng)人:李明榮