專利名稱:Fpga仿真實驗板的制作方法
技術領域:
本發(fā)明涉及一種芯片下載實驗裝置,特別是一種FPGA仿真實驗板。
背景技術:
現(xiàn)有技術中,芯片在設計初期或是實際生產(chǎn)之前,往往大多只能在計算機內(nèi)部進行信號仿真,這種的結(jié)果和實際的芯片常常存在很大的不同,信號的時鐘是基于計算機的時鐘,而不是真正的硬件電路時鐘,這就使得仿真的實際用途大大折扣。
發(fā)明內(nèi)容
本發(fā)明所要解決的技術問題是現(xiàn)有技術中,芯片在設計初期或是實際生產(chǎn)之前,往往大多只能在計算機內(nèi)部進行信號仿真,這種的結(jié)果和實際的芯片常常存在很大的不同,信號的時鐘是基于計算機的時鐘,而不是真正的硬件電路時鐘,這就使得仿真的實際用途大大折扣。本發(fā)明為解決已有技術中的上述技術問題所采用的技術方案是提供一種FPGA仿真實驗板,所述的這種FPGA仿真實驗板由線路板、FPGA芯片和下載電纜接口構(gòu)成,其特征在于所述的FPGA芯片和下載電纜接口設置有所述的線路板上,所述的下載電纜接口連接設置有阻抗匹配器,所述的阻抗匹配器連接設置有存儲器,所述的存儲器與所述的FPGA芯片相連接,電子信號由下載電纜接口和阻抗匹配器連接至所述的線路板內(nèi),經(jīng)存儲器緩存后,傳至所述的FPGA芯片,實現(xiàn)電子信號的下載,具體的,所述的FPGA芯片采用10萬門級芯片,所述的下載電纜接口采用JATG接口。
本發(fā)明與已有技術相對照,效果是積極且明顯的。本發(fā)明FPGA仿真實驗板采用真實硬件仿真,把計算機內(nèi)部的信號引出至實驗板,在實驗板設置FPGA芯片,并通過存儲器將外部信號寫FPGA芯片,很好的實現(xiàn)了硬件仿真。
具體實施例方式本發(fā)明一種FPGA仿真實驗板,所述的這種FPGA仿真實驗板由線路板、FPGA芯片和下載電纜接口構(gòu)成,其特征在于所述的FPGA芯片和下載電纜接口設置有所述的線路板上,所述的下載電纜接口連接設置有阻抗匹配器,所述的阻抗匹配器連接設置有存儲器,所述的存儲器與所述的FPGA芯片相連接,電子信號由下載電纜接口和阻抗匹配器連接至所述的線路板內(nèi),經(jīng)存儲器緩存后,傳至所述的FPGA芯片,實現(xiàn)電子信號的下載,具體的,所述的FPGA芯片采用10萬門級芯片,所述的下載電纜接口采用JATG接口。
權利要求
1,一種FPGA仿真實驗板,由線路板、FPGA芯片和下載電纜接口構(gòu)成,其特征在于所述的FPGA芯片和下載電纜接口設置有所述的線路板上,所述的下載電纜接口連接設置有阻抗匹配器,所述的阻抗匹配器連接設置有存儲器,所述的存儲器與所述的FPGA芯片相連接,電子信號由下載電纜接口和阻抗匹配器連接至所述的線路板內(nèi),經(jīng)存儲器緩存后,傳至所述的FPGA芯片,實現(xiàn)電子信號的下載。
2,如權利要求1所述的FPGA仿真實驗板,其特征在于所述的FPGA芯片采用10萬門級芯片。
3,如權利要求1所述的FPGA仿真實驗板,其特征在于所述的下載電纜接口采用JATG接口。
全文摘要
一種FPGA仿真實驗板,由線路板、FPGA芯片和下載電纜接口構(gòu)成,其特征在于所述的FPGA芯片和下載電纜接口設置有所述的線路板上,所述的阻抗匹配器連接設置有存儲器,所述的存儲器與所述的FPGA芯片相連接,電子信號由下載電纜接口連接所述的線路板內(nèi),經(jīng)存儲器緩存后,傳至所述的FPGA芯片,實現(xiàn)電子信號的下載。
文檔編號G06F13/00GK1506857SQ0215490
公開日2004年6月23日 申請日期2002年12月12日 優(yōu)先權日2002年12月12日
發(fā)明者張汶, 張 汶 申請人:上??菩亲詣踊夹g有限公司