两个人的电影免费视频_国产精品久久久久久久久成人_97视频在线观看播放_久久这里只有精品777_亚洲熟女少妇二三区_4438x8成人网亚洲av_内谢国产内射夫妻免费视频_人妻精品久久久久中国字幕

電子裝置及其制造方法

文檔序號:6462491閱讀:206來源:國知局
專利名稱:電子裝置及其制造方法
技術(shù)領(lǐng)域
本發(fā)明涉及與IEEE標(biāo)準(zhǔn)1149.1-1990標(biāo)準(zhǔn)測試存取口和邊界掃描體系結(jié)構(gòu)(IEEE std 1149.1-1990 Standard Test Access Port and Boundary-ScanArchitecture)標(biāo)準(zhǔn)等對應(yīng)的中央運算處理裝置所控制的電子裝置,尤其涉及對存儲在存儲元件中的數(shù)據(jù)(中央運算處理裝置的動作程序、密鑰及客戶識別碼(包括用戶ID碼等)進行不正當(dāng)改造的防止。
同樣,有時也在ROM中存儲密鑰(包括譯碼鑰)或客戶識別碼等。
ROM是非易失性存儲元件,其中主要使用所存儲信息的改寫只有用電信號才可能的存儲器(以下稱為EEPROM。例如包括按塊擦除存儲器及電可擦和可編程ROM等)。
“非易失性存儲元件”意思為即使無電源也能保持存儲的元件。如果在EEPROM中預(yù)先存入數(shù)據(jù)(包括CPU的程序及客戶識別碼和譯碼鑰等的代碼),優(yōu)點是能方便地重寫數(shù)據(jù),提高制造效率等,且可以為了EEPROM的維護目的而重寫數(shù)據(jù)(包括CPU的程序等)。但相反缺點是,由于EEPROM的標(biāo)準(zhǔn)是公開的,所以也可能被惡意的第3者對程序進行不正當(dāng)改造,有可能對電子裝置的制造者及社會造成損害。
尤其是,當(dāng)CPU是與IEEE1149標(biāo)準(zhǔn)對應(yīng)的元件時,就有可能將外部裝置連接在該CPU上,通過外部裝置直接控制CPU的內(nèi)部邏輯電路,能改寫EEPROM的數(shù)據(jù)。
IEEE1149標(biāo)準(zhǔn)是關(guān)于半導(dǎo)體裝置(包括大規(guī)模集成電路裝置及中央運算裝置)的測試電路的標(biāo)準(zhǔn)。與IEEE1149標(biāo)準(zhǔn)對應(yīng)的元件(半導(dǎo)體裝置)為了進行元件單體的測試或包括元件在內(nèi)的電路塊的測試(主要是判斷有無故障的測試及確定故障部位的測試),設(shè)有5個測試輸入輸出端(測試存取口)。
進行元件等的測試時,例如將外部裝置連接在元件的測試輸入端上,從外部裝置將測試用輸入信號輸入所述測試輸入端,使所述輸入信號或處理所述輸入信號后的信號從元件的輸出端(普通的輸出端或測試輸出端)輸出。將輸出的信號與所希望的信號進行比較,以此能診斷元件等有無故障及故障部位。
另外,將外部裝置連接在與IEEE1149標(biāo)準(zhǔn)對應(yīng)的CPU的測試輸入輸出端上,通過外部裝置直接控制CPU的內(nèi)部邏輯電路,就能對EEPROM改寫數(shù)據(jù)。
在電子裝置的制造上,通過引入用該方法對EEPROM進行數(shù)據(jù)改寫的工序,與使用市場銷售的PROM記錄器將數(shù)據(jù)寫入EEPROM的傳統(tǒng)方法相比,能高效率制造電子裝置。
但是,有可能惡意使用該方法,在市場上,將外部裝置連接在與IEEE1149標(biāo)準(zhǔn)對應(yīng)的CPU測試輸入輸出端上,通過外部裝置直接控制CPU的內(nèi)部邏輯電路,進行對EEPROM改寫數(shù)據(jù)的不正當(dāng)改造。
例如在衛(wèi)星廣播等中,有時可以對每一用戶給予固有的數(shù)據(jù),接收裝置等可以將該固有的數(shù)據(jù)存儲在其內(nèi)部的EEPROM中。固有的數(shù)據(jù)包括用戶識別碼(包括分別給予每一用戶的固有的識別碼及給予用戶所有的每一接收裝置的固有的識別碼)、譯碼鑰及口令編號。
CPU用存儲在EEPROM中的固有的數(shù)據(jù)(例如用戶識別碼)支付各月的收視費。但是,例如,有可能發(fā)生這樣的犯罪通過將記錄在EEPROM中的固有數(shù)據(jù)改寫成他人的固有數(shù)據(jù),或者通過改寫寫入在EEPROM中的程序(例如寫入無論實際收視時間如何,給廣播中心的信息均為收視時間為零的程序),來逃避收視費的支付。
因此,為了防止發(fā)生這樣的犯罪,希望有防止對EEPROM的數(shù)據(jù)(包括CPU的程序等)進行不正當(dāng)改造(改寫)的手段。
利用圖6,對具有防止對EEPROM的數(shù)據(jù)進行不正當(dāng)改造的手段的現(xiàn)有電子裝置進行說明。
圖6所示的電子裝置的用途是任意的,例如是衛(wèi)星廣播的接收裝置、移動電話等。在圖6中,僅記載了對EEPROM進行數(shù)據(jù)寫入或讀出方面的程序。
在圖6中,107為控制電子裝置的CPU,8為存儲CPU的程序等數(shù)據(jù)的EEPROM,101為連接程序改寫用的外部裝置(未圖示)用的電氣式或光學(xué)式連接器,102為輸入從連接器101輸入的信號的接口單元。105為預(yù)先存儲有電子裝置固有的密碼編號、用焊錫等安裝成不可拆卸的形式且存儲數(shù)據(jù)不可改寫的存儲元件(以下稱為通行字ROM)。104是將通過連接器101和接口單元102輸入的密碼編號與存儲在通行字ROM中的密碼編號進行對照、僅在一致時輸出程序改寫許可信號的對照電路。103為控制EEPROM8的寫入控制信號和程序數(shù)據(jù)的通過的門電路。
接著對改寫程序的動作進行說明。存儲在EEPROM8中的程序需要改寫時,在連接器101上連接程序改寫裝置(外部裝置)。程序改寫裝置中存儲著密碼編號和新的程序及改寫EEPROM用的必要的控制命令。首先,從程序改寫裝置輸入程序改寫開始命令,由于該命令,CPU107等停止通常的動作,變成可進行EEPROM8的存儲數(shù)據(jù)改寫的狀態(tài)。
接著,對照電路104將經(jīng)接口單元102從程序改寫裝置輸入的密碼編號與從通行字ROM105讀出的密碼編號進行對照。僅在該2個密碼編號完全一致時,對照電路104對門電路103輸出程序改寫許可信號。門電路103根據(jù)程序改寫許可信號,使通過接口單元102輸入的EEPROM8的改寫控制信號及程序數(shù)據(jù)通過。進行EEPROM8的程序改寫。一旦程序改寫動作結(jié)束,程序改寫裝置即通過接口單元102,對CPU107輸出改寫結(jié)束命令。CPU107根據(jù)該命令對電子裝置進行初始化,然后根據(jù)存儲在EEPROM8中的新程序,開始控制電子裝置。
但是近年來,開始使用與IEEE std 1149.1-1990 Standard Test Access Portand Boundary-Scan Architecture標(biāo)準(zhǔn)(以下稱為作為通稱名稱的JTAG標(biāo)準(zhǔn))對應(yīng)的CPU。在CPU是JTAG標(biāo)準(zhǔn)對應(yīng)元件的情況下,因為可以從外部直接控制CPU的內(nèi)部邏輯電路,并通過CPU改造存儲在EEPROM 8中的程序,所以,用現(xiàn)有的程序不正當(dāng)改造防止系統(tǒng)來防止改造就不理想了。
用圖7和圖8,對使用JTAG對應(yīng)元件的CPU的系統(tǒng)和JTAG對應(yīng)元件的結(jié)構(gòu)進行簡單說明。
圖8示出了JTAG標(biāo)準(zhǔn)對應(yīng)元件的結(jié)構(gòu),1為JTAG標(biāo)準(zhǔn)對應(yīng)的CPU(以下,為了與傳統(tǒng)的CPU有所區(qū)別,稱為J-CPU),2為管理元件本來動作的內(nèi)部邏輯電路,3為通常動作用的端子(一般是與其它元件的端子等連接)。由TDI(測試數(shù)據(jù)輸入端子)、TMS(測試方式選擇端子)、TCK(測試時鐘)、TDO(測試數(shù)據(jù)輸出端子)及TRST(通電時的復(fù)位端子)構(gòu)成的端子7是被稱為測試存取口(Test Access Port,以下稱為TAP)的根據(jù)JTAG標(biāo)準(zhǔn)的測試端子(TRST為選擇項)。TAP為外部裝置與測試電路連接用的接口。
JTAG標(biāo)準(zhǔn)對應(yīng)元件在內(nèi)部具有由旁路寄存器及命令寄存器等構(gòu)成的JTAG寄存器5(作為選擇,可以含有內(nèi)部掃描寄存器及ID碼寄存器)、控制JTAG寄存器5的TAP控制器6,以及配置在各端子3與內(nèi)部邏輯電路2之間的移位寄存器即單元4。
單元4有選擇地輸入內(nèi)部邏輯電路2的輸出數(shù)據(jù)(包括J-CPU1的輸入端子3)或者從相鄰單元4傳送來的測試數(shù)據(jù)。又,單元4的輸出數(shù)據(jù)傳送給內(nèi)部邏輯電路2(包括J-CPU1的輸出端子3)或者相鄰的單元4。
進行通常的工作時(非測試方式時),從J-CPU1的輸入端子3輸入的輸入數(shù)據(jù)通過各單元4原封不動地傳送給內(nèi)部邏輯電路2,內(nèi)部邏輯電路2的輸出數(shù)據(jù)通過各單元4原封不動地從J-CPU1的輸出端子3輸出。
在測試方式中,代替從輸入端子輸入的輸入數(shù)據(jù),從TAP7輸入的信號可以通過單元4傳送給內(nèi)部邏輯電路2。另外,代替內(nèi)部邏輯電路2的輸出數(shù)據(jù),從TAP7輸入的信號可以通過單元4從輸出端子3輸出。
TAP控制器6根據(jù)從TMS端子輸入的輸入順序控制整個測試電路的各種動作。
JTAG標(biāo)準(zhǔn)對應(yīng)的元件可以利用與TAP7連接的外部裝置,監(jiān)視通過單元4的各信號(端子3的各輸入輸出信號),或者將任意數(shù)據(jù)輸入內(nèi)部邏輯電路2。
例如,從TDI端子輸入從外部裝置傳送來的測試輸入數(shù)據(jù),串聯(lián)驅(qū)動由多個單元4構(gòu)成的串行移位寄存器(時鐘脈沖信號輸入TCK端子)。由此,測試輸入數(shù)據(jù)被送到各單元4。接著,將各單元4的輸出數(shù)據(jù)輸出到內(nèi)部邏輯電路2(包括J-CPU1的輸出端子3)。這樣就能將測試輸入數(shù)據(jù)直接輸入到內(nèi)部邏輯電路2(包括J-CPU1的輸出端子3)。
同樣,可以將內(nèi)部邏輯電路2的輸出數(shù)據(jù)(包括J-CPU1的輸入端子3)鎖定在單元4,串聯(lián)驅(qū)動由多個單元4構(gòu)成的串行移位寄存器,從TDO端子輸出所述輸出數(shù)據(jù)。
即,J-CPU1通過連接外部裝置,控制最多5條信號線,能從外部裝置直接控制J-CPU1的內(nèi)部邏輯電路2。由此的優(yōu)點是,對J-CPU1的元件或電子裝置的測試方便。
圖7所示為采用J-CPU1的電子裝置的系統(tǒng)圖,在圖7中,9為將J-CPU1的TAP7與外部裝置連接用的JTAG連接器,108為RAM(為使電子裝置工作、暫時存儲必要數(shù)據(jù)等的可讀寫存儲元件)、110為連接J-CPU與EEPROM8及RAM108等的信號總線(以下稱為總線)。總線110上也可以連接多個由109所示的EEPROM8及RAM108之外的元件。此外,實際的電路還含有其它的多個電子元器件,在此省略示出。
具有J-CPU的現(xiàn)有電子裝置,因為通過在J-CPU上連接被稱為調(diào)整器的外部裝置,就能從外部直接控制J-CPU的內(nèi)部邏輯電路,就能訪問包括存儲有程序等數(shù)據(jù)的EEPROM在內(nèi)的所有元件,所以優(yōu)點是能提高開發(fā)效率,縮短制造階段的檢驗及程序?qū)懭霑r間。
但其反面,存在的問題是,第3者可以使用該JTAG調(diào)整器,對現(xiàn)有電子裝置的EEPROM的數(shù)據(jù)進行不正當(dāng)改寫。
本發(fā)明的目的在于,實現(xiàn)一種這樣的電子裝置制造方法,該方法既能高效率制造電子裝置,其制造的電子裝置的EEPROM中存儲的數(shù)據(jù)在市場中被改寫的可能性又非常小。
此外,本發(fā)明的目的在于,實現(xiàn)一種這樣的電子裝置,該電子裝置能高效率制造,并且EEPROM的數(shù)據(jù)在市場上被改寫的可能性非常小。
本發(fā)明的電子裝置制造方法,利用外部裝置(例如JTAG調(diào)整器)直接控制CPU的內(nèi)部邏輯電路,將數(shù)據(jù)(包括程序等)高效寫入EEPROM,然后切離含有連接器的區(qū)域。
根據(jù)本發(fā)明,在工廠制造電子裝置時,使用JTAG調(diào)整器等外部裝置,能直接控制CPU(例如J-CPU)的內(nèi)部電路,將數(shù)據(jù)(包括程序等)高效寫入EEPROM,并且能迅速且可靠地進行故障部位的檢測等。對EEPROM的數(shù)據(jù)寫入結(jié)束之后,通過切離含有連接器的區(qū)域,就使第3者不能將JTAG調(diào)整器等外部裝置連接在電子裝置上、對內(nèi)部的EEPROM的數(shù)據(jù)進行不正當(dāng)改寫。
例如,也可以考慮通過取下印刷電路板上的電阻元件以使對EEPROM的寫入不能進行,但存在的問題是,如果第3者知道此情況,焊接上替代的電阻元件就能方便地對EEPROM進行寫入。而印刷電路板的區(qū)域已切離一事第3者即使知道,要修復(fù)它以使對EEPROM的寫入成為可能,實際上是極困難的。
本發(fā)明具有的作用是,實現(xiàn)了高效率的電子裝置制造方法,同時,實現(xiàn)了所制造的電子裝置的EEPROM所存儲的數(shù)據(jù)在市場上被改寫的可能性非常小的電子裝置制造方法。
“電子裝置”的種類、用途等是任意的。例如,除了衛(wèi)星廣播等各種廣播的接收機及移動電話等家用電子設(shè)備之外,也包括復(fù)印機等業(yè)務(wù)用電子設(shè)備。
所謂“可切離的區(qū)域”意為通過任意的方法可以與印刷電路板分離的區(qū)域。例如,在印刷電路板的一個面或兩個面上挖出V字形槽,通過從外部加力,就能在該槽處將該區(qū)域切離印刷電路板。又如,沿著切離區(qū)域的分界線設(shè)有多個通孔等,能沿著分界線將該區(qū)域切離的印刷電路板。
又如,也包括通過剪切沿分界線切斷可切離區(qū)域。此情況下,分界線上無元器件及沿分界線切斷之后,所述印刷電路板也正常工作是“可切離”的條件。
所謂“直接控制中央運算處理裝置的內(nèi)部電路”意為用通常的程序(軟件)動作之外的方法進行控制。例如,通過TAP對與JTAG標(biāo)準(zhǔn)對應(yīng)的J-CPU進行直接控制。
另外,包括對具有掃描設(shè)計電路的CPU,通過該掃描設(shè)計電路進行直接控制。
又,包括對具有交叉檢查電路的CPU,通過該交叉檢查電路(探測線驅(qū)動器和檢測線接收器)進行直接控制。
不包括例如,利用通常的軟件,在正在工作的CPU與外部裝置之間通過信息交換等方法傳送數(shù)據(jù)的方法。
所謂“在切離了所述區(qū)域的狀態(tài)下,不能直接控制所述中央運算處理裝置的內(nèi)部電路、將數(shù)據(jù)寫入所述存儲元件”,包括例如不能利用被切離的連接器之外的連接器,直接控制中央運算處理裝置的內(nèi)部電路。
所謂“數(shù)據(jù)”,包括中央運算處理裝置的動作程序、密鑰、客戶識別碼(用戶ID碼)及密碼編號等。
本發(fā)明權(quán)利要求4所述的發(fā)明,是一種電子裝置制造方法,其特征在于,該電子裝置具有的印刷電路板是具有可切離區(qū)域的印刷電路板,該印刷電路板具有中央運算處理裝置、可電氣改寫的非易失性存儲元件、連接器、將至少一個所述連接器的端子與至少一個所述中央運算處理裝置的端子相連接的中繼裝置、以及檢測所述區(qū)域是否被切離的檢測裝置,并且,在切離了所述區(qū)域的狀態(tài)下,根據(jù)所述檢測裝置的輸出信號,所述中繼裝置將所述連接器的端子與所述中央運算處理裝置的端子相連接的至少一條連接線被斷路,所以不能直接控制所述中央運算處理裝置的內(nèi)部電路、將數(shù)據(jù)寫入所述存儲元件,包括在所述連接器上連接外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)寫入所述存儲元件的寫入步驟;在所述寫入步驟之后,將所述區(qū)域切離的切離步驟。
本發(fā)明的電子裝置制造方法,利用外部裝置(例如JTAG調(diào)整器)直接控制CPU的內(nèi)部邏輯電路,將數(shù)據(jù)(包括程序等)高效寫入EEPROM,然后切離區(qū)域。
根據(jù)本發(fā)明,在工廠制造電子裝置時,使用JTAG調(diào)整器等外部裝置,能直接控制CPU(例如J-CPU)的內(nèi)部電路,將數(shù)據(jù)(包括程序等)高效寫入EEPROM,并且能迅速且可靠地進行故障部位的檢測等。對EEPROM的數(shù)據(jù)寫入結(jié)束之后,通過切離含有連接器的區(qū)域,就使在市場上第3者不能將JTAG調(diào)整器等外部裝置連接在電子裝置上、對內(nèi)部的EEPROM的數(shù)據(jù)進行不正當(dāng)改寫。
印刷電路板的區(qū)域已切離一事第3者即使知道,要修復(fù)它以使對EEPROM的寫入成為可能,實際上是極困難的。
本發(fā)明具有的作用是,實現(xiàn)了高效率的電子裝置制造方法,同時,實現(xiàn)了所制造的電子裝置的EEPROM所存儲的數(shù)據(jù)在市場上被改寫的可能性非常小的電子裝置制造方法。
中繼裝置因為例如將JTAG對應(yīng)的CPU的TDI端子與連接器端子相連接的連接線處于斷路狀態(tài),所以,不能在連接器上連接JTAG調(diào)整器等外部裝置來直接控制所述中央運算處理裝置的內(nèi)部電路、將數(shù)據(jù)寫入所述存儲元件。
本發(fā)明權(quán)利要求6所述的發(fā)明是一種電子裝置制造方法,其特征在于,該電子裝置具有的印刷電路板是具有可切離區(qū)域的印刷電路板,該印刷電路板具有中央運算處理裝置、可電氣改寫的非易失性存儲元件、連接器、將至少一個所述連接器的端子與至少一個所述中央運算處理裝置的端子相連接的中繼裝置、擾頻裝置、以及檢測所述區(qū)域是否被切離的檢測裝置,并且,在未切離所述區(qū)域的狀態(tài)下,能利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)進行去擾頻,并將去擾頻后的數(shù)據(jù)傳送給所述中央運算處理裝置,同時能通過在所述連接器上連接外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)從所述中央運算處理裝置輸出到所述擾頻裝置,所述擾頻裝置將所述中央運算處理裝置的輸出數(shù)據(jù)進行擾頻,擾頻后的數(shù)據(jù)寫入所述存儲元件;而在切離了所述區(qū)域的狀態(tài)下,能利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)進行去擾頻,并將去擾頻后的數(shù)據(jù)傳送給所述中央運算處理裝置,同時,根據(jù)所述檢測裝置的輸出信號,所述擾頻裝置不能將數(shù)據(jù)寫入所述存儲元件,具有在所述連接器上連接外部裝置,以此直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)從所述中央運算處理裝置輸出到所述擾頻裝置,所述擾頻裝置對所述中央運算處理裝置的輸出數(shù)據(jù)進行擾頻,并將擾頻后的數(shù)據(jù)寫入所述存儲元件的寫入步驟;在所述寫入步驟之后,將所述區(qū)域切離的切離步驟。
本發(fā)明的電子裝置制造方法,利用外部裝置(例如JTAG調(diào)整器)直接控制CPU的內(nèi)部邏輯電路,將數(shù)據(jù)(包括程序等)高效寫入EEPROM,然后切離區(qū)域,從而不能進行EEPROM的改寫。
根據(jù)本發(fā)明,在工廠制造電子裝置時,使用JTAG調(diào)整器等外部裝置,能直接控制CPU(例如J-CPU)的內(nèi)部電路,將數(shù)據(jù)(包括程序等)高效寫入EEPROM,并且能迅速且可靠地進行故障部位的檢測等。對EEPROM的數(shù)據(jù)寫入結(jié)束之后,通過切離區(qū)域,在市場上第3者就不能將JTAG調(diào)整器等外部裝置連接在電子裝置上、對內(nèi)部的EEPROM的數(shù)據(jù)進行不正當(dāng)改寫。
印刷電路板的區(qū)域已切離一事第3者即使知道,要修復(fù)它以使對EEPROM的寫入成為可能,實際上是極困難的。
因為第3者不知道擾頻的方法,所以不可能取下EEPROM,用PROM記錄器等使用改寫數(shù)據(jù)的方法,對電子裝置進行不正當(dāng)改造。
本發(fā)明具有的作用是,實現(xiàn)了高效率的電子裝置制造方法,同時,實現(xiàn)了所制造的電子裝置的EEPROM所存儲的數(shù)據(jù)在市場上被改寫的可能性非常小的電子裝置制造方法。
達到“不能將數(shù)據(jù)寫入存儲元件”的方法是任意的。例如,切斷將J-CPU與EEPROM連接的線??梢郧袛嗨械木€,也可以例如僅切斷寫入選通信號的線。另外,也可以使EEPROM的芯片選擇端子呈禁止?fàn)顟B(tài)。
本發(fā)明權(quán)利要求10所述的發(fā)明發(fā)明是一種電子裝置制造方法,其特征在于,該電子裝置具有的印刷電路板是具有可切離區(qū)域的印刷電路板,該印刷電路板具有中央運算處理裝置、可電氣改寫的非易失性存儲元件、連接器、擾頻裝置、以及檢測所述區(qū)域是否被切離的檢測裝置,并且,在未切離所述區(qū)域的狀態(tài)下,能利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)以第一擾頻圖形進行去擾頻,并將去擾頻后的數(shù)據(jù)傳送給所述中央運算處理裝置,同時,通過在所述連接器上連接外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)從所述中央運算處理裝置輸出到所述擾頻裝置,所述擾頻裝置能將所述中央運算處理裝置的輸出數(shù)據(jù)以第一擾頻圖形進行擾頻,并將擾頻后的數(shù)據(jù)寫入所述存儲元件;而在切離了所述區(qū)域的狀態(tài)下,根據(jù)所述檢測裝置的輸出信號,能利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)以第一擾頻圖形進行去擾頻,并將去擾頻后的數(shù)據(jù)傳送給所述中央運算處理裝置,同時,通過在所述連接器上連接所述外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)從所述中央運算處理裝置輸出到所述擾頻裝置,所述擾頻裝置能以第二擾頻圖形對所述中央運算處理裝置的輸出數(shù)據(jù)進行擾頻,并將擾頻后的數(shù)據(jù)寫入所述存儲元件,該制造方法具有如下步驟通過在所述連接器上連接所述外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)從所述中央運算處理裝置輸出到所述擾頻裝置,所述擾頻裝置以第一擾頻圖形對所述中央運算處理裝置的輸出數(shù)據(jù)進行擾頻,并將擾頻后的數(shù)據(jù)寫入所述存儲元件的寫入步驟;在所述寫入步驟之后,將所述區(qū)域切離的切離步驟。
本發(fā)明的電子裝置制造方法,利用外部裝置(例如JTAG調(diào)整器)直接控制CPU的內(nèi)部邏輯電路,將數(shù)據(jù)(包括程序等)高效寫入EEPROM,然后切離區(qū)域,從而使EEPROM的改寫變得困難。
根據(jù)本發(fā)明,在工廠制造電子裝置時,使用JTAG調(diào)整器等外部裝置,能直接控制CPU(例如J-CPU)的內(nèi)部電路,以第一擾頻圖形對數(shù)據(jù)進行擾頻后將數(shù)據(jù)(包括程序等)高效寫入EEPROM,并且能迅速且可靠地進行故障部位的檢測等。對EEPROM的數(shù)據(jù)寫入結(jié)束之后,通過切離區(qū)域,使得在市場上第3者將JTAG調(diào)整器等外部裝置連接在電子裝置上、對內(nèi)部的EEPROM的數(shù)據(jù)進行不正當(dāng)改寫變得困難。
印刷電路板的區(qū)域已切離一事第3者即使知道,要修復(fù)它以使對EEPROM的寫入成為可能,實際上是極困難的。
因為第3者不知道第一擾頻圖形,所以不可能拆下EEPROM,用PROM記錄器等將數(shù)據(jù)直接寫入EEPROM。
在第3者通過將外部裝置連接在市場中的產(chǎn)品上,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,并將從外部裝置輸入的數(shù)據(jù)寫入存儲元件的情況下,所述擾頻裝置以第二擾頻圖形對所述中央運算處理裝置的輸出數(shù)據(jù)進行擾頻,并將擾頻后的數(shù)據(jù)寫入所述存儲元件。該擾頻裝置從所述存儲元件讀出數(shù)據(jù),并以第一擾頻圖形對數(shù)據(jù)進行去擾頻,所以,電子裝置不會根據(jù)不正當(dāng)改寫后的數(shù)據(jù)進行工作。
理想的是,通過進行秘密操作(例如從印刷電路板切離第2區(qū)域,或者拆下特定的電阻元件等),以使擾頻裝置根據(jù)第二擾頻圖形進行去擾頻。
當(dāng)由于某種原因,需要改寫EEPROM的數(shù)據(jù)時,可以通過在產(chǎn)品上連接外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將從外部裝置輸入的數(shù)據(jù)寫入存儲元件。數(shù)據(jù)以第二擾頻圖形被進行擾頻后寫入存儲元件,通過進行秘密操作,擾頻裝置即根據(jù)第二擾頻圖形進行去擾頻,電子裝置正常工作。
本發(fā)明具有的作用是,實現(xiàn)了高效率的電子裝置制造方法,同時,實現(xiàn)了所制造的電子裝置的EEPROM所存儲的數(shù)據(jù)在市場上被改寫的可能性非常小的電子裝置制造方法。
此外,本發(fā)明具有的作用是,實現(xiàn)了對所制造的電子裝置的EEPROM所存儲的數(shù)據(jù)以后可以進行改寫的電子裝置制造方法。
本發(fā)明權(quán)利要求19所述的發(fā)明是根據(jù)權(quán)利要求1至權(quán)利要求18中的任一項所述的電子裝置的制造方法,其特征在于,所述中央運算處理裝置是與IEEE1149標(biāo)準(zhǔn)對應(yīng)的元件。
與IEEE1149標(biāo)準(zhǔn)對應(yīng)的元件通過將外部裝置連接在TAP上,就能直接控制CPU的內(nèi)部邏輯電路。
本發(fā)明具有的作用是,利用與IEEE1149標(biāo)準(zhǔn)對應(yīng)的電路,將數(shù)據(jù)高效率記錄于EEPROM,實現(xiàn)了高效率的電子裝置制造方法,同時,實現(xiàn)了所制造的電子裝置的EEPROM所存儲的數(shù)據(jù)在市場上被改寫的可能性非常小的電子裝置制造方法。
所謂IEEE1149標(biāo)準(zhǔn),是指IEEE std 1149.1-1990 Standard Test Access Portand Boundary-Scan Architecture及其修改標(biāo)準(zhǔn)(包括將來的修改)。
本發(fā)明權(quán)利要求20所述的發(fā)明,是一種電子裝置,其特征在于,該電子裝置具有的印刷電路板是具有可切離區(qū)域的印刷電路板,該印刷電路板具有中央運算處理裝置、可電氣改寫的非易失性存儲元件及在所述區(qū)域的連接器,在未切離所述區(qū)域的狀態(tài)下,通過在所述連接器上連接外部裝置,能直接控制所述中央運算處理裝置的內(nèi)部邏輯電路而將數(shù)據(jù)寫入所述存儲元件,并且在切離所述區(qū)域的狀態(tài)下,不能直接控制所述中央運算處理裝置的內(nèi)部電路而將數(shù)據(jù)寫入所述存儲元件。
本發(fā)明的電子裝置,能通過外部裝置(例如JTAG調(diào)整器)直接控制CPU的內(nèi)部邏輯電路,將數(shù)據(jù)(包括程序等)高效寫入EEPROM,并在這之后,通過切離包括連接器在內(nèi)的區(qū)域,能防止對EEPROM的數(shù)據(jù)進行改寫。
根據(jù)本發(fā)明,在工廠制造電子裝置時,使用JTAG調(diào)整器等外部裝置,能直接控制CPU(例如J-CPU)的內(nèi)部電路,將數(shù)據(jù)(包括程序等)高效寫入EEPROM,并且能迅速且可靠地進行故障部位的檢測等。對EEPROM的數(shù)據(jù)寫入結(jié)束之后,通過切離含有連接器的區(qū)域,就使在市場上第3者不能將JTAG調(diào)整器等外部裝置連接在電子裝置上、對內(nèi)部的EEPROM的數(shù)據(jù)進行不正當(dāng)改寫。
印刷電路板的區(qū)域已切離一事第3者即使知道,要修復(fù)它以使對EEPROM的寫入成為可能,實際上是極困難的。
本發(fā)明具有的作用是,實現(xiàn)了可以高效率制造的電子裝置,同時,實現(xiàn)了存儲在EEPROM內(nèi)的數(shù)據(jù)在市場上被改寫的可能性非常小的電子裝置。
本發(fā)明權(quán)利要求21所述的發(fā)明是一種電子裝置,其特征在于,該電子裝置具有的印刷電路板是具有可切離區(qū)域的印刷電路板,該印刷電路板具有中央運算處理裝置、可電氣改寫的非易失性存儲元件、連接器、將至少一個所述連接器的端子與至少一個所述中央運算處理裝置的端子相連接的中繼裝置、以及檢測所述區(qū)域是否被切離的檢測裝置,在未切離所述區(qū)域的狀態(tài)下,通過將外部裝置與所述連接器連接,能直接控制所述中央運算處理裝置的內(nèi)部邏輯電路而將數(shù)據(jù)寫入所述存儲元件,并在切離了所述區(qū)域的狀態(tài)下,根據(jù)所述檢測裝置的輸出信號,所述中繼裝置將連接所述連接器的端子與所述中央運算處理裝置的端子的至少一條連接切斷,所以使得不能直接控制所述中央運算處理裝置的內(nèi)部電路而將數(shù)據(jù)寫入所述存儲元件。
本發(fā)明的電子裝置,能利用外部裝置(例如JTAG調(diào)整器)直接控制CPU的內(nèi)部邏輯電路,將數(shù)據(jù)(包括程序等)高效寫入EEPROM,并且通過然后切離區(qū)域,能防止對EEPROM的數(shù)據(jù)進行改寫。
根據(jù)本發(fā)明,在工廠制造電子裝置時,可以使用JTAG調(diào)整器等外部裝置,直接控制CPU(例如J-CPU)的內(nèi)部電路,將數(shù)據(jù)(包括程序等)高效寫入EEPROM,并且能迅速且可靠地進行故障部位的檢測等。對EEPROM的數(shù)據(jù)寫入結(jié)束之后,通過切離所述區(qū)域,就能使在市場上第3者不能將JTAG調(diào)整器等外部裝置連接在電子裝置上而對內(nèi)部的EEPROM的數(shù)據(jù)進行不正當(dāng)改寫。
印刷電路板的區(qū)域已切離一事第3者即使知道,要修復(fù)它以使對EEPROM的寫入成為可能,實際上是極困難的。
本發(fā)明具有的作用是,實現(xiàn)了可高效率制造的電子裝置,同時,實現(xiàn)了存儲在EEPROM內(nèi)的數(shù)據(jù)在市場上被改寫的可能性非常小的電子裝置。
本發(fā)明權(quán)利要求22所述的發(fā)明是一種電子裝置,其特征在于,該電子裝置具有的印刷電路板是具有可切離區(qū)域的印刷電路板,該印刷電路板具有中央運算處理裝置、可電氣改寫的非易失性存儲元件、連接器、將至少一個所述連接器的端子與至少一個所述中央運算處理裝置的端子相連接的中繼裝置、擾頻裝置、以及檢測所述區(qū)域是否被切離的檢測裝置,在未切離所述區(qū)域的狀態(tài)下,能利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)進行去擾頻,并將去擾頻后的數(shù)據(jù)傳送給所述中央運算處理裝置,同時,通過在所述連接器上連接外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)從所述中央運算處理裝置輸出到所述擾頻裝置,所述擾頻裝置能對所述中央運算處理裝置的輸出數(shù)據(jù)進行擾頻,并將擾頻后的數(shù)據(jù)寫入所述存儲元件,而在切離了所述區(qū)域的狀態(tài)下,能利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)進行去擾頻,并將去擾頻后的數(shù)據(jù)傳送給所述中央運算處理裝置,同時,根據(jù)所述檢測裝置的輸出信號,所述擾頻裝置不能將數(shù)據(jù)寫入所述存儲元件。
本發(fā)明的電子裝置,能利用外部裝置(例如JTAG調(diào)整器)直接控制CPU的內(nèi)部邏輯電路,將數(shù)據(jù)(包括程序等)高效寫入EEPROM,并且通過然后切離區(qū)域,能防止對EEPROM的數(shù)據(jù)進行改寫。
根據(jù)本發(fā)明,在工廠制造電子裝置時,可以使用JTAG調(diào)整器等外部裝置,直接控制CPU(例如J-CPU)的內(nèi)部電路,將數(shù)據(jù)(包括程序等)高效寫入EEPROM,并且能迅速且可靠地進行故障部位的檢測等。對EEPROM的數(shù)據(jù)寫入結(jié)束之后,通過切離所述區(qū)域,就能使在市場上第3者不能將JTAG調(diào)整器等外部裝置連接在電子裝置上而對內(nèi)部的EEPROM的數(shù)據(jù)進行不正當(dāng)改寫。
印刷電路板的區(qū)域已切離一事第3者即使知道,要修復(fù)它以使對EEPROM的寫入成為可能,實際上是極困難的。
因為第3者不知道第一擾頻圖形,所以不可能從印刷電路板拆下EEPROM并用PROM記錄器等將數(shù)據(jù)直接寫入EEPROM。
本發(fā)明具有的作用是,實現(xiàn)了可高效率制造的電子裝置,同時,實現(xiàn)了EEPROM的數(shù)據(jù)在市場上被改寫的可能性非常小的電子裝置。
本發(fā)明權(quán)利要求23所述的發(fā)明是一種電子裝置,其特征在于,該電子裝置具有的印刷電路板是具有可切離區(qū)域的印刷電路板,該印刷電路板具有中央運算處理裝置、可電氣改寫的非易失性存儲元件、連接器、擾頻裝置、以及檢測所述區(qū)域是否被切離的檢測裝置,并且,在未切離所述區(qū)域的狀態(tài)下,能利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)以第一擾頻圖形進行去擾頻,并將去擾頻后的數(shù)據(jù)傳送給所述中央運算處理裝置,同時通過在所述連接器上連接外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)從所述中央運算處理裝置輸出到所述擾頻裝置,所述擾頻裝置能將所述中央運算處理裝置的輸出數(shù)據(jù)以第一擾頻圖形進行擾頻,并將擾頻后的數(shù)據(jù)寫入所述存儲元件;而在切離了所述區(qū)域的狀態(tài)下,能利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)以所述第一擾頻圖形或者以與所述第一擾頻圖形不同的擾頻圖形即第二擾頻圖形進行去擾頻,并將去擾頻后的數(shù)據(jù)傳送給所述中央運算處理裝置,同時,通過在所述連接器上連接所述外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)從所述中央運算處理裝置輸出到所述擾頻裝置,所述擾頻裝置能以所述第二擾頻圖形對所述中央運算處理裝置的輸出數(shù)據(jù)進行擾頻,并將擾頻后的數(shù)據(jù)寫入所述存儲元件。
本發(fā)明的電子裝置,能利用外部裝置(例如JTAG調(diào)整器)直接控制CPU的內(nèi)部邏輯電路,將數(shù)據(jù)(包括程序等)高效寫入EEPROM,并且通過在這之后切離區(qū)域,能防止對EEPROM的數(shù)據(jù)進行改寫。
根據(jù)本發(fā)明,在工廠制造電子裝置時,使用JTAG調(diào)整器等外部裝置直接控制CPU(例如J-CPU)的內(nèi)部電路,能以第一擾頻圖形對數(shù)據(jù)(包括程序等)進行擾頻后將數(shù)據(jù)高效寫入EEPROM,并且能迅速且可靠地進行故障部位的檢測等。
因為第3者不知道第一擾頻圖形,所以不可能拆下EEPROM,用PROM記錄器等將數(shù)據(jù)直接寫入EEPROM。
所謂“在切離了所述區(qū)域的狀態(tài)下,能利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)以所述第一擾頻圖形或者第二擾頻圖形進行去擾頻”,包含用第一擾頻圖形進行去擾頻的電子裝置(不能用第二擾頻圖形進行去擾頻),用第二擾頻圖形進行去擾頻的裝置(不能用第一擾頻圖形進行去擾頻),以及在第一擾頻圖形及第二擾頻圖形之中以客戶所選擇的擾頻圖形進行去擾頻的電子裝置。
在切離了所述區(qū)域的狀態(tài),利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)以所述第一擾頻圖形進行去擾頻的本發(fā)明的電子裝置,具有如下所述的作用。
在工廠將數(shù)據(jù)高效寫入EEPROM,制成電子裝置,將其切離所述區(qū)域后上市。以第一擾頻圖形進行擾頻后的EEPROM的數(shù)據(jù)用第一擾頻圖形進行去擾頻。因此,電子裝置正常工作。
在第3者通過將外部裝置連接在市場中的產(chǎn)品上,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,并將從外部裝置輸入的數(shù)據(jù)寫入存儲元件的情況下,所述擾頻裝置以第二擾頻圖形對所述中央運算處理裝置的輸出數(shù)據(jù)進行擾頻,并將擾頻后的數(shù)據(jù)寫入所述存儲元件。該擾頻裝置從所述存儲元件讀出數(shù)據(jù),并以第一擾頻圖形對數(shù)據(jù)進行去擾頻,所以,電子裝置不會根據(jù)不正當(dāng)改寫后的數(shù)據(jù)進行工作。
即使第3者知道印刷電路板的區(qū)域已切離,要進行修復(fù)以對EEPROM的寫入成為可能,實際上是極困難的。
因此,本發(fā)明具有實現(xiàn)了EEPROM的數(shù)據(jù)改寫困難的電子裝置的作用。
在切離了所述區(qū)域的狀態(tài),利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)以所述第二擾頻圖形進行去擾頻的本發(fā)明的電子裝置,具有如下所述的作用。
在工廠將數(shù)據(jù)高效寫入EEPROM,制成電子裝置,不切離所述區(qū)域而上市。以第一擾頻圖形進行擾頻后的EEPROM的數(shù)據(jù)用第一擾頻圖形進行去擾頻。因此,電子裝置正常工作。
即使第3者知道印刷電路板已切離,要將其修復(fù)使對EEPROM的寫入成為可能,實際上也是極困難的。
因為第3者不知道第一擾頻圖形,所以不可能從印刷電路板上拆下EEPROM并用PROM記錄器等將數(shù)據(jù)直接寫入EEPROM。
EEPROM的數(shù)據(jù)可以改寫無數(shù)次。用第一擾頻圖形進行擾頻后的數(shù)據(jù)被寫入EEPROM,從EEPROM讀出的數(shù)據(jù)用第一擾頻圖形進行去擾頻。因此,例如能記錄收視者每個月的收視記錄等數(shù)據(jù)。
假如第一擾頻圖形泄密給第3者,EEPROM被不正當(dāng)改寫了(設(shè)想從印刷電路板上拆下EEPROM,用PROM記錄器等將不正當(dāng)數(shù)據(jù)直接寫入了EEPROM的情況)。在該情況下,切離所述區(qū)域。由此,擾頻圖形從第一擾頻圖形變?yōu)榈诙_頻圖形。電子裝置具有的功能與切離所述區(qū)域之前無變化,且能恢復(fù)對第3者保持秘密。
即,EEPROM的數(shù)據(jù)可以改寫無數(shù)次。用第二擾頻圖形進行擾頻后的數(shù)據(jù)寫入EEPROM,從EEPROM讀出的數(shù)據(jù)以第二擾頻圖形進行去擾頻。因此,例如能記錄收視者每個月的收視記錄等。
又,第3者不知道第二擾頻圖形。
由此,本發(fā)明具有實現(xiàn)EEPROM的數(shù)據(jù)改寫困難的電子裝置的作用。
本發(fā)明權(quán)利要求24所述的發(fā)明是一種電子裝置,其特征在于,該電子裝置具有的印刷電路板是具有可切離的第1區(qū)域及第2區(qū)域的印刷電路板,該印刷電路板具有中央運算處理裝置、可電氣改寫的非易失性存儲元件、連接器、擾頻裝置、檢測所述第1區(qū)域是否被切離的檢測裝置,以及檢測所述第2區(qū)域是否被切離的檢測裝置,并且,在所述第1區(qū)域和所述第2區(qū)域中的任一個均未被切離的狀態(tài)下,能利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)以第一擾頻圖形進行去擾頻,并將去擾頻后的數(shù)據(jù)傳送給所述中央運算處理裝置,同時通過在所述連接器上連接外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)從所述中央運算處理裝置輸出到所述擾頻裝置,所述擾頻裝置能將所述中央運算處理裝置的輸出數(shù)據(jù)以所述第一擾頻圖形進行擾頻,并將擾頻后的數(shù)據(jù)寫入所述存儲元件;而在切離了所述第1區(qū)域且未切離所述第2區(qū)域的狀態(tài)下,能利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)以所述第一擾頻圖形進行去擾頻,并將去擾頻后的數(shù)據(jù)傳送給所述中央運算處理裝置,同時,通過在所述連接器上連接所述外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)從所述中央運算處理裝置輸出到所述擾頻裝置,所述擾頻裝置能以與所述第一擾頻圖形不同的擾頻圖形即第二擾頻圖形對所述中央運算處理裝置的輸出數(shù)據(jù)進行擾頻,并將擾頻后的數(shù)據(jù)寫入所述存儲元件,在所述第1區(qū)域和所述第2區(qū)域均被切離的狀態(tài)下,能利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)以所述第二擾頻圖形進行去擾頻,并將去擾頻后的數(shù)據(jù)傳送給所述中央運算處理裝置,同時,使得不能通過與所述連接器連接的所述外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,經(jīng)所述擾頻裝置寫入所述存儲元件。
本發(fā)明具有實現(xiàn)這樣的電子裝置的作用,該電子裝置可以根據(jù)第1區(qū)域和第2區(qū)域的切離狀態(tài),切換擾頻裝置的擾頻圖形及去擾頻圖形的模式,并能限制對EEPROM的可改寫次數(shù)。
因為第3者不知道第一擾頻圖形,所以不可能拆下EEPROM,用PROM記錄器等將數(shù)據(jù)直接寫入EEPROM。
因此,本發(fā)明具有實現(xiàn)EEPROM的數(shù)據(jù)改寫困難的電子裝置的作用。
在工廠將數(shù)據(jù)高效寫入EEPROM,制成電子裝置,將其第1區(qū)域切離后上市。以第一擾頻圖形進行擾頻后的EEPROM的數(shù)據(jù)用第一擾頻圖形進行去擾頻。因此,電子裝置正常工作。
在第3者通過將外部裝置連接在市場中的產(chǎn)品上,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,并將從外部裝置輸入的數(shù)據(jù)寫入存儲元件的情況下,所述擾頻裝置以第二擾頻圖形對所述中央運算處理裝置的輸出數(shù)據(jù)進行擾頻,并將擾頻后的數(shù)據(jù)寫入所述存儲元件。因為該擾頻裝置從所述存儲元件讀出數(shù)據(jù),并以第一擾頻圖形對數(shù)據(jù)進行去擾頻,所以,電子裝置不會根據(jù)不正當(dāng)改寫后的數(shù)據(jù)進行工作。
即使第3者知道印刷電路板的區(qū)域已切離,要進行修復(fù)以對EEPROM的寫入成為可能,實際上也是極困難的。
另外,在有必要改寫EEPROM的數(shù)據(jù)的情況下,將外部裝置連接在連接器上,利用外部裝置直接控制CPU的內(nèi)部邏輯電路,將數(shù)據(jù)寫入EEPROM。數(shù)據(jù)用第二擾頻圖形進行擾頻。然后切離印刷電路板的第2區(qū)域。此時,EEPROM的數(shù)據(jù)用第二擾頻圖形進行去擾頻,所以電子裝置正常工作。
另外,在切離了第2區(qū)域的情況下,擾頻裝置以第二擾頻圖形進行去擾頻一事最好保守秘密。
因此,本發(fā)明的電子裝置能夠兩次利用外部裝置直接控制CPU的內(nèi)部邏輯電路,將數(shù)據(jù)寫入EEPROM。
本發(fā)明權(quán)利要求25所述的發(fā)明,是根據(jù)根據(jù)權(quán)利要求20至權(quán)利要求24中的任一項所述的電子裝置,其特征在于,所述中央運算處理裝置是與IEEE1149標(biāo)準(zhǔn)對應(yīng)的元件。
與IEEE1149標(biāo)準(zhǔn)對應(yīng)的元件,通過將外部裝置連接在TAP上,能直接控制CPU的內(nèi)部邏輯電路。
本發(fā)明具有這樣的作用利用與IEEE1149標(biāo)準(zhǔn)對應(yīng)的電路,實現(xiàn)了能高效制造的電子裝置,并且,實現(xiàn)了EEPROM的數(shù)據(jù)在市場上被改寫的可能性非常小的電子裝置。
發(fā)明的新的特征正是專門記載在所附的權(quán)利要求書中的特征,關(guān)于構(gòu)成及內(nèi)容兩方面,與其它的目的及特征一起,通過結(jié)合附圖易于理解的以下的詳細(xì)說明,將得到更好的理解和評價。
圖2所示為本發(fā)明第2實施例的電子裝置的CPU等構(gòu)成圖。
圖3所示為本發(fā)明的對第2實施例、第3實施例及第4實施例中的區(qū)域被切離進行檢測的檢測裝置構(gòu)成圖。
圖4所示為本發(fā)明第3實施例的電子裝置的CPU等構(gòu)成圖。
圖5所示為本發(fā)明第4實施例的電子裝置的CPU等構(gòu)成圖。
圖6所示為現(xiàn)有電子裝置的CPU等構(gòu)成圖。
圖7所示為具有與JTAG標(biāo)準(zhǔn)對應(yīng)的CPU的電子裝置的CPU周圍的方框圖。
圖8所示為JTAG標(biāo)準(zhǔn)對應(yīng)元件的內(nèi)部結(jié)構(gòu)圖。
希望能注意,附圖的一部分或全部是以圖示為目的進行了概略的描述,并不限于或者說未必對圖中所示要素的實際相對大小及位置作了忠實描述。
《實施例1》用

圖1說明本發(fā)明的第1實施例。
圖1示出第1實施例的電子裝置中的含有J-CPU1及EEPROM的框圖。電子裝置的用途及種類是任意的,第1實施例的電子裝置是衛(wèi)星廣播的接收機。
另外,對與現(xiàn)有技術(shù)中說明過的元件及器件實質(zhì)上相同的,使用相同的符號。
在圖1中,1是在背景技術(shù)部分用圖8說明過的JTAG標(biāo)準(zhǔn)對應(yīng)元件的結(jié)構(gòu)的CPU(J-CPU),8為可電氣改寫的非易失性存儲元件,是作為程序存儲用的存儲元件的EEPROM,9為連接直接控制J-CPU1的內(nèi)部邏輯電路用的外部裝置即JTAG調(diào)整器(未圖示)用的JTAG連接器,10為安裝有J-CPU1及EEPROM8等多個電子元件的印刷電路板,是至少有4層以上的多層印刷電路板,13是為使印刷電路板10的切離變得容易而設(shè)置的V型切口。
在圖1中,在V型切口左側(cè)的設(shè)有JTAG連接器9的區(qū)域表示可切離區(qū)域。J-CPU1設(shè)有多個端子3,焊接在印刷電路板10上。多個端子3中的7是被稱為測試存取口(TAP)的JTAG標(biāo)準(zhǔn)對應(yīng)元件特有的端子,由TDI、TDO、TMS,TCK、TRST這樣5個端子構(gòu)成。
但并不限于圖1的電路構(gòu)成,因為在JTAG標(biāo)準(zhǔn)中,TRST是選擇項,所以有時7由TDI、TDO、TMS及TCK這樣4個端子構(gòu)成。
11為連接JTAG連接器9與TAP端子7的5條或4條連接線。連接線11形成在印刷電路板10的內(nèi)層14上。12為連接J-CPU1與EEPROM8等的地址總線及數(shù)據(jù)總線。地址總線及數(shù)據(jù)總線12將J-CPU1與其它元件(例如串行口LSI等周邊元件)連接。
另外,JTAG連接器一般含有對TAP的所有連接線(4條或5條),但有時僅含有TDI或TCK那樣、使JTAG電路工作不可缺少的信號(尤其是,為將數(shù)據(jù)寫入EEPROM所不可缺少的信號)的連接線。
J-CPU1的芯片在安裝在印刷電路板10上的狀態(tài)(被焊接等的狀態(tài))下,被封裝在從外部不能與端子3接觸的球型柵格排列(Ball Grid Array,BGA)組件內(nèi)。因為BGA組件的元件端子如圖1所示,全部在BGA組件與印刷電路板的接觸面內(nèi),所以在將元件安裝在印刷電路板上的狀態(tài)(元件緊貼在印刷電路板上,元件與印刷電路板之間幾乎無間隙),從外部見不到端子。因此,不能將線材焊接在圖1的J-CPU1的端子上,并通過該線材將信號輸入J-CPU1。
通過以下順序制造電子裝置。
(1)在未切離可切離區(qū)域的狀態(tài)下,將程序?qū)懭氚惭b在印刷電路板上的EEPROM8。程序?qū)懭脒@樣進行在連接器9上連接JTAG調(diào)整器,將J-CPU1的控制命令和程序從JTAG調(diào)整器經(jīng)連接線11傳送給J-CPU1。J-CPU1根據(jù)控制命令將傳送來的程序通過總線12后寫入EEPROM8。
例如,將數(shù)據(jù)輸入TDI端子,將時鐘信號輸入TCK端子,將數(shù)據(jù)傳送給單元4(移位寄存器的串行傳送)。接著,從控制EEPROM8的J-CPU1的端子3(例如是EEPROM8的多個地址端子、多個數(shù)據(jù)端子、寫入選通端子及啟動端子(或芯片選擇端子))輸出元件4的數(shù)據(jù)。輸出的數(shù)據(jù)被輸入EEPROM8。依次重復(fù)這樣的過程,就能將數(shù)據(jù)寫入EEPROM。
這樣一系列的寫入動作,因為使用JTAG調(diào)整器可以直接控制J-CPU1的內(nèi)部邏輯電路,所以能實現(xiàn)。
(2)程序?qū)懭虢Y(jié)束后,利用V型切口13將印刷電路板10的可切離區(qū)域切離。切離可切離區(qū)域之后,將制成的電子裝置上市。
因為將可切離區(qū)域切離之后,不存在與J-CPU1的TAP7連接的JTAG連接器9,所以不能連接JTAG調(diào)整器。因此,再不能用JTAG調(diào)整器直接控制J-CPU1的內(nèi)部邏輯電路,將程序?qū)懭隕EPROM8,能防止第3者不正當(dāng)改造EEPROM的程序。
此外,如果連接線11(通過JTAG信號)形成在印刷電路板10的表層,則削去覆蓋連接線11的保護層,就能使連接線11露出。在露出的連接線11上直接焊接線材,并將線材的另一端與JTAG調(diào)整器連接,就能利用JTAG調(diào)整器直接控制J-CPU1的內(nèi)部邏輯電路2來改造程序。
第1實施例的電子裝置因為連接線11形成在印刷電路板10的內(nèi)層,所以,不能將JTAG調(diào)整器直接連接在連接線11上。因此,不能在切離區(qū)域之后,改造程序。
可以將5條或4條連接線11全部形成在印刷電路板10的內(nèi)層,也可以僅將例如TDI的連接線或TCK的連接線形成在印刷電路板10的內(nèi)層。
J-CPU1的芯片如果如例如四面封裝(QFP)那樣,封裝在安裝之后也能從外部接觸端子3的組件中,就能在端子3上直接連接JTAG調(diào)整器,所以可以用JTAG調(diào)整器直接控制J-CPU1的內(nèi)部邏輯電路2來改造程序。
在第1實施例中,J-CPU1的芯片封裝在BGA組件中,不能在TAP7上直接連接JTAG而改造程序。
在第1實施例的變形中,J-CPU1的芯片被封裝在能從外部接觸的組件(例如QFP)中,但在安裝J-CPU1之后,至少TAP7被樹脂密封(例如,在TAP7的端子上涂布難于除去的樹脂并使樹脂固化)。J-CPU1在安裝在印刷電路板上的狀態(tài)下,其端子被密封成不能從外部接觸的狀態(tài)。因此,采用這樣的方法也能獲得相同的效果。
在說明書及權(quán)利要求書中所述的所謂“在安裝在印刷電路板上的狀態(tài),端子被密封成不能從外部接觸的狀態(tài)”,包括半導(dǎo)體裝置的芯片被封裝在BGA組件中的情況,以及將半導(dǎo)體裝置安裝在印刷電路板上之后,通過用樹脂覆蓋其端子等的方法將端子密封的情況。
《實施例2》使用圖2及圖3說明本發(fā)明的第2實施例。
圖2所示為第2實施例的電子裝置中含有J-CPU1及EEPROM8的框圖。電子裝置的用途及種類是任意的,第2實施例的電子裝置是便攜式信息終端。
又,對與現(xiàn)有技術(shù)或第1實施例說明過的實質(zhì)上相同的元件及器件標(biāo)上相同的符號,省略說明。
在圖2中,15為中繼JTAG連接器9與J-CPU1間信號的第1中繼裝置,16是為了檢測印刷電路板10的可切離區(qū)域是否被切離而引出到可切離區(qū)域的切離監(jiān)視線。檢測區(qū)域是否被切離的檢測裝置包括切離監(jiān)視線16。切離監(jiān)視線16形成在印刷電路板10的內(nèi)層。
使用圖3,對包括切離監(jiān)視線16在內(nèi)的檢測裝置檢測印刷電路板10的可切離區(qū)域是否被切離的方法進行說明。切離監(jiān)視線16的一端在印刷電路板10的可切離區(qū)域接地,另一端與中繼裝置15連接,在中繼裝置15內(nèi)部與電壓檢測單元經(jīng)過電阻與電源連接。檢測裝置包括切離監(jiān)視線、電阻及電壓檢測單元。
可切離區(qū)域未被切離時,切離監(jiān)視線16的電壓與接地相等(0V),切離后則與電源電壓(例如+5V)相等。中繼裝置15內(nèi)部的電壓檢測單元檢測該切離監(jiān)視線16的電壓。
當(dāng)電壓檢測單元測出切離監(jiān)視線16的電壓為0V時,中繼裝置15連接連接線11(將JTAG連接器9與J-CPU1的TAP7連接的連接線,通過JTAG信號)。將外部裝置(JTAG調(diào)整器)連接在JTAG連接器9上,從外部裝置將JTAG信號傳送給J-CPU1,就能直接控制J-CPU1的內(nèi)部邏輯電路,將數(shù)據(jù)(程序)寫入EEPROM8。
當(dāng)切離監(jiān)視線16的電壓為5V時,中繼裝置15切斷連接線11。不能從外部裝置將JTAG信號傳送給J-CPU1。因此,不能改寫EEPROM的數(shù)據(jù)。
中繼裝置15可以切斷所有(4條或5條)連接線11,也可以僅切斷TDI或TCK。
電子裝置用以下的順序制造。
(1)在未切離可切離區(qū)域的狀態(tài),將程序?qū)懭氚惭b在印刷電路板上的EEPROM8。程序的寫入是在JTAG連接器9上連接JTAG調(diào)整器,從JTAG調(diào)整器經(jīng)連接線11和中繼裝置15將J-CPU1的控制命令和程序傳送給J-CPU1。J-CPU1根據(jù)控制命令,將傳送來的程序通過總線12寫入EEPROM8。因為使用JTAG調(diào)整器能直接控制J-CPU1的內(nèi)部邏輯電路,所以能實現(xiàn)該一系列的寫入動作。。
(2)程序?qū)懭虢Y(jié)束之后,利用V型切口13將印刷電路板10的可切離區(qū)域切離。切離可切離區(qū)域之后,將制成的電子裝置上市。
因為切離可切離區(qū)域之后,中繼裝置15切斷連接線11,所以,不能利用JTAG調(diào)整器直接控制J-CPU1的內(nèi)部邏輯電路,將程序?qū)懭隕EPROM8。由此,能防止第3者不正當(dāng)改造EEPROM的程序。
如果切離監(jiān)視線16形成在印刷電路板10的表層,則在切離印刷電路板10的可切離區(qū)域之后,削去覆蓋切離監(jiān)視線16的保護層,就能使切離監(jiān)視線16露出。在露出的切離監(jiān)視線16上直接焊接線材,并將線材的另一端接地,通過這樣不正當(dāng)?shù)母脑?,中繼裝置15就連接連接線11。因此,就能利用JTAG調(diào)整器直接控制J-CPU1的內(nèi)部邏輯電路2來改造程序。
第1實施例的電子裝置因為切離監(jiān)視線16形成在印刷電路板10的內(nèi)層,所以,不能進行如上所述的不正當(dāng)改造。因此,在切離區(qū)域之后,不能改造程序。
同樣,因為中繼裝置15與J-CPU1之間的連接線11也形成在印刷電路板10的內(nèi)層14,所以,不能在中繼裝置15與J-CPU1之間的連接線11上直接連接JTAG調(diào)整器。因此能防止程序的改造。
還有,因為J-CPU1及中繼裝置15的芯片被封裝在BGA組件中,所以在將這些元件安裝在印刷電路板上之后,不能從外部接觸這些端子3。因此,不能在J-CPU1或中繼裝置15的JTAG信號線的端子上直接連接JTAG調(diào)整器來改造程序。
在其它的實施例中,J-CPU1和中繼裝置15的芯片封裝在能從外部接觸的組件(例如QFP)中,但在安裝J-CPU1和中繼裝置15之后,至少對JTAG信號線的端子進行樹脂密封(例如在TAP7的端子之上涂布難于除去的樹脂并使樹脂固化)。在J-CPU1和中繼裝置15安裝在印刷電路板上的狀態(tài)下,其端子被密封成不能從外部接觸的狀態(tài)。因此,采用該方法也能獲得同樣的效果。
《實施例3》使用圖4說明本發(fā)明的第3實施例。
圖4所示為第3實施例的電子裝置中含有J-CPU1和EEPROM的框圖。電子裝置的用途及種類等是任意的,第3實施例的電子裝置是復(fù)制機。
又,對與現(xiàn)有技術(shù)、第1實施例或第2實施例說明過的實質(zhì)上相同的元件及器件,使用相同的符號,省略說明。
在圖4中,19為具有檢測裝置和中繼裝置的第2中繼裝置。檢測裝置檢測印刷電路板10的可切離區(qū)域是否被切離,并將檢測結(jié)果傳送給第2中繼裝置19具有的中繼裝置和擾頻裝置17。第2中繼裝置19具有持中繼裝置根據(jù)檢測裝置的檢測結(jié)果,將JTAG連接器9與J-CPU1間的連接線11(連接JTAG連接器9與J-CPU1的TAP的連接線,通過JTAG信號)連接或切斷。
17為對從J-CPU1傳送給EEPROM8的數(shù)據(jù)進行擾頻,且對從EEPROM8傳送給J-CPU1的數(shù)據(jù)進行去擾頻的第1擾頻裝置。12a為數(shù)據(jù)總線,12b為地址總線,12c為經(jīng)過擾頻的數(shù)據(jù)總線,18為至少含有第2中繼裝置19和擾頻裝置17的第1半導(dǎo)體裝置。
第2中繼裝置19的功能除了將檢測結(jié)果傳送給擾頻裝置17之外,與第2實施例的中繼裝置15相同。
檢測裝置與圖3所示的第2實施例相同。因此,在可切離區(qū)域未被切離的情況下,切離監(jiān)視線16處于接地狀態(tài),切離監(jiān)視線16的電壓為0V。在可切離區(qū)域被切離的情況下,切離監(jiān)視線16的電壓為電源電壓(例如+5V)。
在印刷電路板10的可切離區(qū)域未被切離的情況下,檢測裝置通過切離監(jiān)視線16檢測出印刷電路板10的可切離區(qū)域未被切離,將表示所述區(qū)域未被切離的檢測信號(以下稱為第1檢測信號)傳送給第2中繼裝置19所含的中繼裝置及擾頻裝置17。第2中繼裝置19所含的中繼裝置將JTAG連接器9與J-CPU1間的連接線11接通。
在擾頻裝置輸入第1檢測信號的情況下,擾頻裝置17輸入J-CPU1輸出的數(shù)據(jù),并對輸入的數(shù)據(jù)以秘密擾頻圖形進行擾頻,再輸出擾頻后的數(shù)據(jù)。擾頻后的數(shù)據(jù)寫入EEPROM。此外,無論檢測裝置在輸出第1檢測信號,還是在輸出表示所述區(qū)域被切離的檢測信號(以下稱為第2檢測信號),擾頻裝置17均輸入從EEPROM8讀出的數(shù)據(jù),并對輸入的數(shù)據(jù)以秘密的所述擾頻圖形進行去擾頻,將去擾頻后的數(shù)據(jù)傳送給J-CPU1。
在印刷電路板10的可切離區(qū)域被切離的情況下,檢測裝置對擾頻裝置17傳送第2檢測信號。
在擾頻裝置17輸入第2檢測信號的情況下,擾頻裝置17不進行對EEPROM8的數(shù)據(jù)寫入。具體是,例如,擾頻裝置17通過切斷J-CPU1與EEPROM8的所有連接線,或者切斷從J-CPU1傳送給EEPROM8的寫入選通信號,或者使EEPROM8的啟動端子(或芯片選擇端子)成為禁止等,能禁止對EEPROM8的數(shù)據(jù)寫入。
電子裝置通過以下順序制造。
(1)在可切離區(qū)域未被切離的狀態(tài),將程序?qū)懭氚惭b在印刷電路板上的EEPROM8。程序的寫入是在JTAG連接器9上連接JTAG調(diào)整器,從JTAG調(diào)整器經(jīng)過連接線11和第2中繼裝置19,將J-CPU1的控制命令和程序傳送給J-CPU1。J-CPU1根據(jù)控制命令將傳送來的程序通過總線12a和12b傳送給擾頻裝置17。擾頻裝置17對程序進行擾頻。擾頻后的程序被寫入EEPROM8。因為使用JTAG調(diào)整器能直接控制J-CPU1的內(nèi)部邏輯電路所以能實現(xiàn)該一系列的寫入動作。
(2)程序?qū)懭虢Y(jié)束之后,利用V型切口切離印刷電路板的可切離區(qū)域。切離可切離區(qū)域之后,將制成的電子裝置上市。
因為在將可切離區(qū)域切離之后,中繼裝置19切斷連接線11,且擾頻裝置17不能將數(shù)據(jù)寫入EEPROM8,所以,不能用JTAG調(diào)整器直接控制J-CPU1的內(nèi)部邏輯電路來對EEPROM8寫入程序(可以僅切斷連接線11,也可以僅禁止對EEPROM8的寫入)。因此,能防止第3者不正當(dāng)?shù)馗脑霦EPROM的程序。
此外,在第3實施例中,中繼裝置19和擾頻裝置17與電子裝置工作所不可缺少的其它電路一起,在半導(dǎo)體裝置18內(nèi)部構(gòu)成一體。如果,從印刷電路板10拆下半導(dǎo)體裝置18,將中繼裝置19與擾頻裝置17做成分路,用線材將JTAG連接器9的各端子與J-CPU1的TAP直接連接,且將J-CPU1與EEPROM8間的數(shù)據(jù)總線12a用線材直接連接,在這樣的情況下,使用JTAG調(diào)整器有可能可以改寫EEPROM的程序,但因為半導(dǎo)體裝置18被拆下,所以不存在電子裝置工作必需的其它電路,電子裝置不會工作。
工作上不可缺少的其它電路是任意的,依據(jù)實際裝置的內(nèi)部結(jié)構(gòu)決定是否是不可缺少的,例如有RAM、放大輸入輸出端子及串行輸入輸出裝置等。
存在這樣進行不正當(dāng)改造的可能性從印刷電路板上拆下EEPROM8,使用PROM記錄器等改寫EEPROM8的程序,并將程序改寫后的EEPROM8再次安裝在印刷電路板上。但是,因為第3者不知道擾頻裝置17的擾頻圖形,所以,第3者不能將以秘密的擾頻圖形擾頻后的程序?qū)懭隕EPROM8。因此,即使將未經(jīng)擾頻的數(shù)據(jù)等寫入EEPROM來進行不正當(dāng)改造,電子裝置也不會動作。
還有,因為J-CPU1及半導(dǎo)體裝置18的芯片被封裝在BGA組件中,所以,將這些元件安裝在印刷電路板上之后,從外部不能接觸到這些端子。因此,不能在J-CPU11或半導(dǎo)體裝置18的JTAG信號線的端子上直接連接JTAG調(diào)整器等來改造程序。
在其它的實施例中,雖然J-CPU1及半導(dǎo)體裝置18的芯片被封裝在能從外部接觸的組件(例如QFP)中,但在安裝J-CPU1及半導(dǎo)體裝置18之后,至少將從JTAG信號線的端子及J-CPU1傳送至EEPROM8寫入選通信號的端子用樹脂密封(例如在端子之上涂布難于除去的樹脂并使樹脂固化)。J-CPU1及半導(dǎo)體裝置18在安裝在印刷電路板上的狀態(tài)下,其端子被密封成不能從外部接觸的狀態(tài)。因此,采用這樣的方法也能獲得同樣的效果。
如果切離監(jiān)視線16形成在印刷電路板10的表層,則在印刷電路板10的可切離區(qū)域被切離之后,削除覆蓋切離監(jiān)視線16的保護層,就能使切離監(jiān)視線16露出。在露出的切離監(jiān)視線16上直接焊接線材并將線材的另一端接地,經(jīng)過這樣的不正當(dāng)改造,第2中繼裝置19的檢測裝置輸出第1檢測信號。因此,用JTAG調(diào)整器直接控制J-CPU1的內(nèi)部邏輯電路2來改造程序就成為可能。
第3實施例的電子裝置因為切離監(jiān)視線16形成在印刷電路板10的內(nèi)層,所以,不能進行如上所述的不正當(dāng)改造。因此,切離區(qū)域之后,不能改造程序。
同樣,因為第2中繼裝置19與J-CPU1之間的連接線11也形成在印刷電路板10的內(nèi)層14,所以,不能在第2中繼裝置19與J-CPU1之間的連接線11上直接連接JTAG調(diào)整器。
由此,能防止程序的改造。
《實施例4》使用圖5說明本發(fā)明的第4實施例。
圖5所示為第4實施例的電子裝置中含有J-CPU1和EEPROM的框圖。電子裝置的用途及種類等是任意的,第4實施例的電子裝置是機項盒。
另外,對與在現(xiàn)有技術(shù)、第1實施例或第2實施例或第3實施例中說明過的實質(zhì)上相同的元件及器件,使用相同的符號,省略說明。
在圖5中,印刷電路板10具有第1可切離區(qū)域和第2可切離區(qū)域。16a和16b分別為檢測印刷電路板10的第1可切離區(qū)域和第2可切離區(qū)域是否被切離的的監(jiān)視線。與圖3的監(jiān)視線(第2實施例)一樣,監(jiān)視線16a在印刷電路板10的第1可切離區(qū)域內(nèi)連接成接地,監(jiān)視線16b在印刷電路板10的第2可切離區(qū)域內(nèi)連接成接地。
22為利用切離監(jiān)視線16a檢測印刷電路板10的第1可切離區(qū)域是否被切離的第1檢測裝置,23為利用切離監(jiān)視線16b檢測印刷電路板10的第2可切離區(qū)域是否被切離的第2檢測裝置。第1檢測裝置及第2檢測裝置的構(gòu)成與圖3(第2實施例)的相同,含有電源(+5V)和連接在與第1監(jiān)視線或第2監(jiān)視線之間的電阻和電壓檢測單元。
20為具有兩種擾頻圖形和兩種去擾頻圖形的第2擾頻裝置。21為至少含有第1檢測裝置22、第2檢測裝置23和第2擾頻裝置20的第2半導(dǎo)體裝置。
現(xiàn)對第1和第2可切離區(qū)域均未被切離的情況進行說明。
第1檢測裝置22和第2檢測裝置23分別檢測出切離監(jiān)視線16a和16b處于接地狀態(tài),將檢測結(jié)果傳送給第2擾頻裝置20。第2擾頻裝置20將擾頻圖形設(shè)定為第一擾頻圖形,并將去擾頻圖形設(shè)定為第1去擾頻圖形。
將外部裝置(例如JTAG調(diào)整器)連接在JTAG連接器9上,利用外部裝置直接驅(qū)動J-CPU1的內(nèi)部邏輯電路,將程序?qū)懭隕EPROM*,在這樣的情況下,擾頻裝置20輸入J-CPU1輸出的數(shù)據(jù),以第一擾頻圖形對輸入的數(shù)據(jù)進行擾頻,并將擾頻后的數(shù)據(jù)寫入EEPROM8。
擾頻裝置20輸入從EEPROM8讀出的數(shù)據(jù),用第一擾頻圖形對輸入的數(shù)據(jù)進行去擾頻,并將去擾頻后的數(shù)據(jù)傳送給J-CPU1。
下面對第1可切離區(qū)域被切離且第2可切離區(qū)域未被切離的情況進行說明。
第1檢測裝置22檢測出切離監(jiān)視線16a的電壓為+5V(第1區(qū)域被切離的狀態(tài)),而第2檢測裝置23檢測出切離監(jiān)視線16b的電壓為0V(第2區(qū)域未被切離的狀態(tài)),各檢測結(jié)果被傳送給第2擾頻裝置20。第2擾頻裝置20將擾頻圖形設(shè)定為第二擾頻圖形,將去擾頻圖形設(shè)定為第1去擾頻圖形。
將外部裝置(例如JTAG調(diào)整器)連接在JTAG連接器9上,利用外部裝置直接驅(qū)動J-CPU1的內(nèi)部邏輯電路,將程序?qū)懭隕EPROM8,在這樣的情況下,擾頻裝置20輸入J-CPU1輸出的數(shù)據(jù),用第二擾頻圖形對輸入的數(shù)據(jù)進行擾頻,將擾頻后的數(shù)據(jù)寫入EEPROM8。
擾頻裝置20輸入從EEPROM8讀出的數(shù)據(jù),用第一擾頻圖形對輸入的數(shù)據(jù)進行去擾頻,將去擾頻后的數(shù)據(jù)傳送給J-CPU1。
下面對第1及第2可切離區(qū)域被切離的情況進行說明。
第1檢測裝置22和第2檢測裝置23檢測出切離監(jiān)視線16a及16b的電壓均為+5V(區(qū)域被切離的狀態(tài))。各檢測結(jié)果被傳送給第2擾頻裝置20。第2擾頻裝置20將通過對EEPROM8的寫入數(shù)據(jù)及對EEPROM8的寫入選通信號的路徑切斷,并將去擾頻圖形設(shè)定為第2去擾頻圖形。
因此,即使將外部裝置(例如JTAG調(diào)整器)連接在JTAG連接器9上,用外部裝置直接驅(qū)動J-CPU1的內(nèi)部邏輯電路,也不能將數(shù)據(jù)寫入EEPROM8。
擾頻裝置20輸入從EEPROM8的數(shù)據(jù),將輸入的數(shù)據(jù)用第二擾頻圖形進行去擾頻,并將去擾頻后的數(shù)據(jù)傳送給J-CPU1。
即,在第1及第2可切離區(qū)域均未被切離的情況下,從連接在JTAG連接器9上的JTAG調(diào)整器經(jīng)連接線11傳送至J-CPU1的EEPROM8的程序通過數(shù)據(jù)總線12a輸入第2擾頻裝置20,以第一擾頻圖形進行擾頻,通過數(shù)據(jù)總線12c寫入EEPROM8。從EEPROM8讀出的數(shù)據(jù)通過數(shù)據(jù)總線12c輸入第2擾頻裝置20,按第1去擾頻圖形進行去擾頻,并通過數(shù)據(jù)總線12a,未擾頻的數(shù)據(jù)被輸入J-CPU1。因此,此時可以進行無數(shù)次程序改造。
如果在僅第1可切離區(qū)域被切離的狀態(tài)下執(zhí)行程序的改寫,則因為按第二擾頻圖形進行擾頻后的數(shù)據(jù)被寫入EEPROM8,所以,擾頻裝置20對從EEPROM8讀出的數(shù)據(jù)必須按第2去擾頻圖形進行去擾頻,因此,必須折除第2可切離區(qū)域。如果切離第2可切離區(qū)域,則第2擾頻裝置20禁止對EEPROM8的寫入,所以其后就不能改寫EEPROM8的數(shù)據(jù)。
第4實施例的電子裝置可以實現(xiàn)對程序的無數(shù)次改寫及僅改寫一次程序就禁止程序改寫的各種狀態(tài)。因此,能防止不正當(dāng)?shù)某绦蚋脑?,同時在必要的情況下,可以改寫電子裝置的EEPROM8的數(shù)據(jù)。
通過以下順序制造電子裝置。
(1)在未切離可切離區(qū)域的狀態(tài)下,將程序?qū)懭氚惭b在印刷電路板上的EEPROM8。程序?qū)懭脒@樣進行在連接器9上連接JTAG調(diào)整器,將J-CPU1的控制命令和程序從JTAG調(diào)整器經(jīng)連接線11傳送給J-CPU1。J-CPU1根據(jù)控制命令將傳送來的程序通過總線12a傳送給擾頻裝置20。傳送來的程序由擾頻裝置20以第一擾頻圖形進行擾頻。被擾頻后的程序通過總線12c被寫入EEPROM8。該一系列的寫入動作因為使用JTAG調(diào)整器可以直接控制J-CPU1的寫入動作,所以能實現(xiàn)。
(2)程序?qū)懭虢Y(jié)束后,將第1可切離區(qū)域切離。切離可切離區(qū)域之后,將制成的電子裝置上市。
(3)如果在產(chǎn)品上市之后須要改寫程序,則在售后服務(wù)站,以與(1)相同的順序?qū)?shù)據(jù)寫入EEPROM,然后切離第2可切離區(qū)域。然后將電子裝置送回市場。
也可能有第3者將JTAG調(diào)整器連接在JTAG連接器9上,利用JTAG調(diào)整器直接控制J-CPU1的內(nèi)部邏輯電路,將JTAG調(diào)整器送出的數(shù)據(jù)不正當(dāng)?shù)貙懭隕EPROM8。但是,擾頻裝置20以第二擾頻圖形對輸入的數(shù)據(jù)進行擾頻,將擾頻后的數(shù)據(jù)寫入EEPROM8。另外,從EEPROM8讀出的數(shù)據(jù)由擾頻裝置20以第一擾頻圖形進行去擾頻。因此,電子設(shè)備不會動作。
理想的是,通過切離第2區(qū)域,擾頻裝置20以第二擾頻圖形進行去擾頻一事保持秘密。
即使萬一第3者知道了這一秘密,EEPROM的數(shù)據(jù)改寫也只能進行一次。第3者要根據(jù)不充分的信息編制改造程序,以一次數(shù)據(jù)改寫就使電子裝置正常動作一般是極困難的。
如果由于某種原因,必須改寫市場中產(chǎn)品的EEPROM的程序時,可以使用JTAG調(diào)整器直接控制J-CPU1的內(nèi)部邏輯電路,將用第二擾頻圖形擾頻后的數(shù)據(jù)寫入EEPROM8。寫入后,通過切離第2區(qū)域,電子裝置就正常動作。
切離第2可切離區(qū)域之后,因為擾頻裝置20切斷數(shù)據(jù)總線12a與12c的連接等,其后第3者要不正當(dāng)?shù)馗脑霦EPROM程序就極困難。
在第4實施例中,第2半導(dǎo)體裝置21含有第1檢測裝置22、第2檢測裝置23、第2擾頻裝置20及電子裝置進行動作所不可缺少的其它電路。如果將半導(dǎo)體裝置21從印刷電路板10上拆下,使擾頻裝置20旁路,用線材直接連接J-CPU1與EEPROM8之間的數(shù)據(jù)總線12a及12c,在這樣的情況下,有可能使用JTAG調(diào)整器可以改寫EEPROM的程序,但因為半導(dǎo)體裝置21被拆下,所以不存在電子裝置進行動作所不可缺少的其它電路,電子裝置不會動作。
存在進行這樣的不正當(dāng)改造的可能性將EEPROM8從印刷電路板上拆下,使用PROM記錄器等改寫EEPROM8的程序,將程序改寫后的EEPROM8再次安裝在印刷電路板上。但是,因為第3者不知道擾頻裝置20的第一擾頻圖形,所以,第3者不能將以第一擾頻圖形擾頻后的程序?qū)懭隕EPROM8。因此,即使進行上述的不正當(dāng)改造,電子裝置也不動作。
如果切離監(jiān)視線16a或16b形成在印刷電路板10的表層,則印刷電路板10的可切離區(qū)域被切離之后,通過削除覆蓋切離監(jiān)視線16a或16b的保護層,就能使切離監(jiān)視線16a或16b露出。在露出的切離監(jiān)視線16a或16b上直接焊接線材,并使線材的另一端接地,通過進行這樣的不正當(dāng)改造,第1檢測裝置22或第2檢測裝置23就輸出表示第1區(qū)域或第2區(qū)域未被切離狀態(tài)的檢測信號。由此,就可能用JTAG調(diào)整器直接控制J-CPU1的內(nèi)部邏輯電路2,進行EEPROM8的程序的改造。
第4實施例的電子裝置因為切離監(jiān)視線16a及16b形成在印刷電路板10的內(nèi)層,所以,不能進行如上所述的不正當(dāng)改造。因此,切離第1區(qū)域后,改造程序很困難,切離第1區(qū)域和第2區(qū)域之后,不能改造程序。
由此,能防止對程序的改造。
對具有圖5的構(gòu)成的其它實施例進行說明。
在第1區(qū)域及第2區(qū)域未被切離的情況下,擾頻裝置20對J-CPU1輸出的數(shù)據(jù)以第一擾頻圖形進行擾頻,將擾頻后的數(shù)據(jù)傳送給EEPROM8。另外,擾頻裝置20對從EEPROM8讀出的數(shù)據(jù)以第一擾頻圖形進行去擾頻,將去擾頻后的數(shù)據(jù)傳送給J-CPU1。
在第1區(qū)域已被切離且第2區(qū)域未被切離的情況下,擾頻裝置20對J-CPU1輸出的數(shù)據(jù)以第二擾頻圖形進行擾頻,將擾頻后的數(shù)據(jù)傳送給EEPROM8。另外,擾頻裝置20對從EEPROM8讀出的數(shù)據(jù)以第二擾頻圖形進行去擾頻,將去擾頻后的數(shù)據(jù)傳送給J-CPU1。
在第1區(qū)域及第2區(qū)域被切離的情況下,擾頻裝置20切斷J-CPU1的寫入選通信號通過的路徑。另外,擾頻裝置20對從EEPROM8讀出的數(shù)據(jù)以第二擾頻圖形進行去擾頻,將去擾頻后的數(shù)據(jù)傳送給J-CPU1。
根據(jù)本發(fā)明,在工廠制造電子裝置時,使用JTAG調(diào)整器等外部裝置直接控制CPU(例如J-CPU)的內(nèi)部電路,能將數(shù)據(jù)(包括程序等)高效寫入EEPROM,并且能迅速且可靠進行故障部位的檢測等。對EEPROM的數(shù)據(jù)寫入結(jié)束之后,通過切離區(qū)域,就能使第3者在市場上,不能在電子裝置上連接JTAG調(diào)整器等外部裝置對內(nèi)部的EEPROM數(shù)據(jù)進行不正當(dāng)改寫。
根據(jù)本發(fā)明,可獲得這樣有利的效果實現(xiàn)高效率的電子裝置制造方法,且實現(xiàn)所制造的電子裝置的EEPROM所存儲的數(shù)據(jù)在市場上被改寫的可能性非常小的電子裝置制造方法。
根據(jù)本發(fā)明,使得在市場上,第3者不能在CPU等的端子或印刷電路板的連接線上等直接焊接線材,并將該線材的另一端與JTAG調(diào)整器等外部裝置的端子連接等,不正當(dāng)?shù)貙?nèi)部的EEPROM數(shù)據(jù)進行改寫。
根據(jù)本發(fā)明,可獲得實現(xiàn)所制造的電子裝置的EEPROM所存儲的數(shù)據(jù)在市場上被改寫的可能性更小的電子裝置制造方法這樣有利的效果。
在本發(fā)明的電子裝置制造方法中,還有,EEPROM中寫入有經(jīng)過擾頻的數(shù)據(jù),第3者不知道擾頻圖形,所以第3者不能拆下EEPROM并使用PROM記錄器等改寫數(shù)據(jù)。
根據(jù)本發(fā)明,可獲得實現(xiàn)高效率電子裝置制造方法,且實現(xiàn)所制造的電子裝置的EEPROM所存儲的數(shù)據(jù)在市場上被改寫的可能性非常小的電子裝置制造方法這樣有利的效果。
根據(jù)本發(fā)明,還可獲得能實現(xiàn)通過切離印刷電路板的區(qū)域,能改變寫入在EEPROM中的數(shù)據(jù)的擾頻圖形的電子裝置這樣有利的效果。而且,在一旦切離了區(qū)域的狀態(tài)下,擾頻裝置進行去擾頻的擾頻圖形與進行擾頻的擾頻圖形是不相同的,所以第3者要不正當(dāng)?shù)貙懭霐?shù)據(jù)是非常困難的。此外,利用切離秘密的第2區(qū)域等方法,改寫EEPROM的數(shù)據(jù)成為可能。
根據(jù)本發(fā)明,可獲得實現(xiàn)高效率電子裝置制造方法,且實現(xiàn)所制造的電子裝置的EEPROM所存儲數(shù)據(jù)在市場上被改寫的可能性非常小的電子裝置制造方法這樣有利的效果,同時,可獲得實現(xiàn)所制造的電子裝置的EEPROM所存儲的數(shù)據(jù)在以后能改寫的電子裝置制造方法這樣有利的效果。
根據(jù)本發(fā)明,可獲得利用與IEEE1149標(biāo)準(zhǔn)對應(yīng)電路、實現(xiàn)高效率電子裝置制造方法,且實現(xiàn)所制造的電子裝置的EEPROM所存儲的數(shù)據(jù)在市場上被改寫的可能性非常小的電子裝置制造方法這樣有利的效果。
本發(fā)明的電子裝置利用外部裝置(例如JTAG調(diào)整器)直接控制CPU的內(nèi)部邏輯電路,能將數(shù)據(jù)(包括程序等)高效寫入EEPROM,且這之后,通過切離區(qū)域,能防止對EEPROM數(shù)據(jù)的改寫。
根據(jù)本發(fā)明,在工廠制造電子裝置時,使用JTAG調(diào)整器等外部裝置直接控制CPU(例如J-CPU)的內(nèi)部電路,能將數(shù)據(jù)(包括程序等)高效寫入EEPROM,,并能迅速且可靠進行故障部位的檢測等。對EEPROM的數(shù)據(jù)寫入結(jié)束之后,通過切離區(qū)域,就能在市場上,使第3者不能將JTAG調(diào)整器等外部裝置連接在電子裝置上,對內(nèi)部的EEPROM的數(shù)據(jù)進行不正當(dāng)改寫。
根據(jù)本發(fā)明,可獲得實現(xiàn)能高效率制造的電子裝置,且實現(xiàn)存儲在EEPROM中的數(shù)據(jù)在市場上被改寫的可能性非常小的電子裝置這樣有利的效果。
在本發(fā)明中,還因為EEPROM中寫入有被擾頻后的數(shù)據(jù),第3者不知道擾頻圖形,所以第3者不能拆下EEPROM并使用PROM記錄器等改寫數(shù)據(jù)。
根據(jù)本發(fā)明,可獲得實現(xiàn)能高效率制造的電子裝置,且實現(xiàn)EEPROM的數(shù)據(jù)在市場上被改寫的可能性非常小的電子裝置這樣有利的效果。
根據(jù)本發(fā)明,還可獲得實現(xiàn)通過切離印刷電路板的區(qū)域、能改變寫入在EEPROM中的數(shù)據(jù)的擾頻圖形的電子裝置這樣有利的效果。
另外,對于在一旦切離了區(qū)域的狀態(tài)下,擾頻裝置進行去擾頻的擾頻圖形與進行擾頻的擾頻圖形不相同的電子裝置中,第3者將數(shù)據(jù)不正當(dāng)寫入是非常困難的。此外,利用切離秘密的第2區(qū)域等方法,改寫EEPROM的數(shù)據(jù)成為可能。
根據(jù)本發(fā)明,可獲得實現(xiàn)可高效率制造的電子裝置,且實現(xiàn)EEPROM的數(shù)據(jù)在市場上被改寫的可能性非常小的電子裝置這樣有利的效果,同時可獲得實現(xiàn)以后可改寫EEPROM的數(shù)據(jù)的電子裝置這樣有利的效果。
本發(fā)明的電子裝置還能實現(xiàn)這樣的電子裝置,該電子裝置通過切離印刷電路板的區(qū)域,能改變寫入在EEPROM中的數(shù)據(jù)的擾頻圖形,并且利用各擾頻圖形能無數(shù)次改寫EEPROM的數(shù)據(jù)。
本發(fā)明實現(xiàn)對收視者的每月視聽記錄等需要無數(shù)次改寫的數(shù)據(jù)進行不正當(dāng)改寫很困難的電子裝置。
因為第3者不知道第一擾頻圖形,所以不能從印刷電路板上拆下EEPROM并用PROM記錄器等將數(shù)據(jù)直接寫入EEPROM。
另外,在判斷為被不正當(dāng)?shù)馗膶懥藬?shù)據(jù)的情況下,通過切離印刷電路板的區(qū)域,就能改變擾頻圖形。
根據(jù)本發(fā)明,可獲得實現(xiàn)EEPROM的數(shù)據(jù)改寫困難的電子裝置這樣有利的效果。
根據(jù)本發(fā)明,可獲得實現(xiàn)可以按第1區(qū)域及第2區(qū)域的切離狀態(tài),對擾頻裝置的擾頻圖形及去擾頻圖形的模式進行切換,且可以限制對EEPROM的可寫入次數(shù)(僅可改寫1次)的電子裝置這樣有利的效果。
根據(jù)本發(fā)明,可獲得利用與IEEE1149標(biāo)準(zhǔn)對應(yīng)的電路實現(xiàn)能高效率制造的電子裝置、且實現(xiàn)EEPROM的數(shù)據(jù)在市場上被改寫的可能性非常小的電子裝置這樣有利的效果。
以上對發(fā)明的較佳形態(tài)進行了一定程度的詳細(xì)說明,但該較佳形態(tài)所公開內(nèi)容在構(gòu)成的詳細(xì)部分當(dāng)然是會有變化的,在不脫離所要求的發(fā)明的范圍及精神的情況下,可以實現(xiàn)各要素的組合及順序的變化。
產(chǎn)業(yè)上利用的可能性本發(fā)明可以利用于由這樣的中央運算處理裝置控制的電子裝置,該中央運算處理裝置與IEEE std 1149.1-1990 Standard Test Access Port and Boundary-Scan Architecture標(biāo)準(zhǔn)等對應(yīng),尤其適合于防止對存儲在存儲元件中的數(shù)據(jù)(包括中央運算處理裝置的動作程序、密鑰及客戶識別碼(包括用戶ID碼)等)進行不正當(dāng)改造的防止。
權(quán)利要求
1.一種電子裝置制造方法,其特征在于,該電子裝置具有的印刷電路板是具有可切離區(qū)域的印刷電路板,該印刷電路板具有中央運算處理裝置、可電氣改寫的非易失性存儲元件及安裝在所述區(qū)域的連接器,并且,在切離了所述區(qū)域的狀態(tài)下,不能直接控制所述中央運算處理裝置的內(nèi)部電路、將數(shù)據(jù)寫入所述存儲元件,具有在所述連接器上連接外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)寫入所述存儲元件的寫入步驟;在所述寫入步驟之后,將所述區(qū)域切離的切離步驟。
2.根據(jù)權(quán)利要求1所述的電子裝置制造方法,其特征在于,所述中央運算裝置在安裝在所述印刷電路板上的狀態(tài)下所述中央運算處理裝置的端子被密封成不能從外部接觸的狀態(tài)。
3.根據(jù)權(quán)利要求1所述的電子裝置制造方法,其特征在于,所述印刷電路板為至少4層以上的多層印刷電路板,連接所述中央運算處理裝置與所述連接器的至少一條連接線形成在所述印刷電路板的內(nèi)層。
4.一種電子裝置制造方法,其特征在于,該電子裝置具有的印刷電路板是具有可切離區(qū)域的印刷電路板,該印刷電路板具有中央運算處理裝置、可電氣改寫的非易失性存儲元件、連接器、將至少一個所述連接器的端子與至少一個所述中央運算處理裝置的端子相連接的中繼裝置、以及檢測所述區(qū)域是否被切離的檢測裝置,并且,在切離了所述區(qū)域的狀態(tài)下,根據(jù)所述檢測裝置的輸出信號,所述中繼裝置將所述連接器的端子與所述中央運算處理裝置的端子相連接的至少一條連接線被切斷,所以不能直接控制所述中央運算處理裝置的內(nèi)部電路、將數(shù)據(jù)寫入所述存儲元件,包括在所述連接器上連接外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)寫入所述存儲元件的寫入步驟;在所述寫入步驟之后,將所述區(qū)域切離的切離步驟。
5.根據(jù)權(quán)利要求4所述的電子裝置制造方法,其特征在于,所述中央運算處理裝置及所述中繼裝置在安裝在所述印刷電路板上的狀態(tài)下,所述中央運算處理裝置的端子及所述中繼裝置的端子被密封成不能從外部接觸的狀態(tài)。
6.一種電子裝置制造方法,其特征在于,該電子裝置具有的印刷電路板是具有可切離區(qū)域的印刷電路板,該印刷電路板具有中央運算處理裝置、可電氣改寫的非易失性存儲元件、連接器、將至少一個所述連接器的端子與至少一個所述中央運算處理裝置的端子相連接的中繼裝置、擾頻裝置、以及檢測所述區(qū)域是否被切離的檢測裝置,并且,在未切離所述區(qū)域的狀態(tài)下,能利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)進行去擾頻,并將去擾頻后的數(shù)據(jù)傳送給所述中央運算處理裝置,同時能通過在所述連接器上連接外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)從所述中央運算處理裝置輸出到所述擾頻裝置,所述擾頻裝置將所述中央運算處理裝置的輸出數(shù)據(jù)進行擾頻,將擾頻后的數(shù)據(jù)寫入所述存儲元件;在切離了所述區(qū)域的狀態(tài)下,能利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)進行去擾頻,并將去擾頻后的數(shù)據(jù)傳送給所述中央運算處理裝置,同時,根據(jù)所述檢測裝置的輸出信號,所述擾頻裝置不能將數(shù)據(jù)寫入所述存儲元件,具有通過在所述連接器上連接所述外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)從所述中央運算處理裝置輸出到所述擾頻裝置,所述擾頻裝置對所述中央運算處理裝置的輸出數(shù)據(jù)進行擾頻,并將擾頻后的數(shù)據(jù)寫入所述存儲元件的寫入步驟;在所述寫入步驟之后,將所述區(qū)域切離的切離步驟。
7.根據(jù)權(quán)利要求6所述的電子裝置制造方法,其特征在于,所述中繼裝置、所述擾頻裝置及所述電子裝置進行動作不可缺少的其它電路包含在一個半導(dǎo)體裝置中。
8.根據(jù)權(quán)利要求7所述的電子裝置制造方法,其特征在于,所述中央運算處理裝置及所述半導(dǎo)體裝置在安裝在所述印刷電路板上的狀態(tài)下,所述中央運算處理裝置的端子及所述半導(dǎo)體裝置的端子被密封成不能從外部接觸的狀態(tài)。
9.根據(jù)權(quán)利要求6所述的電子裝置制造方法,其特征在于,在切離了所述區(qū)域的狀態(tài)下,所述擾頻裝置將從所述中央運算處理裝置傳送給所述存儲元件的寫入選通信號的線切斷。
10.一種電子裝置制造方法,其特征在于,該電子裝置具有的印刷電路板是具有可切離區(qū)域的印刷電路板,該印刷電路板具有中央運算處理裝置、可電氣改寫的非易失性存儲元件、連接器、擾頻裝置、以及檢測所述區(qū)域是否被切離的檢測裝置,并且,在未切離所述區(qū)域的狀態(tài)下,能利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)以第一擾頻圖形進行去擾頻,并將去擾頻后的數(shù)據(jù)傳送給所述中央運算處理裝置,同時,通過在所述連接器上連接外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)從所述中央運算處理裝置輸出到所述擾頻裝置,所述擾頻裝置能將所述中央運算處理裝置的輸出數(shù)據(jù)以第一擾頻圖形進行擾頻,并將擾頻后的數(shù)據(jù)寫入所述存儲元件;在切離了所述區(qū)域的狀態(tài)下,能根據(jù)所述檢測裝置的輸出信號,利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)以第一擾頻圖形進行去擾頻,并將去擾頻后的數(shù)據(jù)傳送給所述中央運算處理裝置,同時,通過在所述連接器上連接所述外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)從所述中央運算處理裝置輸出到所述擾頻裝置,所述擾頻裝置能以第二擾頻圖形對所述中央運算處理裝置的輸出數(shù)據(jù)進行擾頻,并將擾頻后的數(shù)據(jù)寫入所述存儲元件,該制造方法具有如下步驟通過在所述連接器上連接所述外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)從所述中央運算處理裝置輸出到所述擾頻裝置,所述擾頻裝置以第一擾頻圖形對所述中央運算處理裝置的輸出數(shù)據(jù)進行擾頻,并將擾頻后的數(shù)據(jù)寫入所述存儲元件的寫入步驟;在所述寫入步驟之后,將所述區(qū)域切離的切離步驟。
11.根據(jù)權(quán)利要求10所述的電子裝置制造方法,其特征在于,所述擾頻裝置、所述檢測裝置及所述電子裝置進行動作不可缺少的其它電路包含在一個半導(dǎo)體裝置中。
12.根據(jù)權(quán)利要求11所述的電子裝置制造方法,其特征在于,在所述半導(dǎo)體裝置安裝在所述印刷電路板上的狀態(tài)下,所述半導(dǎo)體裝置的端子被密封成不能從外部接觸的狀態(tài)。
13.根據(jù)權(quán)利要求4所述的電子裝置制造方法,其特征在于,所述印刷電路板為至少4層以上的多層印刷電路板,通過表示所述區(qū)域是否被切離的檢測信號的線形成在所述印刷電路板的內(nèi)層。
14.根據(jù)權(quán)利要求6所述的電子裝置制造方法,其特征在于,所述印刷電路板為至少4層以上的多層印刷電路板,通過表示所述區(qū)域是否被切離的檢測信號的線形成在所述印刷電路板的內(nèi)層。
15.根據(jù)權(quán)利要求10所述的電子裝置制造方法,其特征在于,所述印刷電路板為至少4層以上的多層印刷電路板,通過表示所述區(qū)域是否被切離的檢測信號的線形成在所述印刷電路板的內(nèi)層。
16.根據(jù)權(quán)利要求4所述的電子裝置制造方法,其特征在于,所述印刷電路板為至少4層以上的多層印刷電路板,連接所述中央運算處理裝置與所述中繼裝置的至少一條連接線形成在所述印刷電路板的內(nèi)層。
17.根據(jù)權(quán)利要求6所述的電子裝置制造方法,其特征在于,所述印刷電路板為至少4層以上的多層印刷電路板,連接所述中央運算處理裝置與所述中繼裝置的至少一條連接線形成在所述印刷電路板的內(nèi)層。
18.根據(jù)權(quán)利要求10所述的電子裝置制造方法,其特征在于,所述印刷電路板為至少4層以上的多層印刷電路板,連接所述中央運算處理裝置與所述中繼裝置的至少一條連接線形成在所述印刷電路板的內(nèi)層。
19.根據(jù)權(quán)利要求1至權(quán)利要求18中的任一項所述的電子裝置制造方法,其特征在于,所述中央運算處理裝置是與IEEE1149標(biāo)準(zhǔn)對應(yīng)的元件。
20.一種電子裝置,其特征在于,該電子裝置具有的印刷電路板是具有可切離區(qū)域的印刷電路板,該印刷電路板具有中央運算處理裝置、可電氣改寫的非易失性存儲元件及在所述區(qū)域的連接器,并且使得在未切離所述區(qū)域的狀態(tài)下,通過在所述連接器上連接外部裝置,能直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)寫入所述存儲元件,在切離所述區(qū)域的狀態(tài)下,不能控制所述中央運算處理裝置而將數(shù)據(jù)寫入所述存儲元件。
21.一種電子裝置,其特征在于,該電子裝置具有的印刷電路板是具有可切離區(qū)域的印刷電路板,該印刷電路板具有中央運算處理裝置、可電氣改寫的非易失性存儲元件、連接器、將至少一個所述連接器的端子與至少一個所述中央運算處理裝置的端子相連接的中繼裝置、以及檢測所述區(qū)域是否被切離的檢測裝置,并且使得在未切離所述區(qū)域的狀態(tài)下,通過將外部裝置連接在所述連接器上,能直接控制所述中央運算處理裝置的內(nèi)部邏輯電路而將數(shù)據(jù)寫入所述存儲元件,并且,在切離了所述區(qū)域的狀態(tài)下,根據(jù)所述檢測裝置的輸出信號,所述中繼裝置將連接所述連接器的端子與所述中央運算處理裝置的端子的至少一條連接切斷,所以不能直接控制所述中央運算處理裝置的內(nèi)部電路而將數(shù)據(jù)寫入所述存儲元件。
22.一種電子裝置,其特征在于,該電子裝置具有的印刷電路板是具有可切離區(qū)域的印刷電路板,該印刷電路板具有中央運算處理裝置、可電氣改寫的非易失性存儲元件、連接器、將至少一個所述連接器的端子與至少一個所述中央運算處理裝置的端子相連接的中繼裝置、擾頻裝置、以及檢測所述區(qū)域是否被切離的檢測裝置,在未切離所述區(qū)域的狀態(tài)下,能利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)進行去擾頻,并將去擾頻后的數(shù)據(jù)傳送給所述中央運算處理裝置,同時,通過在所述連接器上連接外部裝置,能直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)從所述中央運算處理裝置輸出到所述擾頻裝置,所述擾頻裝置能對所述中央運算處理裝置的輸出數(shù)據(jù)進行擾頻,并將擾頻后的數(shù)據(jù)寫入所述存儲元件,并且使得在切離了所述區(qū)域的狀態(tài)下,能利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)進行去擾頻,并將去擾頻后的數(shù)據(jù)傳送給所述中央運算處理裝置,同時,根據(jù)所述檢測裝置的輸出信號,所述擾頻裝置不能將數(shù)據(jù)寫入所述存儲元件。
23.一種電子裝置,其特征在于,該電子裝置具有的印刷電路板是具有可切離區(qū)域的印刷電路板,該印刷電路板具有中央運算處理裝置、可電氣改寫的非易失性存儲元件、連接器、擾頻裝置、以及檢測所述區(qū)域是否被切離的檢測裝置,并且,在未切離所述區(qū)域的狀態(tài)下,能利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)以第一擾頻圖形進行去擾頻,并將去擾頻后的數(shù)據(jù)傳送給所述中央運算處理裝置,同時通過在所述連接器上連接外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)從所述中央運算處理裝置輸出到所述擾頻裝置,所述擾頻裝置能將所述中央運算處理裝置的輸出數(shù)據(jù)以第一擾頻圖形進行擾頻,并將擾頻后的數(shù)據(jù)寫入所述存儲元件;在切離了所述區(qū)域的狀態(tài)下,能利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)以所述第一擾頻圖形或者以與所述第一擾頻圖形不同的擾頻圖形即第二擾頻圖形進行去擾頻,并將去擾頻后的數(shù)據(jù)傳送給所述中央運算處理裝置,同時,通過在所述連接器上連接所述外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)從所述中央運算處理裝置輸出到所述擾頻裝置,所述擾頻裝置能以所述第二擾頻圖形對所述中央運算處理裝置的輸出數(shù)據(jù)進行擾頻,并將擾頻后的數(shù)據(jù)寫入所述存儲元件。
24.一種電子裝置,其特征在于,該電子裝置具有的印刷電路板是具有可切離的第1區(qū)域及第2區(qū)域的印刷電路板,該印刷電路板具有中央運算處理裝置、可電氣改寫的非易失性存儲元件、擾頻裝置、檢測所述第1區(qū)域是否被切離的檢測裝置,以及檢測所述第2區(qū)域是否被切離的檢測裝置,并且,在所述第1區(qū)域和所述第2區(qū)域中的任一個均未被切離的狀態(tài)下,能利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)以第一擾頻圖形進行去擾頻,并將去擾頻后的數(shù)據(jù)傳送給所述中央運算處理裝置,同時通過在所述連接器上連接外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)從所述中央運算處理裝置輸出到所述擾頻裝置,所述擾頻裝置能對所述中央運算處理裝置的輸出數(shù)據(jù)以所述第一擾頻圖形進行擾頻,并將擾頻后的數(shù)據(jù)寫入所述存儲元件;在切離了所述第1區(qū)域且未切離所述第2區(qū)域的狀態(tài)下,能利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)以所述第一擾頻圖形進行去擾頻,并將去擾頻后的數(shù)據(jù)傳送給所述中央運算處理裝置,同時,通過在所述連接器上連接所述外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)從所述中央運算處理裝置輸出到所述擾頻裝置,所述擾頻裝置能以與所述第一擾頻圖形不同的擾頻圖形即第二擾頻圖形對所述中央運算處理裝置的輸出數(shù)據(jù)進行擾頻,并將擾頻后的數(shù)據(jù)寫入所述存儲元件;在所述第1區(qū)域和所述第2區(qū)域均被切離的狀態(tài)下,能利用所述擾頻裝置對從所述存儲元件讀出的數(shù)據(jù)以所述第二擾頻圖形進行去擾頻,并將去擾頻后的數(shù)據(jù)傳送給所述中央運算處理裝置,同時,不能通過與所述連接器連接的所述外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,并經(jīng)所述擾頻裝置寫入所述存儲元件。
25.根據(jù)權(quán)利要求20至權(quán)利要求24中的任一項所述的電子裝置,其特征在于,所述中央運算處理裝置是與IEEE1149標(biāo)準(zhǔn)對應(yīng)的元件。
全文摘要
實現(xiàn)能將數(shù)據(jù)高效寫入EEPROM且存儲在EEPROM中的數(shù)據(jù)在市場上被改寫的可能性非常小的電子裝置及其制造方法。該電子裝置具有的印刷電路板是具有可切離區(qū)域的印刷電路板,該印刷電路板具有中央運算處理裝置、可電氣改寫的非易失性存儲元件及在所述區(qū)域的連接器,并且,在切離了所述區(qū)域的狀態(tài)下,不能直接控制所述中央運算處理裝置的內(nèi)部電路而將數(shù)據(jù)寫入所述存儲元件,具有:在所述連接器上連接外部裝置,直接控制所述中央運算處理裝置的內(nèi)部邏輯電路,將數(shù)據(jù)寫入所述存儲元件的寫入步驟;在所述寫入步驟之后,將所述區(qū)域切離的切離步驟。
文檔編號G06F21/00GK1380999SQ01801476
公開日2002年11月20日 申請日期2001年4月19日 優(yōu)先權(quán)日2000年4月25日
發(fā)明者岡部吉正, 大道光昭 申請人:松下電器產(chǎn)業(yè)株式會社
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1
苍山县| 东兴市| 金川县| 玉环县| 尚义县| 临沭县| 准格尔旗| 常宁市| 阿尔山市| 雷波县| 南平市| 巴彦淖尔市| 肇东市| 舒兰市| 德江县| 平远县| 洪泽县| 汝阳县| 沧州市| 印江| 渑池县| 荆州市| 德阳市| 手机| 分宜县| 冷水江市| 潞西市| 祁阳县| 永宁县| 沽源县| 方山县| 沅陵县| 鲁山县| 仲巴县| 安福县| 荔浦县| 河间市| 麻江县| 无棣县| 都安| 香港 |