專利名稱:一種脈沖失效偵測(cè)電路的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種偵測(cè)脈沖失效的電路。
背景技術(shù):
隨著單片機(jī)在開(kāi)關(guān)電源上的廣泛應(yīng)用,采用單片機(jī)產(chǎn)生開(kāi)關(guān)脈沖信號(hào)的技術(shù)正在普及。盡管近些年來(lái)單片機(jī)的可靠性有了長(zhǎng)足的發(fā)展,但是仍然有一定的幾率會(huì)產(chǎn)生誤動(dòng)作,造成嚴(yán)重事故。尤其是開(kāi)關(guān)脈沖信號(hào)由于誤動(dòng)作變成直流高電平后,會(huì)打開(kāi)開(kāi)關(guān)元器件并在開(kāi)關(guān)元器件上產(chǎn)生超過(guò)負(fù)荷能力的大電流,導(dǎo)致開(kāi)關(guān)元器件損壞。
發(fā)明內(nèi)容為了保證脈沖信號(hào)不會(huì)由于單片機(jī)誤動(dòng)作變成直流高電平,本實(shí)用新型提供一種偵測(cè)脈沖失效電路,該電路主要通過(guò)電阻、電容組成的計(jì)時(shí)電路偵測(cè)是否出現(xiàn)誤動(dòng)作造成的直流高電平。本實(shí)用新型解決其技術(shù)問(wèn)題所采用的技術(shù)方案是PM0S管Tl和NMOS管T2的柵極相連,并連接電阻R0,電阻RO的另一端連接脈沖信號(hào)輸入端。PMOS管Tl的源極接電源VCC,漏極連接電阻Rl,NMOS管T2的源極接地,漏極連接電阻R2。電阻Rl和R2的另一端相連,并連接電容C和運(yùn)算放大器OP-AMP的負(fù)輸入端,電容C的另一端接地。電阻R3的一端連接電源VCC,另一端連接運(yùn)算放大器OP-AMP的正輸入端和電阻R4,電阻R4的另一端接地。運(yùn)算放大器OP-AMP由VCC供電,輸出端是偵測(cè)信號(hào)輸出端。本實(shí)用新型的有益效果是,電路結(jié)構(gòu)簡(jiǎn)單,能夠快速偵測(cè)誤動(dòng)作造成的直流高電平。
以下結(jié)合附圖
和實(shí)施例對(duì)本實(shí)用新型進(jìn)一步說(shuō)明。圖I是本實(shí)用新型的電路原理圖。圖中,Tl.PMOS 管,T2. NMOS 管,R0.電阻,Rl.電阻,R2.電阻,R3.電阻,R4.電阻,C.電容,0P-AMP.運(yùn)算放大器,VCC.電源。
具體實(shí)施方式
在圖I中,PMOS管Tl和NMOS管T2的柵極相連,并連接電阻R0,電阻RO的另一端接脈沖信號(hào)輸入端。PMOS管Tl的源極連接電源VCC,漏極連接電阻Rl,NMOS管T2的源極接地,漏極連接電阻R2。電阻Rl和R2的另一端相連,并連接電容C和運(yùn)算放大器OP-AMP的負(fù)輸入端,電容C的另一端接地。電阻R3的一端連接電源VCC,另一端連接運(yùn)算放大器OP-AMP的正輸入端和電阻R4,電阻R4的另一端接地。運(yùn)算放大器OP-AMP由VCC供電,輸出端是偵測(cè)信號(hào)輸出端。如圖I所示,電阻R3和R4組成一個(gè)分壓電路,為運(yùn)算放大器OP-AMP的正輸入端提供一個(gè)參考電壓。當(dāng)脈沖信號(hào)輸入端為低電平時(shí),PMOS管Tl導(dǎo)通,NMOS管T2斷開(kāi),電源VCC通過(guò)電阻Rl對(duì)電容C充電。電容C上的電壓,即運(yùn)算放大器OP-AMP的負(fù)輸入端電壓,超過(guò)參考電壓時(shí),運(yùn)算放大器OP-AMP輸出低電平。當(dāng)脈沖信號(hào)輸入端為高電平時(shí),PMOS管Tl斷開(kāi),NMOS管T2導(dǎo)通。電容C通過(guò)電阻R2放電。當(dāng)電容C上的電壓低于參考電壓時(shí),運(yùn)算放大器OP-AMP輸出高電平。由于電阻Rl的阻值遠(yuǎn)遠(yuǎn)小于電阻R2的阻值,通過(guò)電阻Rl給電容C充電的時(shí)間常數(shù)遠(yuǎn)遠(yuǎn)小于電容C通過(guò)電阻R2放電的時(shí)間常數(shù)。因此,脈沖信號(hào)輸入端輸入的是脈沖信號(hào) 或低電平信號(hào)時(shí),運(yùn)算放大器OP-AMP始終輸出低電平。一旦出現(xiàn)誤動(dòng)作造成脈沖信號(hào)輸入端出現(xiàn)一個(gè)持續(xù)時(shí)間較長(zhǎng)的直流高電平信號(hào),運(yùn)算放大器OP-AMP輸出高電平。
權(quán)利要求1.一種脈沖失效偵測(cè)電路,其特征是=PMOS管Tl和NMOS管T2的柵極相連,并連接電阻R0,電阻RO的另一端接脈沖信號(hào)輸入端。
2.根據(jù)權(quán)利要求I所述的脈沖失效偵測(cè)電路,其特征是PM0S管Tl的源極接電源VCC,漏極連接電阻Rl,NMOS管T2的源極接地,漏極連接電阻R2。
3.根據(jù)權(quán)利要求I所述的脈沖失效偵測(cè)電路,其特征是電阻Rl和R2的另一端相連,并連接電容C和運(yùn)算放大器OP-AMP的負(fù)輸入端,電容C的另一端接地。
4.根據(jù)權(quán)利要求I所述的脈沖失效偵測(cè)電路,其特征是電阻R3的一端連接電源VCC,另一端連接運(yùn)算放大器OP-AMP的正輸入端和電阻R4,電阻R4的另一端接地。
專利摘要一種脈沖失效偵測(cè)電路。當(dāng)輸入低電平時(shí),它使PMOS管T1導(dǎo)通。電源VCC通過(guò)一個(gè)小阻值電阻R1快速將電容C充滿。此時(shí)運(yùn)算放大器OP-AMP的負(fù)輸入端電壓大于正輸入端電壓,運(yùn)算放大器OP-AMP輸出低電平。當(dāng)輸入高電平是,它使NMOS管T2導(dǎo)通。電容C通過(guò)一個(gè)大阻值電阻R2緩慢放電。當(dāng)電容C上電量釋放足夠時(shí),運(yùn)算放大器OP-AMP的負(fù)輸入端電壓小于正輸入端電壓,運(yùn)算放大器OP-AMP輸出高電平。因此,如果脈沖信號(hào)輸入端出現(xiàn)持續(xù)時(shí)間很長(zhǎng)的高電平信號(hào),運(yùn)算放大器OP-AMP輸出高電平,否則輸出低電平。
文檔編號(hào)G01R19/00GK202471815SQ201220104010
公開(kāi)日2012年10月3日 申請(qǐng)日期2012年3月20日 優(yōu)先權(quán)日2012年3月20日
發(fā)明者趙恩海 申請(qǐng)人:趙恩海