專利名稱:電子設(shè)備的傳導(dǎo)性電磁干擾噪聲分析儀的制作方法
技術(shù)領(lǐng)域:
本實用新型涉及電子設(shè)備的傳導(dǎo)性電磁干擾噪聲分析儀,該分析儀為傳導(dǎo) 性電磁干擾噪聲的測試、分析和抑制提供前提基礎(chǔ),屬于電磁干擾噪聲的測試、 分析設(shè)備技術(shù)領(lǐng)域。
背景技術(shù):
電石茲干擾(Electromagnetic Interference筒稱EMI),是指電》茲波與電子元 件作用后而產(chǎn)生的干擾現(xiàn)象,有傳導(dǎo)干擾和輻射干擾兩種。傳導(dǎo)干擾是指通過 導(dǎo)電介質(zhì)把一個電網(wǎng)絡(luò)上的信號耦合(干擾)到另 一個電網(wǎng)絡(luò)。各種運行的電力 設(shè)備之間以電磁傳導(dǎo)、電磁感應(yīng)和電磁輻射三種方式彼此關(guān)聯(lián)并相互影響,在 一定的條件下會對運行的設(shè)備和人員造成干擾、影響和危害。20世紀80年代 興起的電磁兼容(Electro Magnetic Compatibility簡稱EMC)學(xué)科以研究和解 決這一問題為宗旨,主要是研究和解決干擾的產(chǎn)生、傳播、接收、抑制機理及 其相應(yīng)的測量和計量技術(shù),并在此基礎(chǔ)上根據(jù)技術(shù)經(jīng)濟最合理的原則,對產(chǎn)生 的干擾水平、抗干擾水平和抑制措施做出明確的規(guī)定,使處于同一電磁環(huán)境的 設(shè)備都是兼容的,同時又不向該環(huán)境中的任何實體51入不能允許的電磁擾動。 對開關(guān)電源傳導(dǎo)EMI噪聲的測量大部分采用頻語分析議。其只能告訴該產(chǎn) 品是否通過EMC標準,如果不能通過,它無法提供解決措施。傳導(dǎo)性電磁干 擾噪聲分析儀主要是測量通過電源線的對外發(fā)出的傳導(dǎo)性電磁干擾噪聲,同時 進行分離和分析,并建立起一整套的EMI噪聲智能分析系統(tǒng)。對于解決電子 設(shè)備設(shè)計中的電磁兼容性問題,保護設(shè)備安全和縮短產(chǎn)品開發(fā)周期、增強產(chǎn)品 竟爭力和節(jié)省研發(fā)經(jīng)費及幫助企業(yè)通過3C認證方面具有重要意義。 發(fā)明內(nèi)容
本實用新型目的是提供一種電子設(shè)備的傳導(dǎo)性電磁干擾噪聲分析儀,該分 析儀不僅用來測量傳導(dǎo)性電磁干擾噪聲,而且可以與計算機配套并通過軟件對 傳導(dǎo)性電磁干擾噪聲進行分析,最終提出解決措施,建立一套EMI噪聲智能 分析系統(tǒng)。
為達到上述目的,本實用新型采用的技術(shù)方案是 一種電子設(shè)備的傳導(dǎo)性 電磁干擾噪聲分析儀,其特征在于由信號類型選擇模塊、放大倍數(shù)選擇模塊、 濾波器、A/D采樣模塊、中心控制模塊、存儲模塊、USB數(shù)據(jù)傳輸模塊和供 電模塊組成,其中信號類型選擇模塊由0。功率合成器、180°功率合成器和單刀三擲模擬開
關(guān)組成,信號第一輸入端分別與0°功率合成器和180°功率合成器的對應(yīng)輸 入端相連,信號第二輸入端分別與0。功率合成器和180°功率合成器的對應(yīng) 輸入端相連,O。功率合成器的輸出共模信號,180°功率合成器輸出差模信號, 信號第二輸入端給出直通信號,單刀三擲模擬開關(guān)的第一靜觸點連接差模信 號,第二靜觸點連接共模信號,第三靜觸點連接直通信號,單刀三擲模擬開關(guān) 的動觸點作為信號類型選擇模塊的輸出端;
放大倍數(shù)選擇模塊由兩個運算放大器和三個單刀雙擲模擬開關(guān)組成,第一 單刀雙擲模擬開關(guān)和第三單刀雙擲模擬開關(guān)的動觸點中 一 個作為放大倍數(shù)選 擇模塊的輸入端,另一個作為放大倍數(shù)選擇模塊的輸出端,第一單刀雙擲模擬 開關(guān)、第二單刀雙擲模擬開關(guān)和第三單刀雙擲模擬開關(guān)的第一靜觸點相連,第 一單刀雙擲模擬開關(guān)的第二靜觸點與第 一運算放大器的輸入端相連,第 一運算 放大器的輸出端與第二單刀雙擲模擬開關(guān)的第二靜觸點相連,第二單刀雙擲模 擬開關(guān)的動觸點與第二運算放大器的輸入端相連,第二運算放大器的輸出端與 第三單刀雙擲模擬開關(guān)的第二靜觸點相連,放大倍數(shù)選擇模塊的輸入端與信號 類型選擇模塊的輸出端相連;
濾波器由低通濾波器和高通濾波器串聯(lián)組成,用于濾除處理頻率范圍以外 的信號,濾波器的輸入端與放大倍數(shù)選擇模塊的輸出端相連;
A/D采樣模塊由A/D驅(qū)動芯片和A/D采樣器組成,負責(zé)將模擬信號轉(zhuǎn)為數(shù) 字信號,A/D采樣模塊的輸入端與濾波器的輸出端相連;
中心控制模塊由現(xiàn)場可編程邏輯器件FPGA組成,現(xiàn)場可編程邏輯器件 FPGA具有輸入端口和輸出端口 ,其中,輸入端口與A/D采樣模塊的輸出端相 連,輸出端口對應(yīng)連接單刀三擲模擬開關(guān)和三個單刀雙擲;漠擬開關(guān)的控制端;
存儲模塊由RAM組成,RAM與現(xiàn)場可編程邏輯器件FPGA雙向連接,用 于緩存A/D采樣的輸出數(shù)據(jù);
USB數(shù)據(jù)傳輸模塊由USB接口芯片和USB接口組成,USB接口芯片與現(xiàn) 場可編程邏輯器件FPGA雙向連接,USB接口用于向計算機傳輸數(shù)據(jù)并接收 計算機發(fā)送的命令。
本實用新型與計算機及軟件配套使用后,可以實現(xiàn)電子設(shè)備傳導(dǎo)性電磁干 擾噪聲診斷、分離、分析、抑制一體化。測試使用時,電子設(shè)備產(chǎn)生的傳導(dǎo)噪 聲信號(該系統(tǒng)處理的信號頻率范圍為100kHz 30MHz),經(jīng)線阻抗穩(wěn)定網(wǎng)絡(luò) 噪聲診斷后,通過噪聲分離網(wǎng)絡(luò)分離,可以分別選擇對差模噪聲信號、共模噪聲信號或總噪聲信號進行采集,然后經(jīng)A/D采樣后通過USB接口送入計算機,
最后對傳導(dǎo)性噪聲信號與EMC標準(可選歐洲標準CISPR、美國標準FCC 或中國標準GB)進行對比分析,并且可以選擇對信號進行不同倍數(shù)的放大, 采集信號的類型和放大倍數(shù)由計算機軟件進行選擇。若滿足標準,則診斷合格, 達標;否則,系統(tǒng)可以根據(jù)用戶選擇濾波器類型、濾波類型或余量選擇,自動 進行濾波器設(shè)計,給出濾波器設(shè)計結(jié)果;然后對EMI噪聲抑制結(jié)果進行預(yù)觀'j, 給出電磁兼容解決方案,最后打印報告輸出。
本實用新型與現(xiàn)有技術(shù)相比不僅可以測量傳導(dǎo)EMI,而且可以對用戶提供 很多必要的服務(wù)。該軟件系統(tǒng)不僅可以測量分析噪聲,還可以進行相應(yīng)EMI 濾波器設(shè)計,并可預(yù)測噪聲抑制結(jié)果,最終用戶根據(jù)EMI噪聲診斷報告,可 對沒有通過EMC標準的產(chǎn)品進行進一步的設(shè)計。
附圖1為電子設(shè)備的傳導(dǎo)性電磁干擾噪聲分析儀的系統(tǒng)原理框附圖2為電子設(shè)備的傳導(dǎo)性電磁干擾噪聲測試、分析系統(tǒng)附圖3為電子設(shè)備的傳導(dǎo)性電磁干擾噪聲分析儀EMI軟件框架附圖4為電子設(shè)備的傳導(dǎo)性電磁干擾噪聲分析儀智能診斷分析系統(tǒng)界面;
附圖5為噪聲抑制結(jié)果預(yù)測附圖6為EMI濾波器自動設(shè)計界面圖。
以上附圖中Ul、信號類型選擇模塊;U2、 A/D驅(qū)動芯片;U3、 A/D采 樣器;U4、現(xiàn)場可編程邏輯器件FPGA; U5、 RAM; U6、 USB接口芯片; Kl、單刀三擲模擬開關(guān);K2、單刀雙擲模擬開關(guān);K3、單刀雙擲模擬開關(guān); K4、單刀雙擲模擬開關(guān);Al、運算放大器;A2、運算放大器;LP1、低通濾 波器;HP1、高通濾波器;Jl、輸入接口; J2、 USB接口。
具體實施方式
以下結(jié)合附圖及實施例對本實用新型作進一步描述
實施例 一種電子設(shè)備的傳導(dǎo)性電磁干擾噪聲分析儀
如圖l所示,該分析儀由信號類型選擇模塊、放大倍數(shù)選擇模塊、濾波器、 A/D采樣模塊、中心控制模塊、存儲模塊、USB數(shù)據(jù)傳輸模塊和供電模塊組 成,其中各模塊內(nèi)容如下
(l)信號類型選擇模塊Ul由0°功率合成器、180°功率合成器和單刀三 擲模擬開關(guān)K1組成,其中0°功率合成器采用PSC-2-l芯片(美國Mini-Circuits 公司生產(chǎn)),180°功率合成器采用PSCJ-2-2芯片(美國Mini-Circuits公司生輸入端V^分別與 PSC-2-l芯片和PSCJ-2-2芯片的5腳相連,信號第二輸入端VN分別與PSC-2-l 芯片和PSCJ-2-2芯片的6腳相連,PSC-2-l芯片的1腳輸出共模信號,PSCJ-2-2 芯片的l腳輸出差模信號,信號第二輸入端Vn給出直通信號,單刀三擲模擬 開關(guān)K1的第一靜觸點連接差模信號,第二靜觸點連接共模信號,第三靜觸點 連接直通信號,單刀三擲模擬開關(guān)K1的動觸點作為信號類型選擇模塊的輸出 端。
(2 )放大倍數(shù)選擇模塊由兩個運算放大器Al 、 A2和三個單刀雙擲模擬開 關(guān)K2、 K3、 K4組成,其作用是完成信號放大,并通過才莫擬開關(guān)選擇0dB、 20dB 或40dB的放大倍數(shù)(也可以根據(jù)需要改變放大倍數(shù)的數(shù)值)。該模塊的第一 單刀雙擲模擬開關(guān)K2和第三單刀雙擲模擬開關(guān)K4的動觸點中一個作為放大 倍數(shù)選擇模塊的輸入端,另一個作為放大倍數(shù)選擇模塊的輸出端,第一單刀雙 擲模擬開關(guān)K2、第二單刀雙擲模擬開關(guān)K3和第三單刀雙擲模擬開關(guān)K4的第 一靜觸點相連,第一單刀雙擲模擬開關(guān)K2的第二靜觸點與第一運算放大器 Al的輸入端相連,第一運算放大器A1的輸出端與第二單刀雙擲模擬開關(guān)K3 的第二靜觸點相連,第二單刀雙擲模擬開關(guān)K3的動觸點與第二運算放大器 A2的輸入端相連,第二運算放大器A2的輸出端與第三單刀雙擲;溪擬開關(guān)K4 的第二靜觸點相連,放大倍數(shù)選擇模塊的輸入端與信號類型選擇模塊的輸出端 相連。兩個運算放大器A1、 A2均采用THS4271芯片,三個單刀雙擲才莫擬開 關(guān)K2、 K3、 K4均采用TS5A63157芯片。
(3)濾波器由低通濾波器LP1和高通濾波器HP1串聯(lián)組成,用于濾除處 理頻率范圍以外的信號(該系統(tǒng)處理的信號頻率范圍為100kHz 30MHz),低 通濾波器LP1和高通濾波器HP1可以由分立電容和分立電感構(gòu)成,濾波器的 輸入端與放大倍數(shù)選擇模塊的輸出端相連。
(4 ) A/D采樣模塊由A/D驅(qū)動芯片U2和A/D采樣器U3組成,負責(zé)將模 擬信號轉(zhuǎn)為數(shù)字信號。A/D驅(qū)動芯片U2采用AD8138芯片,A/D采樣器U3 采用AD9283BRS芯片,其中AD8138芯片的4腳與AD9283BRS芯片的7腳 相連,AD8138芯片的5腳與AD9283BRS芯片的6腳相連,AD8138芯片的8 腳作為A/D采樣模塊的輸入端與濾波器的輸出端相連。
(5)中心控制模塊由現(xiàn)場可編程邏輯器件FPGA U4組成,負責(zé)控制信 號類型、放大倍數(shù)的選擇,并控制采樣、數(shù)據(jù)存儲及傳輸?,F(xiàn)場可編程邏輯器 件FPGA U4具有輸入端口和輸出端口 ,其中,輸入端口與A/D采樣模塊的輸出端相連,輸出端口對應(yīng)連接單刀三擲才莫擬開關(guān)Kl和三個單刀雙擲才莫擬開
關(guān)K2、 K3、 K4的控制端。所述現(xiàn)場可編程邏輯器件FPGA U4采用 EP1C3T144C8芯片。
(6 )存儲模塊由RAM U5組成,RAM U5與現(xiàn)場可編程邏輯器件FPGA U4雙向連接,用于緩存A/D采樣的輸出數(shù)據(jù)。RAM U5采用IDT70V9169 芯片。
(7 ) USB數(shù)據(jù)傳輸模塊由USB接口芯片U6和USB接口 J2組成,USB 接口芯片U6采用CY7C68013芯片。CY7C68013芯片通過25-32腳,36-38 腳,40-47腳,8-9腳(圖中未畫出)與現(xiàn)場可編程邏輯器件FPGA U4雙向 連接,USB接口 J2的2腳與CY7C68013芯片的16腳相連,USB接口 J2的 3腳與CY7C68013芯片的15腳相連,USB接口 J2用于向計算機傳輸數(shù)據(jù)并 接收計算機發(fā)送的命令。
(8)供電模塊給整個系統(tǒng)供電,其中運算放大器Al、 A2和A/D驅(qū)動芯 片U2均使用± 5V雙電源供電;A/D采樣器U3使用3.3V供電;單刀三擲模 擬開關(guān)Kl和三個單刀雙擲;漠擬開關(guān)K2、 K3、 K4均^f吏用3.3V供電。
如圖2所示,在應(yīng)用中,本實施例與計算機及軟件構(gòu)成電子設(shè)備的傳導(dǎo)性 電磁干擾噪聲測試、分析系統(tǒng)。系統(tǒng)對送入的模擬信號通過信號類型選擇沖莫塊 Ul變?yōu)椴钅:凸材P盘枴蔚度龜S模擬開關(guān)Kl從差模信號、共模信號和直 通信號中進行三選一,三個單刀雙擲模擬開關(guān)K2、 K3、 K4用于選擇信號的 放大倍數(shù)。Kl ~K4均由計算機軟件控制,計算機將選通信號通過USB接口 J2送至本實施例分析儀(采集系統(tǒng))。分析儀利用USB控制芯片中集成的單片 片幾處理選通信號,并將處理結(jié)果送給FPGA,由FPGA控制Kl ~K4。不用USB 控制芯片直接控制Kl -K4是因為USB控制芯片的端口數(shù)量不足。放大后的 才莫擬信號先進行30MHz j氐通濾波,再經(jīng)過100kHz的高通濾波器,去除50Hz 的工頻干擾。此后,模擬信號經(jīng)過A/D驅(qū)動變成差分信號,然后進行A/D采 樣,采樣后的信號由FPGA控制先存入RAM。最后,RAM中的數(shù)據(jù)經(jīng)USB 接口送入計算機。計算機通過對接收到的數(shù)據(jù)進行分析,顯示出電子設(shè)備傳導(dǎo) 干擾噪聲分析結(jié)果。
在系統(tǒng)初始化時,將信號放大倍數(shù)設(shè)成"0dB"。各種》文大倍數(shù)時,K2,K3,K4 的狀態(tài),如下表1:
表l 不同放大倍數(shù)時,模擬開關(guān)K2、 K3、 K4狀態(tài)設(shè)置
^ ^ ^ ^
80dB010
20dB001
衡B111
本發(fā)明電子設(shè)備的傳導(dǎo)性電磁干擾噪聲分析儀系統(tǒng)軟件部分是基于傳導(dǎo)性
EMI噪聲智能測試儀硬件設(shè)計的,商用電源輸入到線阻抗穩(wěn)定網(wǎng)絡(luò),將提取的 噪聲輸入到共模/差模分離網(wǎng)絡(luò)對噪聲加以分離,得到共模噪聲與差模噪聲, 再進行濾波、放大、A/D轉(zhuǎn)換等處理,最后輸入到計算機中,利用軟件系統(tǒng)進 行噪聲分析處理。從圖3軟件框架圖可看出,該軟件系統(tǒng)共有六個主功能噪 聲測量與分析、EMI濾波器設(shè)計、噪聲抑制結(jié)果預(yù)測、EMI噪聲診斷報告、 幫助、退出系統(tǒng)。具體智能診斷分析系統(tǒng)界面,圖4。
實際應(yīng)用中被測設(shè)備以科日開關(guān)電源為例,基于本實用新型進行測試,在 開關(guān)電源正常工作時,EMI總噪聲測試結(jié)果如圖5所示,抑制前噪聲與電磁兼 容美國FCC標準對比,明顯在15MHz之前超標,根據(jù)超標量自動設(shè)計EMI 濾波器(見圖6),實現(xiàn)EMI調(diào)試與EMI元件的選擇差模(X電容,差模線 圏);共才莫(共模線圏,Y電容),見圖5中抑制后噪聲,可以明顯看出總噪聲 被抑制,滿足美國FCC標準要求。
通過實際應(yīng)用可以看出,本實用新型傳導(dǎo)性EMI噪聲分析儀通過對噪聲的 提取、處理、然后輸入到軟件系統(tǒng)中,進行噪聲診斷、分析,可得出有效的噪 聲抑制措施,具有設(shè)計最有效的EMI濾波器及其元件選擇的能力,通過使用 最適合的元件對已經(jīng)完成的產(chǎn)品進行重新設(shè)計以便最優(yōu)化其性能指標,為當前 電子產(chǎn)品的設(shè)計提供了有效的參考,在生產(chǎn)線上分析電源線的噪聲,以滿足 EMC國際標準。EMI測試軟件配合EMI分析儀,經(jīng)USB接口將采集信號輸 入到計算機,進行可視化操作和分析,實現(xiàn)對傳導(dǎo)性EMI的共模、差模、總 噪聲的頻譜特性分析。
上述實施例只為說明本實用新型的技術(shù)構(gòu)思及特點,其目的在于讓熟悉此 項技術(shù)的人士能夠了解本實用新型的內(nèi)容并據(jù)以實施,并不能以此限制本實用 新型的保護范圍。凡根據(jù)本實用新型精神實質(zhì)所作的等效變化或修飾,都應(yīng)涵 蓋在本實用新型的保護范圍之內(nèi)。
權(quán)利要求1、一種電子設(shè)備的傳導(dǎo)性電磁干擾噪聲分析儀,其特征在于由信號類型選擇模塊、放大倍數(shù)選擇模塊、濾波器、A/D采樣模塊、中心控制模塊、存儲模塊、USB數(shù)據(jù)傳輸模塊和供電模塊組成,其中信號類型選擇模塊由0°功率合成器、180°功率合成器和單刀三擲模擬開關(guān)(K1)組成,信號第一輸入端(VL)分別與0°功率合成器和180°功率合成器的對應(yīng)輸入端相連,信號第二輸入端(VN)分別與0°功率合成器和180°功率合成器的對應(yīng)輸入端相連,0°功率合成器的輸出共模信號,180°功率合成器輸出差模信號,信號第二輸入端(VN)給出直通信號,單刀三擲模擬開關(guān)(K1)的第一靜觸點連接差模信號,第二靜觸點連接共模信號,第三靜觸點連接直通信號,單刀三擲模擬開關(guān)(K1)的動觸點作為信號類型選擇模塊的輸出端;放大倍數(shù)選擇模塊由兩個運算放大器(A1、A2)和三個單刀雙擲模擬開關(guān)(K2、K3、K4)組成,第一單刀雙擲模擬開關(guān)(K2)和第三單刀雙擲模擬開關(guān)(K4)的動觸點中一個作為放大倍數(shù)選擇模塊的輸入端,另一個作為放大倍數(shù)選擇模塊的輸出端,第一單刀雙擲模擬開關(guān)(K2)、第二單刀雙擲模擬開關(guān)(K3)和第三單刀雙擲模擬開關(guān)(K4)的第一靜觸點相連,第一單刀雙擲模擬開關(guān)(K2)的第二靜觸點與第一運算放大器(A1)的輸入端相連,第一運算放大器(A1)的輸出端與第二單刀雙擲模擬開關(guān)(K3)的第二靜觸點相連,第二單刀雙擲模擬開關(guān)(K3)的動觸點與第二運算放大器(A2)的輸入端相連,第二運算放大器(A2)的輸出端與第三單刀雙擲模擬開關(guān)(K4)的第二靜觸點相連,放大倍數(shù)選擇模塊的輸入端與信號類型選擇模塊的輸出端相連;濾波器由低通濾波器(LP1)和高通濾波器(HP1)串聯(lián)組成,用于濾除處理頻率范圍以外的信號,濾波器的輸入端與放大倍數(shù)選擇模塊的輸出端相連;A/D采樣模塊由A/D驅(qū)動芯片(U2)和A/D采樣器(U3)組成,負責(zé)將模擬信號轉(zhuǎn)為數(shù)字信號,A/D采樣模塊的輸入端與濾波器的輸出端相連;中心控制模塊由現(xiàn)場可編程邏輯器件FPGA(U4)組成,現(xiàn)場可編程邏輯器件FPGA(U4)具有輸入端口和輸出端口,其中,輸入端口與A/D采樣模塊的輸出端相連,輸出端口對應(yīng)連接單刀三擲模擬開關(guān)(K1)和三個單刀雙擲模擬開關(guān)(K2、K3、K4)的控制端;存儲模塊由RAM(U5)組成,RAM(U5)與現(xiàn)場可編程邏輯器件FPGA(U4)雙向連接,用于緩存A/D采樣的輸出數(shù)據(jù);USB數(shù)據(jù)傳輸模塊由USB接口芯片(U6)和USB接口(J2)組成,USB接口芯片(U6)與現(xiàn)場可編程邏輯器件FPGA(U4)雙向連接,USB接口(J2)用于向計算機傳輸數(shù)據(jù)并接收計算機發(fā)送的命令。
2、 根據(jù)權(quán)利要求1所述的分析儀,其特征在于所述射頻功分器采用 PSC-2-l芯片,射頻功合器采用PSCJ-2-2芯片,單刀三擲模擬開關(guān)(Kl)采 用TS5A3357芯片。
3、 根據(jù)權(quán)利要求1所述的分析儀,其特征在于所述兩個運算放大器(Al、 A2)均采用THS4271芯片,三個單刀雙擲;漠擬開關(guān)(K2、 K3、 K4)均采用 TS5A63157芯片。
4、 根據(jù)權(quán)利要求1所述的分析儀,其特征在于所述A/D驅(qū)動芯片(U2) 采用AD8138芯片,A/D采樣器(U3 )采用AD9283BRS芯片。
5、 根據(jù)權(quán)利要求1所述的分析儀,其特征在于所述現(xiàn)場可編程邏輯器件 FPGA ( U4 )采用EP1C3T144C8芯片。
6、 根據(jù)權(quán)利要求1所述的分析儀,其特征在于所述RAM (U5)采用 IDT70V9169芯片。
7、 根據(jù)權(quán)利要求1所述的分析儀,其特征在于所述USB接口芯片(U6) 采用CY7C68013芯片。
專利摘要一種電子設(shè)備的傳導(dǎo)性電磁干擾噪聲分析儀,由信號類型選擇模塊、放大倍數(shù)選擇模塊、濾波器、A/D采樣模塊、中心控制模塊、存儲模塊、USB數(shù)據(jù)傳輸模塊和供電模塊組成,其中,信號類型選擇模塊由0°功率合成器、180°功率合成器和單刀三擲模擬開關(guān)組成,可以分別選擇對差模噪聲信號、共模噪聲信號或總噪聲信號進行采集;放大倍數(shù)選擇模塊由兩個運算放大器和三個單刀雙擲模擬開關(guān)組成,可選擇放大倍數(shù);濾波器用于濾除處理頻率范圍以外的信號;A/D采樣模塊用來進行A/D轉(zhuǎn)換;中心控制模塊由現(xiàn)場可編程邏輯器件FPGA組成。該分析儀不僅用來測量傳導(dǎo)性電磁干擾噪聲,而且可以與計算機配套并通過軟件對傳導(dǎo)性電磁干擾噪聲進行分析,最終提出解決措施,建立一套EMI噪聲智能分析系統(tǒng)。
文檔編號G01R23/165GK201397367SQ200920042210
公開日2010年2月3日 申請日期2009年3月19日 優(yōu)先權(quán)日2009年3月19日
發(fā)明者蔡省洋, 陽 趙, 黃學(xué)軍 申請人:蘇州泰思特電子科技有限公司