專利名稱:音頻編解碼處理器的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及音頻處理領(lǐng)域的處理器。該音頻處理器可以廣泛用于通訊、工廠、 電力、交通等有實(shí)時(shí)音頻采集處理傳輸?shù)男枨笮袠I(yè)。
技術(shù)背景隨著技術(shù)的不斷進(jìn)步和生活水準(zhǔn)的不斷提高,人們對(duì)音頻的實(shí)時(shí)性以及聲音品質(zhì) 的要求越來越高,音頻處理技術(shù)的發(fā)展為人們提供了高效的傳輸平臺(tái)以及多種輸入,處理 和輸出手段。采用先進(jìn)的音頻處理技術(shù),可以實(shí)時(shí),形象、真實(shí)的反映出采集對(duì)象的特征,現(xiàn) 在音頻處理技術(shù)廣泛的應(yīng)用于監(jiān)控,通訊,娛樂等方面。但目前的的芯片處理器大多存在數(shù) 據(jù)速度慢的問題。本實(shí)用新型采用專用的音頻處理芯片,可以同時(shí)處理8路音頻,極大提高了音頻 數(shù)據(jù)處理速度,滿足了用戶需求
實(shí)用新型內(nèi)容
針對(duì)目前現(xiàn)有技術(shù)的不足,本實(shí)用新型的目的在于提供一種可以同時(shí)處理多路音 頻,并具有較高速度的音頻編解碼處理器。為實(shí)現(xiàn)上述目的,本實(shí)用新型所述的音頻編解碼處理器是這樣是實(shí)現(xiàn)的音頻編解碼處理器由DSP芯片,F(xiàn)LASH存儲(chǔ)器,高速同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器,8路專用 音頻采集芯片,以太網(wǎng)控制器,2路UART (UniversalAsynchronous Receiver/Transmitter, 通用異步接收/發(fā)送裝置)接口,PCI接口,以及ESAM(Embedded Secure Access Module, 嵌入式安全控制模塊)硬件加密模塊組成;8路音頻采集芯片與DSP芯片采用McASP接口 連接,2路UART模塊通過EMIF總線接口同DSP連接,10/100M以太網(wǎng)接口通過DSP的EMAC 接口相連接,ESAM模塊通過GPIO(GeneralPurpose Input Output,通用輸入/輸出)接口 與DSP相連接,PCI接口直接通過DSP的PCI總線擴(kuò)展。本實(shí)用新型所述的DSP芯片采用高性能、低功耗型號(hào)為TMS320DM642的DSP芯片。本實(shí)用新型所述的音頻采集芯片使用8片TLV320AIC23芯片,實(shí)現(xiàn)音頻信號(hào)的采 集,其中第4路采用主模式工作,為其它7路及DSP芯片提供BCLK (Bus Clock,總線時(shí)鐘)。本實(shí)用新型所述的FLASH存儲(chǔ)器存儲(chǔ)系統(tǒng)程序,用于系統(tǒng)上電自啟動(dòng)。本實(shí)用新型所述的以太網(wǎng)控制器用于實(shí)現(xiàn)音頻信號(hào)的傳輸。本實(shí)用新型所述的音頻編解碼處理器采用了 UART接口,接口標(biāo)準(zhǔn)為RS232/ RS422/RS485 可配置。本實(shí)用新型所述的音頻編解碼處理器采用ESAM硬件加密模塊,支持DES/3DES密 匙算法,2KX8位加密保護(hù)的EEPR0M,可存放密匙、設(shè)備序列號(hào)、或其他重要的代碼或數(shù)據(jù)。本實(shí)用新型所述的音頻編解碼處理器設(shè)置PCI接口,實(shí)現(xiàn)與計(jì)算機(jī)的快速數(shù)據(jù)交換。本實(shí)用新型所述的音頻編解碼處理器的優(yōu)點(diǎn)在于采用了多路音頻采集芯片,在DSP芯片的配合下,能夠提高對(duì)音頻數(shù)據(jù)的處理速度,同時(shí)解決多路音頻數(shù)據(jù)的實(shí)時(shí)壓縮與 解壓縮問題,利用MP3編解碼算法實(shí)現(xiàn)音頻數(shù)據(jù)的壓縮與解壓縮,利用DSP芯片的高性能和 對(duì)算法進(jìn)行優(yōu)化,從而減少單路算法的執(zhí)行時(shí)間,達(dá)到多路音頻編解碼的實(shí)時(shí)處理。
圖1為音頻編解碼處理器硬件拓?fù)鋱D具體實(shí)施方式
如圖1所示,本實(shí)用新型所述的音頻編解碼處理器由DSP芯片,F(xiàn)LASH存儲(chǔ)器,高 速同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器,8路專用音頻采集芯片,1路以太網(wǎng)控制器,2路UART接口,1路PCI 接口,以及ESAM硬件加密模塊組成。DSP通過8路專用音頻采集芯片獲取音頻信號(hào),同時(shí)通過同步串口與其他模塊進(jìn) 行通訊,然后通過以太網(wǎng)將處理完畢的數(shù)據(jù)傳輸給上層處理模塊;或者通過PCI接口實(shí)現(xiàn) 與計(jì)算機(jī)的快速數(shù)據(jù)傳輸,F(xiàn)LASH存儲(chǔ)器存放處理軟件,用于系統(tǒng)上電自啟動(dòng)。
權(quán)利要求音頻編解碼處理器由DSP芯片,F(xiàn)LASH存儲(chǔ)器,高速同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器,8路專用音頻采集芯片,以太網(wǎng)控制器,UART接口,PCI接口,以及ESAM硬件加密模塊組成;8路音頻采集芯片與DSP芯片采用McASP接口連接,UART模塊通過EMIF總線接口同DSP連接,10/100M以太網(wǎng)接口通過DSP的EMAC接口相連接,ESAM模塊通過GPIO接口與DSP相連接,PCI接口直接通過DSP的PCI總線擴(kuò)展。
2.如權(quán)利要求1所述的音頻編解碼處理器,其特征在于DSP芯片采用型號(hào)為 TMS320DM642 的 DSP 芯片。
3.如權(quán)利要求1所述的音頻編解碼處理器,其特征在于音頻采集芯片使用8片 TLV320AIC23芯片,實(shí)現(xiàn)音頻信號(hào)的采集,其中第4路為其它7路及DSP芯片提供總線時(shí)鐘。
4.如權(quán)利要求1所述的音頻編解碼處理器,其特征在于FLASH存儲(chǔ)器存儲(chǔ)系統(tǒng)程序,用 于系統(tǒng)上電自啟動(dòng)。
5.如權(quán)利要求1所述的音頻編解碼處理器,其特征在于音頻編解碼處理器采用了UART 接口,接口標(biāo)準(zhǔn)為RS232/RS422/RS485可配置。
6.如權(quán)利要求1所述的音頻編解碼處理器,其特征在于音頻編解碼處理器采用ESAM硬 件加密模塊,支持DES/3DES密匙算法,2KX 8位加密保護(hù)的EEPR0M,可存放密匙、設(shè)備序列 號(hào)及數(shù)據(jù)。
7.如權(quán)利要求1所述的音頻編解碼處理器,其特征在于音頻編解碼處理器設(shè)置PCI接 口,實(shí)現(xiàn)與計(jì)算機(jī)的快速數(shù)據(jù)交換。
專利摘要音頻編解碼處理器由DSP芯片,F(xiàn)LASH存儲(chǔ)器,高速同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器,8路專用音頻采集芯片,以太網(wǎng)控制器,2路UART接口,PCI接口,以及ESAM硬件加密模塊組成;8路音頻采集芯片與DSP芯片采用McASP接口連接,2路UART模塊通過EMIF總線接口同DSP連接,10/100M以太網(wǎng)接口通過DSP的EMAC接口相連接,ESAM模塊通過GPIO接口與DSP相連接,PCI接口直接通過DSP的PCI總線擴(kuò)展。本實(shí)用新型的優(yōu)點(diǎn)在于采用了多路音頻采集芯片,在DSP芯片的配合下,能夠提高對(duì)音頻數(shù)據(jù)的處理速度,同時(shí)解決多路音頻數(shù)據(jù)的實(shí)時(shí)壓縮與解壓縮問題,利用MP3編解碼算法實(shí)現(xiàn)音頻數(shù)據(jù)的壓縮與解壓縮,利用DSP芯片的高性能和對(duì)算法進(jìn)行優(yōu)化,從而減少單路算法的執(zhí)行時(shí)間,達(dá)到多路音頻編解碼的實(shí)時(shí)處理。
文檔編號(hào)G10L19/00GK201689673SQ20092027762
公開日2010年12月29日 申請(qǐng)日期2009年11月25日 優(yōu)先權(quán)日2009年11月25日
發(fā)明者李洪帥, 陳湘和 申請(qǐng)人:北京合眾達(dá)電子技術(shù)有限責(zé)任公司