專利名稱:有源元件陣列基板的制作方法
有源元件陣列基板
技術領域:
本發(fā)明涉及一種有源元件陣列基板,特別是涉及一種產品良率高的有源元件陣列基板。
背景技術:
在液晶顯示裝置領域中,為了使產品更具競爭優(yōu)勢,減少使用數據驅動器(Driver IC)的數量來降低成本,已然成為一種趨勢。在現有技術中,可使用一種雙柵極掃描線 (double gate line)的架構設計來減少數據驅動器的使用數量。 雙柵極掃描線的架構設計是在一條數據線的兩側同時配置有一像素,并搭配兩條 掃描線與數據線而形成多組像素組。在此架構之中,雖然掃描線的數量加倍,但由于數據線 的數目減半,因此整體所需的數據驅動器數量可以減少。 舉例來說, 一般分辨率為800XRGBX480的液晶顯示裝置中,其整體所需數據驅 動器的通道(channel)數量為2880。經過雙柵極掃描線的架構設計,數據線的數量可減少 到1200,而掃描線的數量增加為960。因此,整體所需通道(cha皿el)數量可由2880減少 至2160,共節(jié)省了 720個通道(cha皿el)。換言之,雙柵極掃描線的架構實質上增加掃描線 的數據驅動器的數目而節(jié)省數據線所需的數據驅動器的數目。因此,具有雙柵極掃描線架 構的薄膜晶體管陣列基板,其數據線數量為傳統(tǒng)液晶顯示裝置設計的一半。
圖1為現有一種雙柵極掃描線架構的薄膜晶體管陣列基板的部分俯視示意圖。請 參照圖l,薄膜晶體管陣列基板IO包括陣列排列的多個像素組10a。 每個像素組10a包括第一掃描線11、第二掃描線12、數據線13、第一像素結構15 及第二像素結構16。第一掃描線11與第二掃描線12彼此平行排列,且數據線13與第一掃 描線11及第二掃描線12交叉。第一像素結構15位于數據線13的一側,且第一像素結構 15是通過一薄膜晶體管(圖未示),分別與數據線13及第一掃描線11電連接。第二像素 結構16則位于數據線13的另一側,且第二像素結構16是通過另一薄膜晶體管(圖未示), 分別與數據線13及第二掃描線12電連接。薄膜晶體管陣列基板10應用于液晶顯示裝置 時,第一像素結構15及第二像素結構16例如可對應至不同的彩色濾光層R、G、B。此外,薄 膜晶體管陣列基板10例如是以點反轉(dot inversion)的方式,進行各第一像素結構15、 第二像素結構16的驅動。 當第一掃描線ll為奇數條掃描線時,例如掃描線G01、掃描線G03或掃描線G05, 第二掃描線12為偶數條掃描線,例如掃描線G02、掃描線G04或掃描線G06。第一掃描線 11與第二掃描線12可分別用來驅動各像素組10a中的第一像素結構15與第二像素結構 16。在薄膜晶體管陣列基板10中,每一條數據線13分別與兩側的第一像素結構15及第 二像素結構16電連接以傳遞數據信號。也就是說,數據線S01 S06分別可以控制兩列 (columns)像素15、16的數據信號。因此,數據線13兩側分別配置第一像素結構15及第二 像素結構16的設計可以節(jié)省一半的數據線13數量,以達到數據線13數目減半的目的。
在現有技術中,當上述薄膜晶體管陣列基板10的數據線13發(fā)生斷線時,可使用激
4光修補的方式來修補斷線。此外,激光修補的方式必須要先在薄膜晶體管陣列基板10上設 置修補線。然而,由于無法預知斷線所發(fā)生的位置,因此修補線的設計必須越過每一條掃描 線11、12與數據線13,其中修補線與掃描線11、12或修補線與數據線13之間并沒有任何電 連接。 當修補線與掃描線11、12或者修補線與數據線13經激光修補而彼此電連接時,驅 動掃描線11、12或數據線13所需要的負載將會大幅增加。這是因為除了原本的像素負載 與靜電保護之外,更增加了修補線與掃描線11、12或者是修補線與數據線13重疊所造成的 寄生電容。 一般而言,可使用單增益放大器(unit gain amplifier)來提供掃描線11、 12 或數據線13所需的額外負載。然而,使用單增益放大器即意味著制造成本的增加,而使用 激光修補更將會增加產品制造所需要的時間。 另一方面,在制造過程中,當數據線13的對位產生誤差而偏移時,將引起數據線 13與像素電極的寄生電容(Cpd)產生變化。舉例來說,若圖1中的數據線13因對位誤差而 向右偏移,數據線13將距第二像素結構16較近,并且距第一像素結構15較遠。此時,數據 線13與第二像素結構16所產生的寄生電容,將會大于數據線13與第一像素結構15所產 生的寄生電容。這種寄生電容不均勻的現象將會造成畫面閃爍(flicker),造成顯示效果不 佳。
發(fā)明內容
本發(fā)明所要解決的技術問題是提出一種有源元件陣列基板,可改善液晶顯示裝置 的顯示效果、提高產品的良率、并節(jié)省制造成本。 本發(fā)明提出一種有源元件陣列基板,適于使用在顯示裝置中,此有源元件陣列基 板包括陣列排列的多個像素組以及多條虛擬數據線。多個像素組設置于基板上,其中各像 素組包括第一掃描線、第二掃描線、數據線、第一像素電極、第一有源元件、第二像素電極以 及第二有源元件。第一掃描線以及第二掃描線彼此平行排列,且數據線與第一掃描線及第 二掃描線交叉。第一像素電極以及第一有源元件位于數據線的一側,其中第一像素電極通 過第一有源元件與數據線電連接,且第一有源元件與第一掃描線電連接。第二像素電極以 及第二有源元件位于數據線的另一側,其中第二像素電極通過第二有源元件與數據線電連 接,且第二有源元件與第二掃描線電連接。各條虛擬數據線與各像素組中的數據線交替排 列,且多條虛擬數據線分別設置于相鄰的多個像素組之間。其中,各條虛擬數據線包括至少 一個接線端,與相鄰的其中一條數據線電連接。 在本發(fā)明的一個實施方式中,上述有源元件陣列基板,其中第一有源元件為薄膜 晶體管,其包括柵極、源極以及漏極。第一有源元件的柵極與第一掃描線電連接,源極與數 據線電連接,而漏極與第一像素電極電連接。 在本發(fā)明的一個實施方式中,上述有源元件陣列基板,其中第二有源元件為薄膜 晶體管,其包括柵極、源極以及漏極。第二有源元件的柵極與第二掃描線電連接,源極與數 據線電連接,而漏極與第二像素電極電連接。 在本發(fā)明的一個實施方式中,上述有源元件陣列基板,其中各條虛擬數據線包括 兩個接線端,分別位于虛擬數據線的兩端。其中,各條虛擬數據線所具有的接線端均位于顯 示裝置的顯示區(qū)域中。
在本發(fā)明的一個實施方式中,上述有源元件陣列基板,其中各條虛擬數據線還包 括多條連接線,與第一、第二掃描線平行,且各條虛擬數據線通過多條連接線與對應的數據 線電連接。 在本發(fā)明的一個實施方式中,上述有源元件陣列基板適于使用在顯示裝置中,其 中顯示裝置還包括柔性印刷電路板(Flexible PrintedCircuit Board),且各條虛擬數據 線的至少一個接線端位于柔性印刷電路板上。 本發(fā)明提出一種有源元件陣列,包括多條第一掃描線、多條第二掃描線、多條數據 線、多條虛擬數據線、多個第一像素結構以及多個第二像素結構。多條第一掃描線以及多條 第二掃描線彼此平行且交替排列。多條數據線與多條第一掃描線及多條第二掃描線交叉。 多條虛擬數據線與多條數據線交替排列,其中,各條虛擬數據線包括至少一接線端,其與相 鄰的其中一條數據線電連接。多個第一像素結構與多條第一掃描線電連接。多個第二像素 結構與多條第二掃描線電連接,且在各條第一掃描線或各條第二掃描線的延伸方向上,各 個第一像素結構與其中一個第二像素結構分別位于其中一條數據線相對的兩側,并電連接 相同的數據線。 基于上述,由于本發(fā)明的有源元件陣列基板設置有虛擬數據線,而虛擬數據線具 有自動修復斷線的功能,因此本發(fā)明可提高產品的良率、并節(jié)省制造成本。此外,由于上述 虛擬數據線可對數據線兩側的寄生電容進行補償,因此本發(fā)明可避免畫面閃爍,進而改善 顯示效果。 為讓本發(fā)明的上述特征和優(yōu)點能更明顯易懂,下文特舉實施方式,并配合所附圖 式作詳細說明如下。
圖1為現有的一種雙柵極驅動架構的薄膜晶體管陣列基板的部分俯視示意圖。 圖2為本發(fā)明一實施方式的有源元件陣列基板的局部俯視示意圖。 圖3為圖2所示的有源元件陣列基板中的單個像素組的放大示意圖。 圖4為本發(fā)明的有源元件陣列基板發(fā)生數據線偏移后的局部俯視示意圖。 圖5為本發(fā)明另一實施方式的有源元件陣列基板的局部俯視示意圖。 圖6為本發(fā)明一實施方式的顯示裝置的局部俯視示意圖。
具體實施方式
圖2為本發(fā)明一實施方式的有源元件陣列基板20的局部俯視示意圖,其中僅繪示 部分構件。圖3為圖2所示的有源元件陣列基板20中的單個像素組20a的放大示意圖。 請同時參照圖2及圖3,有源元件陣列基板20上的有源元件陣列排列包括多條第一掃描線 21、多條第二掃描線22、多條數據線23、多條虛擬數據線24、多個第一像素結構(未標示) 以及多個第二像素結構(未標示)。每個第一像素結構會與其中一個第二像素結構成組配 置,以構成如圖2虛線所繪示的單個像素組20a。各個第一像素結構包括第一有源元件27 及第一像素電極25,而各個第二像素結構包括第二有源元件28及第二像素電極26。在本 實施例中,第一像素結構例如是位于數據線23的左側,而第二像素結構例如是位于數據線 23的右側。
多條第一掃描線21以及多條第二掃描線22彼此平行且交替排列,也就是說,相鄰 的兩條第一掃描線21之間,設置有一條第二掃描線22。多條數據線23與多條第一掃描線 21以及多條第二掃描線22交叉。多條虛擬數據線24與多條數據線23交替排列,換言之, 相鄰的兩條數據線23之間,設置有一條虛擬數據線24。其中,各條虛擬數據線24包括接線 端29a與接線端29b,而各條虛擬數據線24通過接線端29a與接線端29b與相鄰的其中一 條數據線23電連接。 多個第一像素電極25與多條第一掃描線21電連接。多個第二像素電極26與多條 第二掃描線22電連接。并且,在各條第一掃描線21或各條第二掃描線22的延伸方向上, 各個第一像素電極25與其中一個第二像素電極分別位于其中一條數據線23相對的兩側, 并電連接相同的數據線23。 更詳細而言,有源元件陣列基板20適于使用在一顯示裝置中,此顯示裝置例如為 液晶顯示裝置。有源元件陣列基板20包括陣列排列的多個像素組20a以及多條虛擬數據 線24。多個像素組20a設置于基板S上,基板S例如為玻璃基板。 每個像素組20a包括第一掃描線21、第二掃描線22、數據線23、第一像素電極25、 第一有源元件27、第二像素電極26以及第二有源元件28。第一掃描線21以及第二掃描線 22彼此平行排列,且數據線23與第一掃描線21及第二掃描線22交叉。
第一像素電極25以及第一有源元件27位于數據線23的一側。其中,第一像素電 極25通過第一有源元件27與數據線23電連接,且第一有源元件27與第一掃描線21電連 接。在本實施方式中,第一有源元件27例如為薄膜晶體管,其包括柵極27g、源極27s以及 漏極27d。第一有源元件27的柵極27g與第一掃描線21電連接,源極27s與數據線23電 連接,而漏極27d與第一像素電極25電連接。 第二像素電極26以及第二有源元件28位于數據線23的另一側。其中,第二像素 電極26通過第二有源元件28與數據線23電連接,且第二有源元件28與第二掃描線22電 連接。在本實施方式中,第二有源元件28例如為薄膜晶體管,其包括柵極28g、源極28s以 及漏極28d。第二有源元件28的柵極28g與第二掃描線22電連接,源極28s與數據線23 電連接,而漏極28d與第二像素電極26電連接。 有源元件陣列基板20應用于多彩化顯示裝置時,第一像素電極25與第二像素電 極26可分別對應于不同的彩色濾光層中,例如紅色R、綠色G、藍色B。此外,在有源元件 陣列基板20中,例如是以點反轉的方式驅動各像素組20a內的第一像素電極25與第二像 素電極26。在部分實施方式中,彩色濾光層可集成于有源元件陣列基板20之中,而在部分 實施方式中,彩色濾光層可設置于與有源元件陣列基板20相對的另一基板中。但本發(fā)明并 不限定紅色R、綠色G、藍色B彩色濾光層的設置位置或排列方式,也不限定有源元件陣列基 板20上第一像素電極25與第二像素電極26被驅動的方式。 請繼續(xù)參考圖2,各條虛擬數據線24與各像素組20a中的數據線23交替地排列, 也就是說,在沿著第一掃描線21或第二掃描線22的延伸方向上,兩條數據線23之間會設 置一條虛擬數據線24。換言之,多條虛擬數據線24分別設置于相鄰的多個像素組20a之 間。其中,各條虛擬數據線24包括接線端29a及接線端29b,分別位于虛擬數據線24的兩 端。虛擬數據線24通過接線端29a及接線端29b與相鄰的其中一條數據線23電連接。
在本實施方式中,由于數據線23與虛擬數據線24可通過接線端29a及接線端29b彼此電連接,因此虛擬數據線24的設置可避免數據線23斷線時所造成的驅動信號中斷。舉 例來說,當有源元件陣列基板20上的任何一條數據線23因工藝變異、外力碰撞或其他因素 而斷線時,數據信號仍可經過與其電連接的虛擬數據線24傳遞至各個像素組20a中的第一 像素電極25與第二像素電極26。因此,虛擬數據線24的設置可使有源元件陣列基板20具 有自動修復線缺陷的功能。此外,由于虛擬數據線24與數據線23彼此為并聯,因此可降低 數據線23的電阻,使得數據信號的傳輸效率較佳。 另一方面,在有源元件陣列基板20的制造過程中,例如因掩模的對位不佳或其他 原因而造成數據線23偏移時,虛擬數據線24的設置還可以補償數據線23偏移所造成的影 響,詳細說明如下。 圖4為本發(fā)明的有源元件陣列基板20發(fā)生數據線偏移后的局部俯視示意圖。請 參照圖4,舉例來說,數據線23與虛擬數據線24是經過同一掩模工藝所形成,因此,當數據 線23朝方向D偏移時,虛擬數據線24也會朝向此同一方向D偏移。此時,數據線23與其 左側第一像素電極25的距離會小于數據線23與其右側第二像素電極26的距離,因此,數 據線23對第一像素電極25所形成的寄生電容,會大于數據線23對第二像素電極26所形 成的寄生電容。 同時,由于虛擬數據線24與數據線23電連接,因此虛擬數據線24也會同時影響 與第一像素電極25與第二像素電極26所形成的寄生電容。特別是,在同一像素組20a中, 數據線23與虛擬數據線24對于第一、第二像素電極25、26寄生電容的影響,其變化方向為 彼此相反。因此,數據線23對第一、第二像素電極25、26所形成的寄生電容,可與虛擬數據 線24對第一、第二像素電極25、26所形成的寄生電容相互補償。簡而言之,虛擬數據線24 的設置可對數據線23兩側的寄生電容相互進行補償,從而減少因數據線23偏移所造成的 影響,由此改善顯示畫面閃爍的問題。 在上述的有源元件陣列基板20中,虛擬數據線24是通過接線端29a及接線端29b 與數據線23電連接。同時,接線端29a及接線端29b例如是位于顯示裝置的顯示區(qū)域(圖 未示)中,但本發(fā)明不限定接線端的個數或是位置,以下將以其他實施方式對此加以說明。 值得一提的是,在此所謂的顯示區(qū)域都是指有源元件陣列基板應用于顯示裝置時可以顯示 畫面的區(qū)域,也可以說是所有的像素電極25、26所在的區(qū)域。 圖5為本發(fā)明另一實施方式的有源元件陣列基板30的局部俯視示意圖。請參照 圖5,有源元件陣列基板30具有上述有源元件陣列基板20的所有構件,其中,相同構件以相 同的標號表示,此處不再贅述。 與上述有源元件陣列基板20的不同之處在于,有源元件陣列基板30中的各條虛 擬數據線24還包括多條連接線31。多條連接線31與第一掃描線21、第二掃描線22平行, 且各條虛擬數據線24可通過多條連接線31與相鄰的其中一條數據線23電連接。
圖6為本發(fā)明一實施方式的顯示裝置50的局部俯視示意圖。請參照圖6,顯示裝 置50包括有源元件陣列基板40以及柔性印刷電路板51 。在本實施方式中,有源元件陣列 基板40與前述的有源元件陣列基板20相似且相同構件以相同的標號表示,此處就不再贅 述。 在本實施方式中,有源元件陣列基板40上的各條虛擬數據線24具有接線端49,此 接線端49位于柔性印刷電路板51上,而不是位于顯示裝置50的顯示區(qū)域52中。
上述實施方式僅為說明本發(fā)明,在其他的實施方式中,數據線23與虛擬數據線24 的電連接方式,還可以是上述不同實施方式的組合,其可包括兩種以上的電連接方式。
綜上所述,由于本發(fā)明的有源元件陣列基板具有虛擬數據線的配置、可自動修復 數據線斷線而不需使用激光修補的程序。因此,本發(fā)明的有源元件陣列基板可提高產品的 良率、降低數據線的電阻,并可節(jié)省產品制造所需的時間與成本。此外,由于虛擬數據線可 對數據線兩側的寄生電容進行補償,因此本發(fā)明的有源元件陣列基板可避免畫面閃爍,從 而改善顯示效果。 在上述實施例中,僅對本發(fā)明進行了示范性描述,但是本領域技術人員在閱讀本 專利申請后可以在不脫離本發(fā)明的精神和范圍的情況下對本發(fā)明進行各種修改。
權利要求
一種有源元件陣列基板,適于使用在顯示裝置中,其特征在于,該有源元件陣列基板包括陣列排列的多個像素組,設置于基板上,各該像素組包括第一掃描線以及第二掃描線,彼此平行排列;數據線,與該第一掃描線及該第二掃描線交叉;第一像素電極以及第一有源元件,位于該數據線的一側,該第一像素電極通過該第一有源元件與該數據線電連接,且該第一有源元件與該第一掃描線電連接;以及第二像素電極以及第二有源元件,位于該數據線的另一側,該第二像素電極通過該第二有源元件與該數據線電連接,且該第二有源元件與該第二掃描線電連接;以及多條虛擬數據線,各該虛擬數據線與各該像素組中的該數據線交替排列,且該多條虛擬數據線分別設置于相鄰的該多個像素組之間,其中各該虛擬數據線包括至少一個接線端,與相鄰的其中一條該數據線電連接。
2. 如權利要求1所述的有源元件陣列基板,其特征在于該第一有源元件為薄膜晶體 管,包括柵極,與該第一掃描線電連接; 源極,與該數據線電連接;以及 漏極,與該第一像素電極電連接。
3. 如權利要求1所述的有源元件陣列基板,其特征在于該第二有源元件為薄膜晶體 管,包括柵極,與該第二掃描線電連接; 源極,與該數據線電連接;以及 漏極,與該第二像素電極電連接。
4. 如權利要求1所述的有源元件陣列基板,其特征在于各該虛擬數據線包括兩個該 接線端,分別位于該虛擬數據線的兩端。
5. 如權利要求1所述的有源元件陣列基板,其特征在于各該虛擬數據線所具有的該 至少一個接線端位于該顯示裝置的顯示區(qū)域中。
6. 如權利要求1所述的有源元件陣列基板,其特征在于各該虛擬數據線還包括多條 連接線,與該第一及第二掃描線平行,且該虛擬數據線通過該多條連接線與與相鄰的其中 一條該數據線電連接。
7. 如權利要求1所述的有源元件陣列基板,其特征在于該顯示裝置還包括柔性印刷 電路板,且各該虛擬數據線的該至少一個接線端位于該柔性印刷電路板上。
8. —種有源元件陣列,包括多條第一掃描線以及多條第二掃描線,彼此平行且交替排列; 多條數據線,與該些第一掃描線及該些第二掃描線交叉;多條虛擬數據線,與該些數據線交替排列,其中各該虛擬數據線包括至少一接線端,與 相鄰的其中一條該數據線電連接;多個第一像素結構,與該些第一掃描線電連接;以及多個第二像素結構,與該些第二掃描線電連接,且在各該第一掃描線或各該第二掃描 線的延伸方向上,各該第一像素結構與其中一個第二像素結構分別位于其中一條數據線相 對的兩側并電連接相同的該數據線。
全文摘要
本發(fā)明涉及一種有源元件陣列基板,適于使用在顯示裝置中,包括陣列排列的多個像素組以及多條虛擬數據線。多個像素組設置于基板上,其中各像素組包括第一掃描線、第二掃描線、數據線、第一像素結構電極、第一有源元件、第二像素結構電極以及第二有源元件。各條虛擬數據線與各像素組中的數據線交替排列,且多條虛擬數據線分別設置于相鄰的多個像素組之間。其中,各條虛擬數據線包括至少一個接線端,與相鄰的其中一條數據線電連接。虛擬數據線的設置可提高產品的良率,并可避免畫面閃爍以改善顯示效果。
文檔編號G02F1/13GK101699339SQ20091010829
公開日2010年4月28日 申請日期2009年6月26日 優(yōu)先權日2009年6月26日
發(fā)明者李俊誼 申請人:深超光電(深圳)有限公司