驅(qū)動電路的制作方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種驅(qū)動電路,特別是用于驅(qū)動一種顯示裝置的驅(qū)動電路。
【背景技術(shù)】
[0002]近年來,隨著顯示器技術(shù)的快速發(fā)展,依消費(fèi)者需求,各類顯示器設(shè)計廣泛發(fā)展,其中窄邊框(slim border)顯示器已成為一種市場主流。窄邊框顯示器主要技術(shù)手段在于,通過將驅(qū)動芯片(Driver IC)制作在玻璃基板上的方式,也就是陣列上柵極驅(qū)動電路(GateDriver on Array,G0A),借此改善傳統(tǒng)顯示器上需預(yù)留較多的空間設(shè)置電路的設(shè)計,而達(dá)到窄邊框的目標(biāo)。
【發(fā)明內(nèi)容】
[0003]本發(fā)明所要解決的技術(shù)問題是提供一種驅(qū)動電路,驅(qū)動電路具有控制模塊以及移位寄存器模塊??刂颇K用以根據(jù)起始信號及操作信號產(chǎn)生控制信號。移位寄存器模塊用以接收控制信號并產(chǎn)生驅(qū)動信號至顯示裝置。
[0004]為了實(shí)現(xiàn)上述目的,本發(fā)明提供了一種驅(qū)動電路,用以驅(qū)動一顯示裝置,其中,包括:
[0005]—控制模塊,用以根據(jù)一起始信號及多個操作信號輸出多個控制信號,包括:
[0006]一致能單元,用以接收該起始信號,并根據(jù)多個第一操作信號輸出多個致能信號;
[0007]—上拉單元,用以接收該多個致能信號,并根據(jù)一第一工作電壓輸出該多個控制信號;以及
[0008]一下拉單元,電耦接于該致能單元,用以根據(jù)一第二操作信號將多個致能信號下拉至一第二工作電壓;以及
[0009]—移位寄存器模塊,包括多個移位寄存器單元,用以接收該多個控制信號并產(chǎn)生多個驅(qū)動信號。
[0010]上述的驅(qū)動電路,其中,該起始信號的致能電壓抬升時間早于該多個第一操作信號致能電壓抬升時間。
[0011]上述的驅(qū)動電路,其中,該起始信號的致能電壓下降時間晚于該多個第一操作信號致能電壓抬升時間。
[0012]上述的驅(qū)動電路,其中,該致能單元包括多個致能單位,其中每一致能單位包括:
[0013]—第一晶體管,包括一控制端電性耦接于一第一端,用以接收該起始信號以及一第二端;以及
[0014]—第二晶體管,包含一控制端電性耦接于該第一晶體管的該第二端、一第一端用以接收該多個第一操作信號其中之一,以及一第二端用以提供該多個致能信號其中之一。
[0015]上述的驅(qū)動電路,其中,該下拉單元包括多個下拉單位,每一下拉單位包括一第三晶體管,該第三晶體管包括:
[0016]—控制端,用以接收該多個第二操作信號其中之一;
[0017]一第一端,電性耦接于該第一晶體管的該第二端以及該第二晶體管的該控制端;以及
[0018]一第二端,電性耦接于該第二工作電壓。
[0019]上述的驅(qū)動電路,其中,該上拉單元包括多個上拉單位,每一上拉單位包括一第四晶體管,該第四晶體管包括:
[0020]一控制端,電性耦接于該第二晶體管的該第二端,用以接收該多個致能信號其中之一;
[0021 ] 一第一端,電性耦接于該第一工作電壓;以及
[0022]—第二端,電性耦接于該多個移位寄存器單元其中之一。
[0023]上述的驅(qū)動電路,其中,該多個致能單位其中之一耦接的該第一操作信號與其相對應(yīng)的該多個下拉單位其中之一耦接的該第二操作信號互不重疊。
[0024]上述的驅(qū)動電路,其中,該第一工作電壓的電壓位準(zhǔn)高于該第二工作電壓的電壓位準(zhǔn)。
[0025]上述的驅(qū)動電路,其中,當(dāng)該操作于一第一顯示模式時,該控制模塊依序接收該多個操作信號致能輸出該多個控制信號。
[0026]上述的驅(qū)動電路,其中,當(dāng)該操作于一第二顯示模式時,該控制模塊接收的相鄰操作信號為同步信號。
[0027]上述的驅(qū)動電路,其中,該驅(qū)動電路用以操作于一2D顯示模式或一3D顯示模式。
[0028]本發(fā)明的技術(shù)效果在于:
[0029]綜合以上所述,本發(fā)明的驅(qū)動電路,根據(jù)操作信號調(diào)整初始的控制信號,以及借由操作信號下拉控制信號提高穩(wěn)壓狀態(tài),使得初始的控制信號具有相同的波寬以及電壓位準(zhǔn),減少其信號擾動,而改善面板顯示不均的現(xiàn)象。
[0030]以下結(jié)合附圖和具體實(shí)施例對本發(fā)明進(jìn)行詳細(xì)描述,但不作為對本發(fā)明的限定。
【附圖說明】
[0031]圖1為根據(jù)現(xiàn)有技術(shù)顯示器的驅(qū)動電路的電路示意圖;
[0032]圖2A為一種起始信號和時脈信號的時序圖;
[0033]圖2B為另一種起始信號和時脈信號的時序圖;
[0034]圖3為本發(fā)明一實(shí)施例的一種驅(qū)動電路的不意圖;
[0035]圖4為根據(jù)本發(fā)明一實(shí)施例的一種控制模塊的示意圖;
[0036]圖5為根據(jù)圖4的一種驅(qū)動時序示意圖;
[0037]圖6A為根據(jù)本發(fā)明一實(shí)施例的一種2D顯示模式驅(qū)動時序示意圖;
[0038]圖6B為根據(jù)本發(fā)明一實(shí)施例的一種3D顯示模式驅(qū)動時序示意圖;
[0039]圖7為本發(fā)明一實(shí)施例的一種移位寄存器單元示意圖。
[0040]其中,附圖標(biāo)記[0041 ] 100顯示裝置
[0042]HO驅(qū)動電路
[0043]112起始電路
[0044]114、700移位寄存器
[0045]120像素陣列
[0046]Q(I)第I級控制信號
[0047]Q(2)第2級控制信號
[0048]Q(3)第3級控制信號
[0049]Q(4)第4級控制信號
[0050]Q(5)第5級控制信號[0051 ]Q(6)第6級控制信號
[0052]Q(7)第7級控制信號
[0053]Q(S)第8級控制信號
[0054]Q(9)第9級控制信號
[0055]Q(1)第10級控制信號
[0056]Q(Il)第11級控制信號
[0057]Q(12)第12級控制信號
[0058]HCl第一時脈控制信號
[0059]HC2第二時脈控制信號
[0060]HC3第三時脈控制信號[0061 ]HC4第四時脈控制信號
[0062]HC5第五時脈控制信號
[0063]HC6第六時脈控制信號
[0064]HC7第七時脈控制信號
[0065]HC8第八時脈控制信號
[0066]G(I)第I級柵極信號
[0067]G(2)第2級柵極信號
[0068]G(3)第3級柵極信號
[0069]G(4)第4級柵極信號
[0070]G(5)第5級柵極信號
[0071]G(6)第6級柵極信號
[0072]G(7)第7級柵極信號
[0073]G(8)第8級柵極信號
[0074]G(9)第9級柵極信號
[0075]G(1)第10級柵極信號
[0076]G(Il)第11級柵極信號
[0077]G(12)第12級柵極信號
[0078]STP起始信號
[0079]0P1、0P2、0P3、0P4 第一操作信號
[0080]0P5、0P6、0P7、0P8 第二操作信號[0081 ]EN1、EN2、EN3、EN4 致能信號
[0082]300驅(qū)動電路
[0083]310控制模塊
[0084]320、320、340、350移位寄存器模塊
[0085]321、322、323、324、331、332、333、334、341、342、343、344、351、352、353、354 移位寄存器單元
[0086]400控制模塊
[0087]410致能單元
[0088]420 下拉單元
[0089]430上拉單元
[0090]411、412、413、414 致能單位
[0091]421、422、423、424 下拉單位
[0092]431、432、433、434 上拉單位
[0093]T1、T2、T3、T4 第一晶體管
[0094]Τ5、Τ6、Τ7、Τ8 第二晶體管
[0095]Τ9、Τ10、Τ11、Τ12 第三晶體管
[0096]Τ13、Τ14、Τ15、Τ16 第四晶體管
[0097]Vl第一工作電壓
[0098]V2第二工作電壓
[0099]710上拉模塊
[0100]720下拉模塊
[0101]730主下拉模塊
[0102]740驅(qū)動模塊
[0103]Τ17、Τ18 晶體管
[0104]HC(n)第n級時脈信號
[0105]Q(n)第n級控制信號
[0106]Q(n+4)第(n+4)級控制信號
[0107]G(n)第η級柵極信號
[0108]Vss系統(tǒng)低電壓位準(zhǔn)
[0109]Α(η)第η級移位寄存器內(nèi)部節(jié)點(diǎn)
[0110]Α(3)第3級移位寄存器內(nèi)部節(jié)點(diǎn)
當(dāng)前第1頁
1 
2 
3