本公開(kāi)涉及顯示,尤其涉及一種陣列基板、像素電路的驅(qū)動(dòng)方法、顯示面板及顯示裝置。
背景技術(shù):
1、隨著顯示技術(shù)的發(fā)展,顯示裝置比如手機(jī)、電視和電腦等越來(lái)越多的應(yīng)用在人們的生活中,顯示裝置包括像素電路和發(fā)光器件,像素電路通過(guò)控制流經(jīng)發(fā)光器件的驅(qū)動(dòng)電流,進(jìn)而驅(qū)動(dòng)發(fā)光器件顯示不同灰階,從而實(shí)現(xiàn)圖像顯示。其中,發(fā)光器件的發(fā)光效率會(huì)在低電流密度情況下隨著電流密度的降低而降低。為了提升發(fā)光器件的發(fā)光效率,像素電路引入了一種脈沖寬度調(diào)制(英文:pulse?width?modulation;簡(jiǎn)稱pwm)調(diào)光方式對(duì)發(fā)光器件的亮度進(jìn)行調(diào)節(jié)。pwm調(diào)光通過(guò)控制發(fā)光器件的發(fā)光時(shí)間,調(diào)節(jié)發(fā)光器件的發(fā)光亮度,改變顯示畫(huà)面的整體亮度,使得顯示畫(huà)面的整體亮度較為穩(wěn)定。
技術(shù)實(shí)現(xiàn)思路
1、本公開(kāi)的實(shí)施例的目的在于提供一種陣列基板、像素電路的驅(qū)動(dòng)方法、顯示面板及顯示裝置,用于提升顯示面板的pwm調(diào)光精度。
2、為達(dá)到上述目的,本公開(kāi)的實(shí)施例提供了如下技術(shù)方案:
3、一方面,提供一種陣列基板。所述陣列基板包括襯底和設(shè)置于所述襯底上的多個(gè)像素電路,所述多個(gè)像素電路排列為多行多列。所述像素電路包括第一發(fā)光控制晶體管和第二發(fā)光控制晶體管。所述陣列基板還包括第一發(fā)光控制信號(hào)線和第二發(fā)光控制信號(hào)線。所述第一發(fā)光控制信號(hào)線與所述第一發(fā)光控制晶體管的柵極電連接。所述第二發(fā)光控制信號(hào)線與所述第二發(fā)光控制晶體管的柵極電連接。所述陣列基板還包括多個(gè)導(dǎo)電層,所述第一發(fā)光控制信號(hào)線和所述第二發(fā)光控制信號(hào)線電絕緣,所述第一發(fā)光控制信號(hào)線和所述第二發(fā)光控制信號(hào)線位于不同的導(dǎo)電層,且所述第一發(fā)光控制信號(hào)線和所述第二發(fā)光控制信號(hào)線在所述襯底上的正投影不重合。
4、本公開(kāi)的實(shí)施例提供的陣列基板,這樣,第一發(fā)光控制晶體管和第二發(fā)光控制晶體管分別通過(guò)第一發(fā)光控制信號(hào)線和第二發(fā)光控制信號(hào)線進(jìn)行獨(dú)立控制,第一發(fā)光控制晶體管和第二發(fā)光控制晶體管的控制方法更加靈活,有利于提升像素電路的調(diào)光精度。比如,第一發(fā)光控制信號(hào)線和第二發(fā)光控制信號(hào)線分別傳輸兩個(gè)不同的pwm信號(hào),且兩個(gè)pwm信號(hào)的信號(hào)起止時(shí)間不同(具有一定的相位差)。第一發(fā)光控制信號(hào)線和第二發(fā)光控制信號(hào)線傳輸?shù)膬蓚€(gè)pwm信號(hào)的工作電平重合的時(shí)長(zhǎng)可以為任意值,有利于提升pwm調(diào)光的精度。而且,第一發(fā)光控制信號(hào)線和第二發(fā)光控制信號(hào)線位于不同的導(dǎo)電層,有利于減小第一發(fā)光控制信號(hào)線和第二發(fā)光控制信號(hào)線之間的間隔,有利于減小像素電路占用的空間,提升顯示面板的像素密度。第一發(fā)光控制信號(hào)線和第二發(fā)光控制信號(hào)線在襯底上的正投影不重合,可以避免第一發(fā)光控制信號(hào)線和第二發(fā)光控制信號(hào)線之間形成寄生電容,有利于降低第一發(fā)光控制信號(hào)線和第二發(fā)光控制信號(hào)線發(fā)生信號(hào)干擾的風(fēng)險(xiǎn)。
5、在一些實(shí)施例中,所述多個(gè)導(dǎo)電層包括第一柵導(dǎo)電層和第一源漏導(dǎo)電層。所述第一柵導(dǎo)電層包括第一柵極圖案和所述第二發(fā)光控制信號(hào)線。所述第一柵極圖案形成所述第一發(fā)光控制晶體管的柵極。第一源漏導(dǎo)電層設(shè)置于所述第一柵導(dǎo)電層遠(yuǎn)離所述襯底的一側(cè),包括所述第一發(fā)光控制信號(hào)線。所述第一發(fā)光控制信號(hào)線在所述襯底上的正投影,與所述第一柵極圖案在所述襯底上的正投影部分重合,且第一發(fā)光控制信號(hào)線與所述第一柵極圖案電連接。
6、在一些實(shí)施例中,所述像素電路還包括驅(qū)動(dòng)晶體管。所述陣列基板還包括半導(dǎo)體層,所述半導(dǎo)體層設(shè)置于所述襯底與所述第一柵導(dǎo)電層之間。所述半導(dǎo)體層包括所述第一發(fā)光控制晶體管的第一溝道區(qū)、所述第二發(fā)光控制晶體管的第二溝道區(qū)、所述驅(qū)動(dòng)晶體管的第三溝道區(qū)、第一連接區(qū)和第二連接區(qū)。所述第一連接區(qū)和所述第二連接區(qū)分別位于所述第三溝道區(qū)相對(duì)的兩側(cè),且所述第一連接區(qū)分別與所述第三溝道區(qū)和所述第二溝道區(qū)連接,所述第二連接區(qū)分別與所述第三溝道區(qū)和所述第一溝道區(qū)連接。所述第一柵極圖案在所述襯底上的正投影,與所述第一溝道區(qū)在所述襯底上的正投影部分重合,且與所述第一連接區(qū)在所述襯底上的正投影不重合。所述第二發(fā)光控制信號(hào)線在襯底上的正投影,與所述第二溝道區(qū)在所述襯底上的正投影部分重合。
7、在一些實(shí)施例中,所述像素電路還包括第一復(fù)位晶體管。所述半導(dǎo)體層還包括第三連接區(qū)和所述第一復(fù)位晶體管的第四溝道區(qū)。所述第一柵導(dǎo)電層還包括第四柵極圖案,所述第四柵極圖案在襯底上的正投影,與所述第四溝道區(qū)在所述襯底上的正投影至少部分重合。所述第一源漏導(dǎo)電層還包括第一使能信號(hào)線和第一轉(zhuǎn)接塊,所述第一使能信號(hào)線在所述襯底上的正投影,與所述第四柵極圖案在所述襯底上的正投影部分重合,且所述第一使能信號(hào)線與所述第四柵極圖案電連接。所述第一轉(zhuǎn)接塊與所述第三連接區(qū)和所述驅(qū)動(dòng)晶體管的柵極電連接。所述陣列基板還包括第二柵導(dǎo)電層,所述第二柵導(dǎo)電層設(shè)置于所述第一柵導(dǎo)電層與所述第一源漏導(dǎo)電層之間,包括第一初始化電壓信號(hào)線,所述第一初始化電壓信號(hào)線與所述第一復(fù)位晶體管的第一極電連接。
8、在一些實(shí)施例中,所述像素電路還包括補(bǔ)償晶體管。所述半導(dǎo)體層還包括所述補(bǔ)償晶體管的第五溝道區(qū),所述第五溝道區(qū)的一側(cè)與所述第一連接區(qū)相連,另一側(cè)與所述第三連接區(qū)相連。所述第一柵導(dǎo)電層還包括第五柵極圖案,所述第五柵極圖案在襯底上的正投影,覆蓋所述第五溝道區(qū)在所述襯底上的正投影。所述第一源漏導(dǎo)電層還包括第二使能信號(hào)線,所述第二使能信號(hào)線在所述襯底上的正投影,與所述第五柵極圖案在所述襯底上的正投影部分重合,且所述第二使能信號(hào)線與所述第五柵極圖案電連接。
9、在一些實(shí)施例中,所述補(bǔ)償晶體管為雙柵晶體管,所述第五溝道區(qū)包括間隔設(shè)置的第一子區(qū)和第二子區(qū)。所述半導(dǎo)體層還包括第四連接區(qū),所述第四連接區(qū)位于所述第一子區(qū)和所述第二子區(qū)之間,且與所述第一子區(qū)和所述第二子區(qū)連接。所述第二柵導(dǎo)電層還包括第一遮擋部,所述第一遮擋部在所述襯底上的正投影,與所述第四連接區(qū)在所述襯底上的正投影至少部分重合。
10、在一些實(shí)施例中,所述第二柵導(dǎo)電層還包括第二遮擋部,所述第二遮擋部、所述第三連接區(qū)和所述第二使能信號(hào)線在所述襯底上的正投影至少部分重合。
11、在一些實(shí)施例中,所述像素電路還包括數(shù)據(jù)寫(xiě)入晶體管。所述半導(dǎo)體層還包括所述數(shù)據(jù)寫(xiě)入晶體管的第六溝道區(qū),沿第一方向,所述第五溝道區(qū)和所述第六溝道區(qū)錯(cuò)開(kāi)設(shè)置,且所述第六溝道區(qū)與所述第二連接區(qū)連接。所述第一方向?yàn)樗龆鄠€(gè)像素電路排列的列方向。所述第一柵導(dǎo)電層還包括第六柵極圖案,所述第六柵極圖案在襯底上的正投影,與所述第六溝道區(qū)在所述襯底上的正投影部分重合。所述第一源漏導(dǎo)電層還包括第一掃描信號(hào)線,所述第一掃描信號(hào)線在所述襯底上的正投影,與所述第六柵極圖案在所述襯底上的正投影部分重合,且所述第一掃描信號(hào)線與所述第六柵極圖案電連接。
12、在一些實(shí)施例中,所述像素電路還包括第二復(fù)位晶體管。所述半導(dǎo)體層還包括所述第二復(fù)位晶體管的第七溝道區(qū)。所述第一柵導(dǎo)電層還包括第七柵極圖案,所述第七柵極圖案在襯底上的正投影,與所述第七溝道區(qū)在所述襯底上的正投影部分重合。所述第二柵導(dǎo)電層還包括第二初始化電壓信號(hào)線,所述第二初始化電壓信號(hào)線與所述第二復(fù)位晶體管的第一極電連接。所述第一源漏導(dǎo)電層還包括第二掃描信號(hào)線,所述第二掃描信號(hào)線在所述襯底上的正投影,與所述第七柵極圖案在所述襯底上的正投影部分重合,且所述第二掃描信號(hào)線與所述第七柵極圖案電連接。
13、在一些實(shí)施例中,所述陣列基板還包括遮光層。所述遮光層設(shè)置于所述襯底與所述半導(dǎo)體層之間,所述遮光層在所述襯底上的正投影,與所述像素電路在所述襯底上的正投影至少部分重合。
14、在一些實(shí)施例中,所述陣列基板具有顯示區(qū)和圍繞所述顯示區(qū)的周邊區(qū)。所述陣列基板包括多條第一初始化電壓信號(hào)線、多條第二初始化電壓信號(hào)線和第二電壓信號(hào)總線。一行像素電路與一條第一初始化電壓信號(hào)線和一條第二初始化電壓信號(hào)線電連接;所述第二電壓信號(hào)總線設(shè)置于所述周邊區(qū),且至少部分圍繞所述顯示區(qū)。所述陣列基板還包括第二源漏導(dǎo)電層。所述第二源漏導(dǎo)電層設(shè)置于第一源漏導(dǎo)電層遠(yuǎn)離所述襯底的一側(cè),包括沿第一方向延伸的多條第一連接線、多條第二連接線和多條第三連接線。每條第一連接線與所述多條第一初始化電壓信號(hào)線電連接,每條第二連接線與所述多條第二初始化電壓信號(hào)線,每條第三連接線延伸至所述周邊區(qū),且與所述第二電壓信號(hào)總線電連接。
15、另一方面,還提供一種像素電路的控制方法。所述像素電路包括驅(qū)動(dòng)晶體管、第一發(fā)光控制晶體管和第二發(fā)光控制晶體管。所述第一發(fā)光控制晶體管的柵極與第一發(fā)光控制信號(hào)線電連接,第一極與第一電壓信號(hào)線電連接,第二極與所述驅(qū)動(dòng)晶體管的第一極電連接。所述第二發(fā)光控制晶體管的柵極與第二發(fā)光控制信號(hào)線電連接,第一極與所述驅(qū)動(dòng)晶體管的第二極電連接,第二極與發(fā)光器件電連接。其中,所述第一發(fā)光控制信號(hào)線被配置為傳輸?shù)谝幻}沖寬度調(diào)制信號(hào),所述第二發(fā)光控制信號(hào)線被配置為傳輸?shù)诙}沖寬度調(diào)制信號(hào)。
16、一個(gè)顯示周期包括發(fā)光階段。所述驅(qū)動(dòng)方法包括:在所述發(fā)光階段,所述第一脈沖寬度調(diào)制信號(hào)具有第一工作電平時(shí)段,所述第二脈沖寬度調(diào)制信號(hào)具有第二工作電平時(shí)段,所述第一工作電平時(shí)段與所述第二工作電平時(shí)段不同,且所述第一工作電平時(shí)段與所述第二工作電平時(shí)段部分重合。
17、在一些實(shí)施例中,第一脈沖寬度調(diào)制信號(hào)的幅度、頻率和占空比分別與所述第二脈沖寬度調(diào)制信號(hào)的幅度、頻率和占空比相同。所述第一工作電平時(shí)段的起止時(shí)間分別滯后于第二工作電平時(shí)段的起止時(shí)間。
18、在一些實(shí)施例中,所述像素電路還包括第一復(fù)位晶體管、第二復(fù)位晶體管、數(shù)據(jù)寫(xiě)入晶體管和補(bǔ)償晶體管。所述第一復(fù)位晶體管的柵極與第一使能信號(hào)線電連接,第一極與第一初始化電壓信號(hào)線電連接,第二極與所述驅(qū)動(dòng)晶體管的柵極電連接。所述第二復(fù)位晶體管的柵極與第二掃描信號(hào)線電連接,第一極與第二初始化電壓信號(hào)線電連接,第二極與所述第二發(fā)光控制晶體管的第二極電連接。所述數(shù)據(jù)寫(xiě)入晶體管的柵極與第一掃描信號(hào)線電連接,第一極與數(shù)據(jù)線電連接,第二極與所述驅(qū)動(dòng)晶體管的第一極電連接。所述補(bǔ)償晶體管的柵極與第二使能信號(hào)線電連接,第一極與所述驅(qū)動(dòng)晶體管的第二極電連接,第二極與所述驅(qū)動(dòng)晶體管的柵極電連接。
19、一個(gè)顯示周期還包括空白階段,在所述空白階段,所述第一發(fā)光控制晶體管和第二發(fā)光控制晶體管中的至少一者截止。所述空白階段包括第一初始化階段、第二初始化階段和數(shù)據(jù)寫(xiě)入階段。所述驅(qū)動(dòng)方法還包括:在所述第一初始化階段,所述第一復(fù)位晶體管在來(lái)自所述第一使能信號(hào)線的第一使能信號(hào)的控制下導(dǎo)通,將來(lái)自第一初始化電壓信號(hào)線的第一初始化電壓信號(hào)傳輸至所述驅(qū)動(dòng)晶體管的柵極。在所述第二初始化階段,所述第一復(fù)位晶體管保持導(dǎo)通,所述補(bǔ)償晶體管在來(lái)自所述第二使能信號(hào)線的第二使能信號(hào)的控制下導(dǎo)通,將所述第一初始化電壓信號(hào)傳輸至所述驅(qū)動(dòng)晶體管的第二極。在所述數(shù)據(jù)寫(xiě)入階段,所述補(bǔ)償晶體管保持導(dǎo)通,所述數(shù)據(jù)寫(xiě)入晶體管在來(lái)自所述第一掃描信號(hào)線的第一掃描信號(hào)的控制下打開(kāi),將來(lái)自所述數(shù)據(jù)線的數(shù)據(jù)信號(hào)傳輸至所述驅(qū)動(dòng)晶體管的第一極。
20、在一些實(shí)施例中,所述空白階段還包括在所述數(shù)據(jù)寫(xiě)入階段之后的偏置階段。所述驅(qū)動(dòng)方法還包括:在所述偏置階段,所述第一發(fā)光控制晶體管截止,所述第二發(fā)光控制晶體管導(dǎo)通,且所述第二復(fù)位晶體管在所述第二掃描信號(hào)線的第二掃描信號(hào)的控制下導(dǎo)通,將來(lái)自第二初始化電壓信號(hào)端的第二初始化電壓信號(hào)傳輸依次傳輸至第二發(fā)光控制晶體管的第二極和驅(qū)動(dòng)晶體管的第一極。
21、在一些實(shí)施例中,在所述第二初始化階段和所述數(shù)據(jù)寫(xiě)入階段,所述第二復(fù)位晶體管在來(lái)自所述第二掃描信號(hào)線的第二掃描信號(hào)的控制下導(dǎo)通,將來(lái)自第二初始化電壓信號(hào)線的第二初始化電壓信號(hào)傳輸至所述第二發(fā)光控制晶體管的第二極。
22、在一些實(shí)施例中,所述第一工作電平時(shí)段位于所述第二工作電平時(shí)段內(nèi),且所述第一工作電平時(shí)段的起止時(shí)間,分別與所述第二工作電平時(shí)段的起止時(shí)間具有間隔。或者,所述第二工作電平時(shí)段位于所述第一工作電平時(shí)段內(nèi),且所述第一工作電平時(shí)段的起止時(shí)間,分別與所述第二工作電平時(shí)段的起止時(shí)間具有間隔。
23、在一些實(shí)施例中,第一脈沖寬度調(diào)制信號(hào)的幅度、頻率和占空比分別與所述第二脈沖寬度調(diào)制信號(hào)的幅度、頻率和占空比相同。所述第一工作電平時(shí)段的起止時(shí)間分別超前于第二工作電平時(shí)段的起止時(shí)間。
24、再一方面,提供一種顯示面板,包括多個(gè)發(fā)光器件和上述任一實(shí)施例中所述的陣列基板。所述多個(gè)發(fā)光器件設(shè)置于所述陣列基板上,每個(gè)發(fā)光器件與一個(gè)像素電路電連接。
25、又一方面,提供一種顯示裝置,包括驅(qū)動(dòng)電路板和上述顯示面板。所述驅(qū)動(dòng)電路板與所述顯示面板電連接,被配置為向所述顯示面板傳輸控制信號(hào)。
26、本公開(kāi)的實(shí)施例提供的像素電路的驅(qū)動(dòng)方法、顯示面板和顯示裝置,能夠?qū)崿F(xiàn)的有益效果與上述陣列基板能夠?qū)崿F(xiàn)的有益效果相同,此處不再贅述。