技術(shù)編號(hào):81413
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁查看技術(shù)詳細(xì)信息。技術(shù)領(lǐng)域本發(fā)明涉及一種數(shù)據(jù)保護(hù)方法,特別涉及一種存儲(chǔ)系統(tǒng)的高速緩存的數(shù)據(jù)的保護(hù)方法。 背景技術(shù)在計(jì)算機(jī)系統(tǒng)中,中央處理單元(CPU)的運(yùn)算速度極快,但其直接讀寫區(qū)塊設(shè)備(如,硬盤、SCSI硬盤、磁盤陣列等)尤其是對(duì)區(qū)塊設(shè)備的尋址時(shí)間很長(zhǎng)。起初,CPU采用PIO(Programmed I/O)方式讀寫區(qū)塊設(shè)備,即,CPU必需一直等待對(duì)區(qū)塊設(shè)備的讀寫操作完成后才可以繼續(xù)執(zhí)行后續(xù)任務(wù),極大地浪費(fèi)了CPU的時(shí)間,降低了CPU的資源。為了解決這個(gè)問題,采用了中斷的方式,即,CPU在讀寫區(qū)塊設(shè)備時(shí),可以執(zhí)行其它任務(wù),當(dāng)區(qū)塊設(shè)備...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
請(qǐng)注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。