技術(shù)編號:7543480
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細信息。本實用新型涉及電子電路領(lǐng)域,特別是涉及一種時鐘的數(shù)據(jù)恢復電路。技術(shù)背景在串行數(shù)據(jù)通信傳輸中,收發(fā)電路負責將內(nèi)部并行數(shù)據(jù)與外部串行數(shù)據(jù)進行轉(zhuǎn)換,因而一般是數(shù)據(jù)通路上工作速率最高的部分。在發(fā)送端,電路利用高速時鐘采樣的原理,將并行數(shù)據(jù)中的位數(shù)據(jù)逐個送到傳輸介質(zhì)上,實現(xiàn)并行到串行的轉(zhuǎn)換。而在接收端,發(fā)送方與接收方?jīng)]有共享的時鐘信號進行數(shù)據(jù)的同步,接收方在收到數(shù)據(jù)后,需要從接收到的數(shù)據(jù)流中恢復出時鐘信號以實現(xiàn)同步操作,時鐘和數(shù)據(jù)恢復(Clock and DataR...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
該類技術(shù)注重原理思路,無完整電路圖,適合研究學習。