可配置工作模式的光纖通道數(shù)據(jù)接口卡的制作方法
【專利摘要】本實用新型公開了一種可配置工作模式的光纖通道數(shù)據(jù)接口卡,它包括微處理器、FPGA和時鐘電路,所述的FPGA和時鐘電路均連接在微處理器上,所述的FPGA上連接有存儲器和光收發(fā)模塊,所述的FPGA上還連接有撥碼開關(guān)。其優(yōu)點是:FPGA的模式可根據(jù)實際情況配置,以適應(yīng)不同的使用環(huán)境。
【專利說明】可配置工作模式的光纖通道數(shù)據(jù)接口卡【技術(shù)領(lǐng)域】
[0001]本實用新型涉及一種光纖通道數(shù)據(jù)接口卡,更具體的說是涉及一種可配置工作模式的光纖通道數(shù)據(jù)接口卡。
【背景技術(shù)】
[0002]由于光纖通信具有容量大、傳送信息質(zhì)量高、傳輸距離遠(yuǎn)、性能穩(wěn)定、防電磁、抗腐蝕能力強等優(yōu)點。而光纖通道是一種高性能的串行傳輸協(xié)議,具有高寬帶、高實時性的特點,已經(jīng)成為新一代先進綜合電子系統(tǒng)網(wǎng)絡(luò)互連的首選方案。光纖通訊數(shù)據(jù)接口卡作為電子系統(tǒng)與網(wǎng)絡(luò)的接口,是構(gòu)成電子網(wǎng)絡(luò)的關(guān)鍵部分,其研究已經(jīng)成為重要且迫切的任務(wù)。接口卡一般采用FPGA設(shè)計,F(xiàn)PGA內(nèi) 部含有多個模式,針對不同的使用環(huán)境,最適用的模式不相同。
實用新型內(nèi)容
[0003]本實用新型提供一種可配置工作模式的光纖通道數(shù)據(jù)接口卡,其FPGA的模式可根據(jù)實際情況配置,以適應(yīng)不同的使用環(huán)境。
[0004]為解決上述的技術(shù)問題,本實用新型采用以下技術(shù)方案:
[0005]可配置工作模式的光纖通道數(shù)據(jù)接口卡,它包括微處理器、FPGA和時鐘電路,所述的FPGA和時鐘電路均連接在微處理器上,所述的FPGA上連接有存儲器和光收發(fā)模塊,所述的FPGA上還連接有撥碼開關(guān)。
[0006]在本實用新型中,微處理器用于管理FPGA的工作狀態(tài),以及對存儲器進行管理,光收發(fā)模塊提供光纖接口,實現(xiàn)光信號和電信號的轉(zhuǎn)換。FPGA內(nèi)部有多重模式,包括JTAG模式、主串模式、從串模式、主并模式、從并模式以及SPI模式,根據(jù)對撥碼開關(guān)的撥碼可實現(xiàn)對FPGA的模式進行配置。
[0007]更進一步的技術(shù)方案是:
[0008]所述的撥碼開關(guān)為4位撥碼開關(guān)。由于FPGA內(nèi)部模式數(shù)量的限制,采用4位撥碼開關(guān)即可。
[0009]所述的存儲器包括SRAM和FLASH。SRAM即靜態(tài)隨機存儲器;FLASH即快閃存儲器。由于FPGA采用CMOS配置鎖存來實現(xiàn)布線和邏輯單元之間的可配置互聯(lián),易失性的,即移除電源時,不能保留原有配置。因此每一次上電都必須重新初始化CMOS配置鎖存。即要選用非易失性配置存儲器來實現(xiàn)對FPGA的配置,即存儲器要采用非易失性配置存儲器。
[0010]所述的時鐘電路包括第一時鐘電路和第二時鐘電路。采用第一時鐘電路和第二時鐘電路,其可有效的提高系統(tǒng)內(nèi)部的時鐘穩(wěn)定性。
[0011]所述的第一時鐘電路包括DS4106。
[0012]所述的第二時鐘電路包括DS4212。
[0013]DS4106和DS4212,其相位抖動和相位噪聲極低,有效的保證接口卡的性能的優(yōu)越性。[0014]所述的微處理器為ARM微處理器。
[0015]與現(xiàn)有技術(shù)相比,本實用新型的有益效果是:本實用新型的撥碼開關(guān)可實現(xiàn)對FPGA的模式進展配置,以使光纖通道數(shù)據(jù)接口卡適應(yīng)不同的環(huán)境,使性能達到最優(yōu)。
【專利附圖】
【附圖說明】
[0016]下面結(jié)合附圖和【具體實施方式】對本實用新型作進一步詳細(xì)說明。
[0017]圖1為本實用新型的原理框圖。
【具體實施方式】
[0018]下面結(jié)合附圖對本實用新型作進一步的說明。本實用新型的實施方式包括但不限于下列實施例。
[0019][實施例]
[0020]如圖1所示的可配置工作模式的光纖通道數(shù)據(jù)接口卡,它包括微處理器、FPGA和時鐘電路,所述的FPGA和時鐘電路均連接在微處理器上,所述的FPGA上連接有存儲器和光收發(fā)模塊,所述的FPGA上還連接有撥碼開關(guān)。
[0021]所述的撥碼開關(guān)為4位撥碼開關(guān)。
[0022]所述的存儲器包括SRAM和FLASH。
[0023]所述的時鐘電路包括第一時鐘電路和第二時鐘電路。
[0024]所述的第一時鐘電路包括DS4106。
[0025]所述的第二時鐘電路包括DS4212。
[0026]所述的微處理器為ARM微處理器。
[0027]在本實用新型中,光收發(fā)模塊可選用FTRJ-8519-1-2.5,其提供2.125Gbps傳輸速率,采用850nm激光器,具有良好的抖動和EMI特性,能夠很好滿足要求。ARM微處理器可采用C0RTEX-M3。FPGA可采用為XC5VLX110T。撥碼開關(guān)可采用SW-DIP4。
[0028]如上所述即為本實用新型的實施例。本實用新型不局限于上述實施方式,任何人應(yīng)該得知在本實用新型的啟示下做出的結(jié)構(gòu)變化,凡是與本實用新型具有相同或相近的技術(shù)方案,均落入本實用新型的保護范圍之內(nèi)。
【權(quán)利要求】
1.可配置工作模式的光纖通道數(shù)據(jù)接口卡,其特征在于:它包括微處理器、FPGA和時鐘電路,所述的FPGA和時鐘電路均連接在微處理器上,所述的FPGA上連接有存儲器和光收發(fā)模塊,所述的FPGA上還連接有撥碼開關(guān)。
2.根據(jù)權(quán)利要求1所述的可配置工作模式的光纖通道數(shù)據(jù)接口卡,其特征在于:所述的撥碼開關(guān)為4位撥碼開關(guān)。
3.根據(jù)權(quán)利要求1所述的可配置工作模式的光纖通道數(shù)據(jù)接口卡,其特征在于:所述的存儲器包括SRAM和FLASH。
4.根據(jù)權(quán)利要求1所述的可配置工作模式的光纖通道數(shù)據(jù)接口卡,其特征在于:所述的時鐘電路包括第一時鐘電路和第二時鐘電路。
5.根據(jù)權(quán)利要求4所述的可配置工作模式的光纖通道數(shù)據(jù)接口卡,其特征在于:所述的第一時鐘電路包括DS4106。
6.根據(jù)權(quán)利要求4或5所述的可配置工作模式的光纖通道數(shù)據(jù)接口卡,其特征在于:所述的第二時鐘電路包括DS4212。
7.根據(jù)權(quán)利要求1所述的可配置工作模式的光纖通道數(shù)據(jù)接口卡,其特征在于:所述的微處理器為ARM微處理器。
【文檔編號】H04B10/25GK203434982SQ201320531995
【公開日】2014年2月12日 申請日期:2013年8月29日 優(yōu)先權(quán)日:2013年8月29日
【發(fā)明者】胡鋼, 邱昆 申請人:成都成電光信科技有限責(zé)任公司