專利名稱::一種Rea1Video8中亮度1/3插值計(jì)算方法
技術(shù)領(lǐng)域:
:本發(fā)明涉及圖像處理技術(shù)的插值
技術(shù)領(lǐng)域:
,尤其涉及一種用于RealVideo8中亮度l/3插值計(jì)算方法和裝置。
背景技術(shù):
:RealVideo(m、ram)格式一開(kāi)始就定位在視頻流應(yīng)用方面的,是視頻流技術(shù)的始創(chuàng)者。RealVideo8是指rmvb(real8.0)。rmvb中的vb是指variablebit(即動(dòng)態(tài)碼率),為RealNetworks公司新的編碼格式。其圖像質(zhì)量和MPEG2、DIVX相比雖差很多,但在碼率較低的圖像領(lǐng)域卻得到廣泛的應(yīng)用。RealVideo8中,亮度預(yù)測(cè)釆用1/3像素的精度。相對(duì)整像素或半像素預(yù)測(cè),1/3像素能夠提供更好壓縮比。在四個(gè)整像素之間,如圖l所示,有8個(gè)點(diǎn)可能用來(lái)做l/3插值,其中不包括左上角的整像素點(diǎn)(O,O)。RealVideo8中,亮度的l/3插值計(jì)算和亞像素位置直接相關(guān),便于PC串行實(shí)現(xiàn)。但是很難用硬件方式實(shí)現(xiàn)。隨著攝像類(lèi)產(chǎn)品和MP4類(lèi)移動(dòng)多媒體的發(fā)展,基于RealVideo8的亮度l/3插值的硬件實(shí)現(xiàn)有迫切的現(xiàn)實(shí)需要。但目前對(duì)于RealVideo8的亮度l/3插值計(jì)算沒(méi)有一個(gè)統(tǒng)一的公式來(lái)進(jìn)行描述及處理,就不能對(duì)RealVideo8的亮度l/3插值進(jìn)行硬件實(shí)現(xiàn)。
發(fā)明內(nèi)容本發(fā)明正是為了解決上述問(wèn)題而提出的。本發(fā)明提供了一個(gè)統(tǒng)一的公式來(lái)描述所有l(wèi)/3插值計(jì)算,并相應(yīng)給出了模塊級(jí)的硬件實(shí)現(xiàn)。本發(fā)明的目的是提供一種亮度l/3插值計(jì)算方法和相應(yīng)的亮度1/3插值計(jì)算裝置。本發(fā)明提供的圖像亮度l/3插值計(jì)算方法包括分別在水平和垂直方向利用四階l/3插值選擇性級(jí)聯(lián)組合,依據(jù)與一個(gè)l/3像素插值點(diǎn)相關(guān)的行或列的像素點(diǎn),對(duì)該l/3像素插值點(diǎn)進(jìn)行插值的步驟;其中,所述選擇性級(jí)聯(lián)包括在垂直方向上使用四階l/3插值;和/或在水平方向上使用四階l/3插值。另一方面,本發(fā)明提供的圖像亮度1/3插值計(jì)算裝置包括寄存器陣列,用于存放四個(gè)水平方向上的整像素;插值計(jì)算單元,用于對(duì)像素點(diǎn)的數(shù)據(jù)進(jìn)行插值計(jì)算;和基于若干多路選擇器的控制邏輯單元,用于實(shí)現(xiàn)各單元之間的信號(hào)耦合及選擇輸出。插值計(jì)算單元包括分別與寄存器陣列的一行相串聯(lián)、用于對(duì)整像素點(diǎn)進(jìn)行四階1/3插值的首輪1/3插值計(jì)算單元;和用于分別利用來(lái)自首輪1/3插值計(jì)算單元的1/3插值進(jìn)行四階的1/3插值計(jì)算、從而得到次輪1/3插值的次輪1/3插值計(jì)算單元。優(yōu)選的,上述圖像亮度1/3插值計(jì)算裝置還包括限幅單元Clip,設(shè)置在插值計(jì)算單元之后,用于保證經(jīng)過(guò)插值后的插值結(jié)果在0到255之內(nèi)。本發(fā)明可以可運(yùn)用在所有RealVideo解碼芯片上,根據(jù)本發(fā)明給出的一種圖像亮度l/3插值方法及其裝置,為圖像亮度l/3插值的統(tǒng)一處理以及硬件實(shí)現(xiàn),提供了一種全新的亮度l/3插值方法和裝置。圖1表示亮度1/3插值各像素點(diǎn)的位置關(guān)系示意圖2表示本發(fā)明的亮度l/3值的裝置結(jié)構(gòu)圖3表示本發(fā)明中亮度l/3插值計(jì)算單元的硬件實(shí)現(xiàn)。具體實(shí)施例方式以下實(shí)施例用于說(shuō)明本發(fā)明,但不用來(lái)限制本發(fā)明的范圍。為了實(shí)現(xiàn)基于RealVideo8的亮度l/3插值的統(tǒng)一處理以及硬件實(shí)現(xiàn),本發(fā)明提供了一種圖像亮度l/3插值計(jì)算方法及其裝置。接下來(lái)將以每個(gè)圖像亞宏塊內(nèi)各類(lèi)l/3插值點(diǎn)為例,具體說(shuō)明該方法及其裝置。圖l示出亮度l/3值的各像素點(diǎn)的位置關(guān)系圖。如圖l所示,在一個(gè)3x3的圖像亞宏塊內(nèi),有9個(gè)l/3插值點(diǎn)。下面,本發(fā)明將以4x4個(gè)整像素點(diǎn)為例,說(shuō)明l/3插值點(diǎn)的情況。在4x4個(gè)整像素點(diǎn)情況下,對(duì)每個(gè)l/3插值點(diǎn)來(lái)說(shuō),它所相關(guān)的整像素點(diǎn)一共4行或4列,而每行或列又有4個(gè)整像素點(diǎn)。在圖1中,方塊表示整像素點(diǎn),圓表示l/3像素點(diǎn)。首先,了解RealVideo8的亮度l/3插值的描述及處理方法。亮度1/3插值釆用4階濾波器,每個(gè)點(diǎn)的插值公式如表l所示<table>complextableseeoriginaldocumentpage7</column></row><table>1水平方向表1亮度三分之一插值公式從表l中可以看出,亮度的l/3插值公式分為四大類(lèi)1.(0,0)使用整像素值;2.(O,l)(0,2)在垂直方向上使用四階l/3插值;3.(l,O)(2,0)在水平方向上使用四階l/3插值;4.(l,l)(1,2)(2,1)(2,2)先做四個(gè)水平方向上的四階l/3插值,然后用這四個(gè)插值結(jié)果在垂直方向上做四階l/3插值。經(jīng)過(guò)計(jì)算的統(tǒng)一性分析,可以看到每個(gè)點(diǎn)插值公式可以分解為首輪和次輪插值公式,分別如表2和表3所示:<table>complextableseeoriginaldocumentpage8</column></row><table>表2首輪亮度三分之一插值公式<table>complextableseeoriginaldocumentpage8</column></row><table>表3次輪亮度三分之一插值公式為了便于描述,我們把整像素W,x,P0,x,Pl,x和p.i,x分別用B,C,D和E來(lái)表示,并把取整和移位歸入后繼的限幅計(jì)算中。那么首輪的插值公式可統(tǒng)一為Ifthepositionequals(0,1),(1,0),(1,1)or(1,2),t=-B+12C+6D—EIftheposition叫uals(0,2),(2,0),(2,1),t=—B+6C+12D-EIfthepositionequals(2,2),t=—B+6C+9D-E+2E。把首輪插值公式的結(jié)果-t^,tx,Q,t^,tw也表示為B,C,D和E,并把取整和移位歸入后繼的限幅計(jì)算中。那么,次輪的插值公式可統(tǒng)一為Ifthepositionequals(l,l)or(2,1),t=一B+12C+6D-EIfthepositionequals(1,2),t=—B+6C+12D—EIfthepositionequals(2,2),t=-B+6C+9D—E+2E。根據(jù)上述統(tǒng)一的亮度l/3插值公式,本發(fā)明提出了亮度l/3插值裝置。圖2示出本發(fā)明亮度l/3插值的硬件實(shí)現(xiàn)的裝置結(jié)構(gòu)圖。如圖2所示,該裝置包括寄存器陣列、插值計(jì)算單元和限幅單元Clip;其中插值計(jì)算單元負(fù)責(zé)對(duì)像素點(diǎn)的相關(guān)數(shù)據(jù)進(jìn)行插值計(jì)算,包括首輪1/3插值計(jì)算單元FTPIx和次輪l/3插值計(jì)算單元STPIx。此外,該裝置還包括基于若干多路選擇器的控制邏輯單元,用于實(shí)現(xiàn)各單元之間的信號(hào)耦合及選擇輸出,其中的多路選擇器根據(jù)插值位置的不同、選擇不同的插值結(jié)果給下級(jí)電路計(jì)算。NxM的寄存器陣列中,寄存器陣列的每行用于存儲(chǔ)一個(gè)l/3像素插值點(diǎn)yi,j相關(guān)的M個(gè)像素點(diǎn)的亮度值,共N行。首輪1/3插值計(jì)算單元FTPIx,依據(jù)yi,j相關(guān)的NxM個(gè)整像素點(diǎn)在垂直方向上或者水平方向上進(jìn)行四階l/3插值,也即yi,j相關(guān)的NxM個(gè)整像素點(diǎn)數(shù)據(jù)在垂直方向上或者水平方向上通過(guò)四階的濾波器進(jìn)行1/3插值。次輪1/3插值計(jì)算單元STPI對(duì)得到的N個(gè)某一級(jí)插值中間值通過(guò)四階的濾波器,進(jìn)行四階l/3插值;STPI次輪1/3插值計(jì)算單元和FHPI的結(jié)構(gòu)相同,都是四階的濾波器。限幅單元Clip分別連接在相應(yīng)的次輪l/3插值計(jì)算單元STPI之后,在它之前"+"即加入常數(shù)(constant)值,從而由該限幅單元來(lái)保證經(jīng)過(guò)首輪和次輪插值后的插值結(jié)果在一定閾值,比如0到255之內(nèi)?;谌舾啥嗦愤x擇器的控制邏輯單元,由控制器控制的多路選擇器組合來(lái)實(shí)現(xiàn)系統(tǒng)的控制邏輯,對(duì)于任何一個(gè)l/3像素插值點(diǎn)都有完整的控制邏輯覆蓋,圖2所表示的實(shí)施例中示出了一個(gè)多路選擇器,用以選擇不同的輸入,包括整像素亮度值、插值中間值和插值最后值,給下級(jí)電路計(jì)算。其中,NxM的寄存器陣列橫向連接N個(gè)首輪l/3插值計(jì)算單元FTPI,這N個(gè)首輪1/3插值計(jì)算單元FTPI中的任一個(gè)均可對(duì)yj,j相關(guān)的一行或N個(gè)像素點(diǎn)的亮度值進(jìn)行水平或者垂直方向上的四階l/3插值,插值后加入常數(shù)值并由限幅單元限幅后輸出;對(duì)限幅后得到的N個(gè)插值中間值進(jìn)行選通輸出,或者并行輸入STPI進(jìn)行垂直方向上的次輪1/3插值計(jì)算;然后再經(jīng)選通后加入常數(shù)值并由Clip限幅后輸出。其中,N表示每行像素點(diǎn)個(gè)數(shù)。NxM的寄存器陣列縱向連接第N+l個(gè)首輪l/3插值計(jì)算單元FTPI(N+1),對(duì)首輪1/3插值計(jì)算為一列的點(diǎn)進(jìn)行垂直方向上的四階1/3插值,并把得到的第一級(jí)插值中間值加入常數(shù)constant值并由限幅單元Clip限幅后選通輸出。在本發(fā)明的一個(gè)優(yōu)選實(shí)施例中,NxM的寄存器陣列中N取值為4,M取值為4,即4行整像素點(diǎn),每行有4個(gè)整像素點(diǎn),也就是說(shuō)有yij相關(guān)的4x4個(gè)整像素點(diǎn)。如圖2所示,有4個(gè)整像素(Intpixelsx)模塊,每個(gè)存放著四個(gè)水平方向上的整像素。FTPIx是首輪l/3插值計(jì)算單元(FirstroundThirdInterpolator),共有5個(gè)。另外還有一個(gè)次輪1/3插值計(jì)算單元STPIx(SecondroundThirdInterpolator)和六個(gè)限幅單元Clip,由它保證插值結(jié)果在0到255之內(nèi)。多路選擇器根據(jù)插值位置的不同,選擇不同的插值結(jié)果給下級(jí)電路計(jì)算。下面結(jié)合圖1和圖2對(duì)不同位置點(diǎn)的具體處理及實(shí)現(xiàn)過(guò)程進(jìn)行說(shuō)明。(0,1)(0,2)在垂直方向上經(jīng)過(guò)一次四階l/3插值就可以得到y(tǒng)i,j。在設(shè)定的控制邏輯下,由4x4的寄存器陣列讀入4x4個(gè)像素點(diǎn),由首輪l/3插值計(jì)算單元FHPI對(duì)4x4個(gè)點(diǎn)進(jìn)行垂直方向上的四階1/3插值。對(duì)插出的數(shù)值加入常數(shù)值,此時(shí)該值取8,然后經(jīng)限幅單元Clip進(jìn)行限幅,并由多路選擇器選擇輸出yi,j。在此需要說(shuō)明的是,在圖2中的4個(gè)FHPI的后續(xù)控制電路,即對(duì)Clip的控制電路是相同的,在每次處理時(shí)的選通和控制也是一致的。另外,由于需要垂直方向上進(jìn)行四階l/3插值,因此對(duì)于(O,l)(0,2)點(diǎn)來(lái)說(shuō)是由FTPI5來(lái)完成四階l/3插值,它的輸入方式是由寄存器陣列Intpixelsl至4中選取縱向的4個(gè)點(diǎn)完成的。這種方式是本發(fā)明中所有的縱向插值都釆用的方式,從物理實(shí)現(xiàn)上說(shuō),對(duì)寄存器陣列中的相關(guān)點(diǎn)通過(guò)連線連接到FTPI5以實(shí)現(xiàn)所述點(diǎn)的縱向輸入。與(0,1)(0,2)像素點(diǎn)的處理過(guò)程類(lèi)似,像素點(diǎn)(1,0)(2,0)在水平方向上經(jīng)過(guò)一次四階l/3插值就可以得到y(tǒng)i,j。在設(shè)定的控制邏輯下,由4x4的寄存器陣列讀入4x4個(gè)像素點(diǎn),由每個(gè)FHPI即首輪1/3插值計(jì)算單元FHPIl至FHPI4對(duì)4x4個(gè)點(diǎn)進(jìn)行水平方向上的四階l/3插值。對(duì)插出的數(shù)值加入常數(shù)值,此時(shí)該值取8,然后經(jīng)限幅單元Clip進(jìn)行限幅,并由多路選擇器選擇輸出yi,j。(1,1)(1,2)(2,1)(2,2)需要先做四個(gè)水平方向上的四階l/3插值,然后用這四個(gè)插值結(jié)果在垂直方向上做四階l/3插值才可以得到y(tǒng)i,j。在設(shè)定的控制邏輯下,由4x4的寄存器陣列讀入4x4個(gè)像素點(diǎn),首先由每個(gè)FHPI即首輪1/3插值計(jì)算單元FHPI1至FHPI4對(duì)4x4個(gè)點(diǎn)進(jìn)行四個(gè)水平方向上的四階l/3插值,然后經(jīng)限幅單元Clip進(jìn)行限幅;再由次輪l/3插值計(jì)算單元對(duì)4x4個(gè)點(diǎn)進(jìn)行四個(gè)垂直方向上的四階1/3插值,對(duì)插出的數(shù)值加入常數(shù)值,此時(shí)該值取128,然后經(jīng)限幅單元Clip進(jìn)行限幅選通后,由多路選擇器選擇輸出yi,j。圖3表示本發(fā)明中l(wèi)/3插值計(jì)算單元的一種硬件實(shí)現(xiàn)方式,其中首輪1/3插值計(jì)算單元FHPI和次輪1/3插值計(jì)算單元STPI的硬件結(jié)構(gòu)是相同的,都可以用圖3所示的硬件結(jié)構(gòu)實(shí)現(xiàn)。如圖3所示,插值計(jì)算單元包括第一、第二、第三和第四輸入端,分別接收存儲(chǔ)于四個(gè)一級(jí)寄存器中的四個(gè)輸入信號(hào)"C"、"D"、"B"和"E";第一、第二、第三和第四多路選擇器M0M3,第一多路選擇器MO的兩個(gè)輸入端分別連接到第一和第二輸入端,第二多路選擇器M1的兩個(gè)輸入端分別連接到第一和第二輸入端,第三多路選擇器M2的兩個(gè)輸入端分別接收0和第四輸入端上的信號(hào)E左移一位后的信號(hào),第四多路選擇器M3的輸入端分別接收第一多路選擇器M0的輸出信號(hào)左移兩位的信號(hào)和沒(méi)有左移的信號(hào);第一、第二、第三、第四和第五加法器以及減法器,第一多路選擇器MO的輸出信號(hào)左移一位后的信號(hào)和第二多路選擇器M1的輸出信號(hào)在第一加法器相加,第三輸入端和第四輸入端接收的信號(hào)"B"和"E"在第二加法器相加,第一加法器的輸出信號(hào)左移兩位后與第二加法器的輸出信號(hào)在減法器相減;第一、第二和第三二級(jí)寄存器,減法器的輸出信號(hào)寄存在第一二級(jí)寄存器中,第二多路選擇器的輸出信號(hào)寄存在第二二級(jí)寄存器中,第三多路選擇器的輸出信號(hào)和第四多路選擇器的輸出信號(hào)在第三加法器相加后寄存在第三二級(jí)寄存器中,第一二級(jí)寄存器的信號(hào)與第二二級(jí)寄存器輸出信號(hào)經(jīng)左移一位后的信號(hào)在第四加法器相加后,與來(lái)自第三二級(jí)寄存器的信號(hào)在第五加法器中相加;第五加法器的輸出信號(hào)為該l/3插值計(jì)算單元的輸出信號(hào)。圖3中,梯形所示的M0M3為多路選擇器MUX,依次為第一、第二、第三和第四多路選擇器,每個(gè)MUX的選擇條件分別如下M0:{(0,1)|(1,0)|(1,1)|(1,2)}C:D;Ml:{(0,1)|(1,0)|(1,1)|(1,2)}D:C;M2:{(2,2)}2E:0;M3:{(2,2)}M0:4M0;如前所述,我們把整像素p.i,x,Po,x,Pl,x和p.u分別用B,C,D和E,并把首輪插值公式的結(jié)果-t^,tx,。,tx>1,t"也表示為B,C,D和E,那么利用圖3所示的硬件我們就可以實(shí)現(xiàn)前述歸納的亮度l/3插值公式M2+M3+4(2M0+M1)《B+E)+2M1。比如,對(duì)于(0,1)點(diǎn)來(lái)說(shuō),需要在垂直方向上使用四階l/3插值,根據(jù)每個(gè)MUX的選擇條件,M0選通C,M1選通D,M2選通0,M3選通4M0,即為4C;則最后的插值結(jié)果為0+4C+4(2C+D)~(B+E)+2D,即12C+6D-B-E,與前文歸納出的首輪插值公式Ifthepositionequals(0,1),(1,0),(1,1)or(1,2),t=一B+12C+6D-E一致。再比如,對(duì)于(2,2)點(diǎn)來(lái)說(shuō),需要先做四個(gè)水平方向上的四階1/3插值,然后用這四個(gè)插值結(jié)果在垂直方向上做四階l/3插值。根據(jù)每個(gè)MUX的選擇條件,M0選通D,M1選通C,M2選通2E,M3選通M0,即為D;則最后的插值結(jié)果為2E+D+4(2D+C)-(B+E)+2C,即2E+9D+6C-B-E,與前文歸納出的首輪插值公式Elseifitequals(2,2),t=—B+6C+9D—E+2E一致。需要說(shuō)明,前文所指的水平方向和垂直方向是相對(duì)而言的。事實(shí)上,如果將水平方向和垂直方向?qū)φ{(diào),前面的實(shí)施例也同樣成立。雖然本發(fā)明是結(jié)合一個(gè)具體實(shí)施方式表述的,但本領(lǐng)域技術(shù)人員可以對(duì)其中的某些特征加以適當(dāng)改變或者將其應(yīng)用到其它領(lǐng)域以解決上述問(wèn)題,因此本領(lǐng)域技術(shù)人員在本實(shí)施例的基礎(chǔ)上進(jìn)行的所有相關(guān)的擴(kuò)展和應(yīng)用都應(yīng)落入本申請(qǐng)的保護(hù)范圍。權(quán)利要求1、一種圖像亮度1/3插值計(jì)算方法,依據(jù)與一個(gè)1/3像素插值點(diǎn)相關(guān)的行或列的整像素點(diǎn)的亮度值,分別在水平和/或垂直方向進(jìn)行四階1/3插值的選擇性級(jí)聯(lián)組合,對(duì)該1/3像素插值點(diǎn)進(jìn)行插值,從而得到所述的1/3像素插值點(diǎn)。2、如權(quán)利要求l所述的圖像亮度l/3插值計(jì)算方法,其特征在于經(jīng)過(guò)一次垂直或水平方向上的四階l/3插值就可以得到所述的l/3像素插值點(diǎn)。3、如權(quán)利要求1所述的圖像亮度1/3插值計(jì)算方法,其特征在于先在水平方向上做四階l/3插值,然后用該插值結(jié)果在垂直方向上做四階1/3插值,才能得到1/3像素插值點(diǎn)。4、一種圖像亮度1/3插值計(jì)算裝置,其特征在于該插值計(jì)算裝置包括寄存器陣列,每個(gè)寄存器用于存放水平方向上的整像素的亮度值;插值計(jì)算單元,基于整像素的亮度值對(duì)待插值像素點(diǎn)進(jìn)行亮度插值計(jì)算;和,基于多路選擇器的控制邏輯單元,用于實(shí)現(xiàn)各單元之間的信號(hào)耦合及選擇輸出。5、如權(quán)利要求4所述的圖像亮度1/3插值計(jì)算裝置,其特征在于還包括限幅單元,設(shè)置在插值計(jì)算單元之后,用于保證經(jīng)過(guò)插值后的插值結(jié)果在一定閾值之內(nèi)。6、如權(quán)利要求4所述的圖像亮度1/3插值計(jì)算裝置,其特征在于所述插值計(jì)算單元包括首輪1/3插值計(jì)算單元,每個(gè)分別與寄存器陣列的一行相串聯(lián),用于對(duì)整像素點(diǎn)進(jìn)行四階1/3插值;次輪1/3插值計(jì)算單元,用于分別利用來(lái)自首輪1/3插值計(jì)算單元的1/3插值進(jìn)行四階的1/3插值計(jì)算,從而得到次輪1/3插值。7、如權(quán)利要求6所述的圖像亮度1/3插值計(jì)算裝置,其特征在于所述首輪1/3插值計(jì)算單元經(jīng)過(guò)一次水平或者垂直方向上的四階1/3插值計(jì)算得到1/3像素插值點(diǎn)。8、如權(quán)利要求6所述的圖像亮度1/3插值計(jì)算裝置,其特征在于一個(gè)1/3插值點(diǎn)需要先在水平方向上做四階1/3插值,然后用該插值結(jié)果在垂直方向上做四階l/3插值,才能得到1/3像素插值點(diǎn)。9、如權(quán)利要求6所述的圖像亮度1/3插值計(jì)算裝置,其特征在于所述首輪1/3插值計(jì)算單元和次輪1/3插值計(jì)算單元的結(jié)構(gòu)相同,都是四階的濾波器。10、如權(quán)利要求4所述的圖像亮度l/3插值計(jì)算裝置,其特征在于插值計(jì)算單元包括第一、第二、第三和第四輸入端,分別接收存儲(chǔ)于四個(gè)一級(jí)寄存器中的四個(gè)輸入信號(hào);第一、第二、第三和第四多路選擇器,第一多路選擇器的兩個(gè)輸入端分別連接到第一和第二輸入端,第二多路選擇器的兩個(gè)輸入端分別連接到第一和第二輸入端,第三多路選擇器的兩個(gè)輸入端分別接收0和第四輸入端上的信號(hào)左移一位后的信號(hào),第四多路選擇器的輸入端分別接收第一多路選擇器的輸出信號(hào)左移兩位的信號(hào)和沒(méi)有左移的信號(hào);第一、第二、第三、第四和第五加法器以及減法器,第一多路選擇器的輸出信號(hào)左移一位后的信號(hào)和第二多路選擇器的輸出信號(hào)在第一加法器相加,第三輸入端和第四輸入端接收的信號(hào)在第二加法器相加,第一加法器的輸出信號(hào)左移兩位后與第二加法器的輸出信號(hào)在減法器相減;第一、第二和第三二級(jí)寄存器,減法器的輸出信號(hào)寄存在第一二級(jí)寄存器中,第二多路選擇器的輸出信號(hào)寄存在第二二級(jí)寄存器中,第三多路選擇器的輸出信號(hào)和第四多路選擇器的輸出信號(hào)在第三加法器相加后寄存在第三二級(jí)寄存器中,第一二級(jí)寄存器的信號(hào)與第二二級(jí)寄存器輸出信號(hào)經(jīng)左移一位后的信號(hào)在第四加法器相加后,與來(lái)自第三二級(jí)寄存器的信號(hào)在第五加法器中相加;第五加法器的輸出信號(hào)為該1/3插值計(jì)算單元的輸出信號(hào)。全文摘要本發(fā)明涉及圖像處理技術(shù)的插值
技術(shù)領(lǐng)域:
,本發(fā)明提供一種用于RealVideo8中亮度1/3插值計(jì)算方法和裝置,其中的圖像亮度1/3插值計(jì)算方法包括分別在水平和垂直方向利用四階1/3插值選擇性級(jí)聯(lián)組合,依據(jù)與一個(gè)1/3像素插值點(diǎn)相關(guān)的行或列的像素點(diǎn),對(duì)該1/3像素插值點(diǎn)進(jìn)行插值的步驟。本發(fā)明可以運(yùn)用在所有RealVideo解碼芯片上,能夠快速實(shí)現(xiàn)1/3插值點(diǎn),在數(shù)碼產(chǎn)品領(lǐng)域具有廣泛的產(chǎn)品實(shí)現(xiàn)優(yōu)勢(shì)。文檔編號(hào)H04N7/46GK101345881SQ20081011795公開(kāi)日2009年1月14日申請(qǐng)日期2008年8月18日優(yōu)先權(quán)日2008年8月18日發(fā)明者馬鳳翔申請(qǐng)人:北京中星微電子有限公司