專利名稱:具有雙路lvds輸出電路的液晶電視機(jī)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明屬于電視機(jī)技術(shù)領(lǐng)域,涉及一種電視機(jī)電路的改進(jìn),具體地說, 是涉及一種用于液晶電視機(jī)的雙路LVDS輸出電路。
背景技術(shù):
液晶電視機(jī)由于其自身無輻射的優(yōu)點(diǎn)越來越受到廣大消費(fèi)者的青睞,過 去液晶電視機(jī)的液晶屏分辨率較低,僅需要一路LVDS輸出即可。而隨著消 費(fèi)者對(duì)圖像清晰度要求的逐步提高,出現(xiàn)了高分辨率的液晶屏。采用高分辨 率液晶屏的電視機(jī)如果僅有一路LVDS輸出,則需要較高的LVDS傳輸速率, 相當(dāng)于負(fù)載較重;若分成兩路LVDS輸出,則每一路LVDS的傳輸速率減小 一半,相當(dāng)于減輕負(fù)載,可以滿足更高分辨率液晶屏的顯示要求。所以,目 前大多數(shù)采用高分辨率液晶屏的彩色電視機(jī)都使用了雙通道LVDS接口,以 降低每一路LVDS的速率來保證信號(hào)傳輸?shù)姆€(wěn)定度。
目前,為了實(shí)現(xiàn)雙路LVDS信號(hào)的輸出,現(xiàn)有的電視機(jī)電路一般都是采 用具有雙路LVDS信號(hào)輸出功能的圖像處理主芯片來實(shí)現(xiàn)。采用這種電路結(jié) 構(gòu)不僅需要具有較高集成度的圖像處理主芯片,導(dǎo)致整機(jī)成本升高,市場(chǎng)競(jìng) 爭(zhēng)力下降;而且也無疑加重了主芯片的工作負(fù)擔(dān),影響了其處理速度,整機(jī) 運(yùn)行可靠性得不到充分保障。
發(fā)明內(nèi)容
本發(fā)明為了解決現(xiàn)有技術(shù)中采用主芯片輸出雙路LVDS信號(hào)所造成的主 芯片負(fù)擔(dān)重、整機(jī)成本升高的問題,提供了一種新型的具有雙路LVDS輸出 電路的液晶電視機(jī),通過在圖像處理主芯片的輸出端設(shè)置LVDS驅(qū)動(dòng)芯片,
實(shí)現(xiàn)了雙路LVDS信號(hào)的輸出功能,減輕了主芯片的工作負(fù)擔(dān),提高了運(yùn)行 速率,并且降低了對(duì)主芯片的要求,可以選用不具有雙路LVDS輸出功能的 主芯片,節(jié)約了整機(jī)成本。
為解決上述技術(shù)問題,本發(fā)明采用以下技術(shù)方案予以實(shí)現(xiàn)-
一種具有雙路LVDS輸出電路的液晶電視機(jī),包括圖像處理主芯片,輸 出單通道圖像信號(hào);所述圖像處理主芯片的圖像信號(hào)輸出端連接一 LVDS驅(qū) 動(dòng)芯片的輸入端;所述LVDS驅(qū)動(dòng)芯片對(duì)輸入的單通道圖像信號(hào)進(jìn)行處理后, 輸出雙通道LVDS信號(hào)到液晶顯示屏。
其中,所述圖像處理主芯片輸出的單通道圖像信號(hào)為TTL電平信號(hào),包 括24位,分別與所述LVDS驅(qū)動(dòng)芯片的24位R、 G、 B信號(hào)輸入端對(duì)應(yīng)連接。
為了控制所述LVDS驅(qū)動(dòng)芯片能夠正確的工作在TTL信號(hào)轉(zhuǎn)LVDS信號(hào) 的工作模式下,所述圖像處理主芯片通過其GPIO 口向所述LVDS驅(qū)動(dòng)芯片的 輸入模式選擇腳輸出低電平控制信號(hào),控制所述LVDS驅(qū)動(dòng)芯片的輸入端接 收TTL電平信號(hào)。
為了通知所述LVDS驅(qū)動(dòng)芯片何時(shí)開始接收數(shù)據(jù),所述LVDS驅(qū)動(dòng)芯片 的數(shù)據(jù)使能信號(hào)腳接收所述圖像處理主芯片輸出的方波控制信號(hào),在方波信 號(hào)為高電平時(shí),數(shù)據(jù)信號(hào)有效,LVDS驅(qū)動(dòng)芯片接收?qǐng)D像處理主芯片輸出的 TTL像素信號(hào)。
所述LVDS驅(qū)動(dòng)芯片的行同步信號(hào)輸入端、場(chǎng)同步信號(hào)輸入端和時(shí)鐘端 分別接收?qǐng)D像處理主芯片輸出的行同步信號(hào)、場(chǎng)同步信號(hào)和時(shí)鐘信號(hào)。
為了方便解碼板與液晶顯示屏的連接,所述LVDS驅(qū)動(dòng)芯片的雙通道 LVDS信號(hào)輸出端與一接口的相應(yīng)管腳對(duì)應(yīng)連接,通過所述接口連接液晶屏, 實(shí)現(xiàn)電視機(jī)解碼板與液晶屏顯示板之間的數(shù)據(jù)通訊。
在本發(fā)明中,所述的圖像處理主芯片為圖像縮放處理芯片;所述的LVDS
驅(qū)動(dòng)芯片采用一型號(hào)為DS90C387、包含有雙輸入通道雙輸出通道的信號(hào)轉(zhuǎn)換 芯片實(shí)現(xiàn)。為了使所述的LVDS驅(qū)動(dòng)芯片工作在單通道輸入、雙通道輸出工 作模式下,需要向所述LVDS驅(qū)動(dòng)芯片的工作模擬控制腳輸出具有一定電位 的控制信號(hào)。在本發(fā)明中,所述LVDS驅(qū)動(dòng)芯片的工作模式控制腳經(jīng)電阻分 壓網(wǎng)絡(luò)連接一直流電源,直流電源經(jīng)分壓電阻分壓后,向所述LVDS驅(qū)動(dòng)芯 片的工作模式控制腳輸出一定電位的電壓信號(hào),控制所述LVDS驅(qū)動(dòng)芯片進(jìn) 入單輸入雙輸出工作模式。
與現(xiàn)有技術(shù)相比,本發(fā)明的優(yōu)點(diǎn)和積極效果是本發(fā)明通過在解碼板上 增設(shè)LVDS驅(qū)動(dòng)芯片,對(duì)圖像處理主芯片輸出的單通道TTL像素信號(hào)進(jìn)行轉(zhuǎn)
換,生成雙通道LVDS信號(hào)輸出給液晶顯示屏,不僅滿足了高分辨率液晶屏 的需要,而且降低了對(duì)圖像處理主芯片的要求,可以選用不具有雙路LVDS 輸出功能、價(jià)格低廉的圖像縮放處理芯片來實(shí)現(xiàn),從而有效節(jié)約了整機(jī)成本。 本發(fā)明的雙路LVDS輸出電路結(jié)構(gòu)簡(jiǎn)單、體積小,極大地降低了LVDS信號(hào) 的傳輸速率,并保證了信號(hào)傳輸?shù)姆€(wěn)定性。由于不再需要主芯片進(jìn)行雙通道 LVDS信號(hào)輸出,從而有效減輕了主芯片的工作量,提高了其處理速度,使整 機(jī)運(yùn)行的可靠性得到保證。
圖1是本發(fā)明中雙路LVDS輸出電路的原理圖。
具體實(shí)施例方式
下面結(jié)合附圖和具體實(shí)施方式
對(duì)本發(fā)明作進(jìn)一步詳細(xì)地說明。 本發(fā)明為了減輕主芯片的工作量,提高其處理速度,并滿足高分辨率液 晶顯示屏對(duì)LVDS信號(hào)的需求,在電視機(jī)解碼板上設(shè)置了一型號(hào)為DS90C387 的LVDS驅(qū)動(dòng)芯片,輔助圖像處理主芯片輸出雙通道LVDS信號(hào),不僅降低 了對(duì)主芯片的要求,節(jié)約了整機(jī)成本,而且使系統(tǒng)運(yùn)行更加穩(wěn)定,整機(jī)可靠
性得以保障。所述LVDS驅(qū)動(dòng)芯片與圖像處理主芯片之間的具體連接關(guān)系參 見圖1所示。
圖1中,+3.3¥直流電源0¥0一¥0:3.3 —方面通過濾波電容C544~C547 連接LVDS驅(qū)動(dòng)芯片N019的VCC腳,給所述LVDS驅(qū)動(dòng)芯片N019的TTL 電平輸入端供電;另一方面通過去耦電容C526~C528連接LVDS驅(qū)動(dòng)芯片 N019的LVDS VCC腳,給所述LVDS驅(qū)動(dòng)芯片N019的輸出通道供電;再通 過濾波電容C529~C531連接LVDS驅(qū)動(dòng)芯片N019的PLLVCC腳,給所述 LVDS驅(qū)動(dòng)芯片N019內(nèi)部鎖相回路供電,以此滿足所述LVDS驅(qū)動(dòng)芯片N019 的供電要求。
在本發(fā)明中,圖像處理主芯片采用一型號(hào)為X240的圖像縮放處理芯片 N001H實(shí)現(xiàn),經(jīng)其縮放處理后生成的圖像信號(hào)通過其24位輸出端 DVODATA0 DVODATA23以TTL電平信號(hào)的形式輸出到所述LVDS驅(qū)動(dòng)芯 片N019的其中一路輸入通道。其具體連接關(guān)系是圖像處理主芯片N001H 的24位輸出端DVODATA0 DVODATA23分別通過一電阻與LVDS驅(qū)動(dòng)芯片 N019的24位R、 G、 B信號(hào)輸入端對(duì)應(yīng)連接。經(jīng)所述LVDS驅(qū)動(dòng)芯片N019 處理后生成的雙通道LVDS信號(hào)RXO和RXE ,分別通過其雙路輸出通道輸
出給液晶屏顯示電路,實(shí)現(xiàn)視頻圖像的輸出顯示。其中,在雙通道LVDS信 號(hào)RXO和RXE中,RXOO"、 RXO0+、 RXOl—、 RX01+、 RX02-、 RX02+、 RX03-、 RX03+和RXE" RXE0+、 RXE1-、 RXEl+、 RXE2-、 RXE2+、 RXE3-、 RXE3+是LVDS數(shù)據(jù)信號(hào);RXOC-、 RXOC+禾卩RXEC-、 RXEC+是 LVDS時(shí)鐘信號(hào)。為了方便解碼板與液晶顯示屏的連接,所述LVDS驅(qū)動(dòng)芯片 N019的雙通道LVDS信號(hào)輸出端與一接口 XP009的相應(yīng)管腳對(duì)應(yīng)連接,通過 所述接口 XP009連接液晶顯示屏,實(shí)現(xiàn)電視機(jī)解碼板與液晶屏顯示板之間的 數(shù)據(jù)通訊。
由于所述的LVDS驅(qū)動(dòng)芯片N019是一具有雙輸入通道、雙輸出通道的信 號(hào)轉(zhuǎn)換芯片,可工作在多種模式下,因此,為了讓所述的LVDS驅(qū)動(dòng)芯片N019 工作在單通道TTL電平信號(hào)輸入、雙通道LVDS信號(hào)輸出模式下,需要對(duì)所 述LVDS驅(qū)動(dòng)芯片N019的相應(yīng)控制管腳進(jìn)行配置。在本發(fā)明中,所述LVDS 驅(qū)動(dòng)芯片N019的工作模式控制腳DUAL —方面通過一分壓電阻R364連接 +3.3¥直流電源0¥0—VCC3.3,另一方面通過另一分壓電阻R365接地,兩個(gè) 分壓電阻R364、 R365的阻值相同,均為IOKQ,從而使輸入到所述LVDS驅(qū) 動(dòng)芯片N019工作模擬控制腳DUAL的電位為1.65V,進(jìn)而控制所述LVDS驅(qū) 動(dòng)芯片N019工作在單通道輸入、雙通道輸出工作模式下。為了控制所述LVDS 驅(qū)動(dòng)芯片N019能夠正確的工作在TTL信號(hào)轉(zhuǎn)LVDS信號(hào)的工作模式下,所 述圖像處理主芯片N001H通過其GPIO 口向所述LVDS驅(qū)動(dòng)芯片N019的輸 入模式選擇腳/PD輸出低電平控制信號(hào),控制所述LVDS驅(qū)動(dòng)芯片N019的輸 入端接收TTL電平信號(hào)。
所述LVDS驅(qū)動(dòng)芯片N019的行同步信號(hào)輸入端HSYNC、場(chǎng)同步信號(hào)輸 入端VSYNC和時(shí)鐘端CLKIN分別接收?qǐng)D像處理主芯片N001H輸出的行同 步信號(hào)DV0HSYNC1、場(chǎng)同步信號(hào)DVOVSYNCl和時(shí)鐘信號(hào)DVOCLK。為 了通知所述LVDS驅(qū)動(dòng)芯片N019何時(shí)開始接收數(shù)據(jù),所述LVDS驅(qū)動(dòng)芯片 N019的數(shù)據(jù)使能信號(hào)腳DE接收來自所述圖像處理主芯片N001H輸出的方波 控制信號(hào)。在方波信號(hào)為高電平時(shí),表示數(shù)據(jù)信號(hào)有效,LVDS驅(qū)動(dòng)芯片N019 接收?qǐng)D像處理主芯片N001H輸出的一行像素的TTL電平信號(hào);在下一個(gè)高電 平方波信號(hào)到來時(shí)接收下一行像素的TTL電平信號(hào)。在一個(gè)周期內(nèi)包括60 個(gè)方波信號(hào),分別接收一幅圖像中所產(chǎn)生的60組行像素和列像素的TTL電平 信號(hào);在下一周期內(nèi)接收下一幅圖像的像素信號(hào)。
本發(fā)明針對(duì)沒有集成LVDS驅(qū)動(dòng)功能的主芯片,提供了上述雙通道LVDS
輸出電路。采用此電路可以大大降低單路LVDS信號(hào)的傳輸速率,提高傳輸 信號(hào)的穩(wěn)定性,而且可以支持SVGA到QXGA的高分辨率液晶顯示屏。此電 路結(jié)構(gòu)同樣也可以應(yīng)用在其他具有液晶顯示屏的電器設(shè)備中。
當(dāng)然,上述說明并非是對(duì)本發(fā)明的限制,本發(fā)明也并不僅限于上述舉例, 本技術(shù)領(lǐng)域的普通技術(shù)人員在本發(fā)明的實(shí)質(zhì)范圍內(nèi)所做出的變化、改型、添 加或替換,也應(yīng)屬于本發(fā)明的保護(hù)范圍。
權(quán)利要求
1.一種具有雙路LVDS輸出電路的液晶電視機(jī),包括圖像處理主芯片,輸出單通道圖像信號(hào);其特征在于所述圖像處理主芯片的圖像信號(hào)輸出端連接一LVDS驅(qū)動(dòng)芯片的輸入端;所述LVDS驅(qū)動(dòng)芯片對(duì)輸入的單通道圖像信號(hào)進(jìn)行處理后,輸出雙通道LVDS信號(hào)到液晶顯示屏。
2. 根據(jù)權(quán)利要求1所述的具有雙路LVDS輸出電路的液晶電視機(jī),其特 征在于所述圖像處理主芯片輸出的單通道圖像信號(hào)為TTL電平信號(hào)。
3. 根據(jù)權(quán)利要求2所述的具有雙路LVDS輸出電路的液晶電視機(jī),其特 征在于所述圖像處理主芯片輸出的單通道TTL電平信號(hào)包括24位,分別與 所述LVDS驅(qū)動(dòng)芯片的24位R、 G、 B信號(hào)輸入端對(duì)應(yīng)連接。
4. 根據(jù)權(quán)利要求3所述的具有雙路LVDS輸出電路的液晶電視機(jī),其特 征在于:所述圖像處理主芯片通過其GPIO 口向所述LVDS驅(qū)動(dòng)芯片的輸入模 式選擇腳輸出低電平控制信號(hào),控制所述LVDS驅(qū)動(dòng)芯片的輸入端接收TTL 電平信號(hào)。
5. 根據(jù)權(quán)利要求4所述的具有雙路LVDS輸出電路的液晶電視機(jī),其特 征在于所述LVDS驅(qū)動(dòng)芯片的數(shù)據(jù)使能信號(hào)腳接收所述圖像處理主芯片輸 出的方波控制信號(hào),在方波信號(hào)為高電平時(shí),數(shù)據(jù)信號(hào)有效,LVDS驅(qū)動(dòng)芯片 接收?qǐng)D像處理主芯片輸出的TTL像素信號(hào)。
6. 根據(jù)權(quán)利要求5所述的具有雙路LVDS輸出電路的液晶電視機(jī),其特 征在于所述LVDS驅(qū)動(dòng)芯片的行同步信號(hào)輸入端、場(chǎng)同步信號(hào)輸入端和時(shí) 鐘端分別接收?qǐng)D像處理主芯片輸出的行同步信號(hào)、場(chǎng)同步信號(hào)和時(shí)鐘信號(hào)。
7. 根據(jù)權(quán)利要求1所述的具有雙路LVDS輸出電路的液晶電視機(jī),其特 征在于所述LVDS驅(qū)動(dòng)芯片的雙通道LVDS信號(hào)輸出端與一接口的相應(yīng)管腳對(duì)應(yīng)連接,通過所述接口連接液晶屏,實(shí)現(xiàn)電視機(jī)解碼板與液晶屏顯示板 之間的數(shù)據(jù)通訊。
8. 根據(jù)權(quán)利要求1所述的具有雙路LVDS輸出電路的液晶電視機(jī),其特 征在于直流電源經(jīng)電阻分壓網(wǎng)絡(luò)分壓后,向所述LVDS驅(qū)動(dòng)芯片的工作模 式控制腳輸出電壓信號(hào),控制所述LVDS驅(qū)動(dòng)芯片進(jìn)入單輸入雙輸出工作模 式。
9. 根據(jù)權(quán)利要求1所述的具有雙路LVDS輸出電路的液晶電視機(jī),其特 征在于所述LVDS驅(qū)動(dòng)芯片為一型號(hào)為DS90C387、包含有雙輸入通道雙輸 出通道的信號(hào)轉(zhuǎn)換芯片。
10. 根據(jù)權(quán)利要求1所述的具有雙路LVDS輸出電路的液晶電視機(jī),其 特征在于所述圖像處理主芯片為圖像縮放處理芯片。
全文摘要
本發(fā)明公開了一種具有雙路LVDS輸出電路的液晶電視機(jī),包括圖像處理主芯片,輸出單通道圖像信號(hào);所述圖像處理主芯片的圖像信號(hào)輸出端連接一LVDS驅(qū)動(dòng)芯片的輸入端;所述LVDS驅(qū)動(dòng)芯片對(duì)輸入的單通道圖像信號(hào)進(jìn)行處理后,輸出雙通道LVDS信號(hào)到液晶顯示屏。本發(fā)明針對(duì)沒有集成LVDS驅(qū)動(dòng)功能的圖像處理主芯片,提供了上述雙通道LVDS輸出電路,不僅具有電路結(jié)構(gòu)簡(jiǎn)單、體積小、成本低等顯著優(yōu)勢(shì);而且極大地降低了LVDS信號(hào)的傳輸速率,并保證了信號(hào)傳輸?shù)姆€(wěn)定性。由于不再需要主芯片進(jìn)行雙通道LVDS信號(hào)輸出,從而降低了對(duì)主芯片的要求,有效減輕了主芯片的工作量,提高了其處理速度,使整機(jī)運(yùn)行的可靠性得到保證。
文檔編號(hào)H04N5/44GK101193217SQ20061007029
公開日2008年6月4日 申請(qǐng)日期2006年11月21日 優(yōu)先權(quán)日2006年11月21日
發(fā)明者蘭旭周, 夏海斌, 張智華, 謝洪軍 申請(qǐng)人:青島海信電器股份有限公司