專利名稱:一種利用直接數(shù)字合成技術(shù)實(shí)現(xiàn)頻率微調(diào)的方法及裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及多普勒效應(yīng)中的頻率微調(diào)技術(shù),尤其涉及一種利用直接數(shù)字合成技術(shù) (DDS, Digital Direct Synthesis)實(shí)現(xiàn)頻率微調(diào)的方法及裝置。
背景技術(shù):
在移動(dòng)通信和廣播電視等領(lǐng)域中,信源與通信終端之間常常存在一定的相對(duì)運(yùn)動(dòng) 速度,此時(shí)由于多普勒效應(yīng)(多普勒效應(yīng)是波源和觀察者有相對(duì)運(yùn)動(dòng)時(shí),觀察者接受到波 的頻率與波源發(fā)出的頻率并不相同的現(xiàn)象),終端設(shè)備接收到的信號(hào)頻率與信源發(fā)出的信 號(hào)頻率存在一定偏差(稱為多普勒頻偏);相對(duì)運(yùn)動(dòng)速度越大,傳輸信號(hào)的頻率越高,多普 勒頻偏越大。如相對(duì)運(yùn)動(dòng)速度為300km/h、信號(hào)頻率為945MHz時(shí),多普勒頻偏最大約262Hz。 信號(hào)的頻偏越大,通信的誤碼率越大,對(duì)通信質(zhì)量的影響越大,如語音和圖像不清晰等。此 時(shí)就需要在通信終端處檢測頻率偏移并相應(yīng)微調(diào)信號(hào)頻率。 目前,在已知頻率偏移量的前提下,常采用數(shù)字方式對(duì)信號(hào)頻率進(jìn)行微調(diào)首先對(duì) 模擬信號(hào)AD采樣得到數(shù)字信號(hào),然后進(jìn)行數(shù)字下變頻,經(jīng)數(shù)字濾波等處理后,再進(jìn)行數(shù)字 上變頻,最后通過DA轉(zhuǎn)化得到模擬信號(hào),其中使數(shù)字下變頻和數(shù)字上變頻的參考信號(hào)頻率 不同從而達(dá)到頻率微調(diào)的目的。另外,由于目前成熟的AD及DA應(yīng)用技術(shù)還不能直接處理 較高頻率的信號(hào),或者出于降低成本的考慮,對(duì)于較高頻率的傳輸信號(hào),通常還需要用模擬 方式將信號(hào)先下變頻至中頻,待頻率調(diào)整完后再用模擬方式上變頻回到原有頻率范圍。數(shù) 字實(shí)現(xiàn)方式的準(zhǔn)確度高,頻率調(diào)整的步進(jìn)小,可達(dá)O. 1Hz級(jí),但缺點(diǎn)是實(shí)現(xiàn)電路復(fù)雜且成本 較高。 采用常規(guī)模擬方式實(shí)現(xiàn)頻率調(diào)整,即不對(duì)待處理信號(hào)進(jìn)行AD與DA變化,只包括 下變頻、中頻濾波處理等與上變頻三個(gè)部分,其中下變頻與上變頻的本振信號(hào)由兩個(gè)不同 的本振電路提供,兩個(gè)本振電路共用一個(gè)外部參考源。若本振電路使用鎖相環(huán)合成(PLL, Phase Locked Loop)技術(shù),由于需綜合考慮鎖定時(shí)間、相位噪聲和雜散等指標(biāo),PLL本振的 頻率步進(jìn)最小在10kHz級(jí),故頻率調(diào)整的步進(jìn)最小也是10kHz級(jí);若本振電路使用DDS技 術(shù),那么頻率調(diào)整步進(jìn)最小可達(dá)O. lHz級(jí),但由于DDS技術(shù)局限和成本要求,目前DDS技術(shù) 的本振輸出信號(hào)頻率一般不大于200MHz,不能將傳輸信號(hào)的頻率搬移到中頻,且頻譜上混 頻產(chǎn)生的雜散信號(hào)離有用信號(hào)很近,容易對(duì)正常的通信造成影響。 綜上所述,提供一種相對(duì)簡單、成本較低的模擬方式實(shí)現(xiàn)頻率調(diào)整的方法和裝置 還是很有必要的。
發(fā)明內(nèi)容
本發(fā)明的目的就在于克服現(xiàn)有技術(shù)存在的缺點(diǎn)和不足,提供一種利用直接數(shù)字合
成技術(shù)實(shí)現(xiàn)頻率調(diào)整的方法及裝置。 本發(fā)明的目的是這樣實(shí)現(xiàn)的 采用結(jié)構(gòu)簡單、成本較低的模擬方式,利用DDS技術(shù),不用對(duì)傳輸信號(hào)進(jìn)行AD和DA
4變化,實(shí)現(xiàn)最小步進(jìn)為0. 1Hz的頻率調(diào)整。 具體地說,本發(fā)明采用四級(jí)混頻方式,包括兩級(jí)下混頻和兩級(jí)上混頻,其中一對(duì)
下混頻和上混頻共用一個(gè)PLL高本振信號(hào),用于待調(diào)信號(hào)在高頻與中頻之間相互倒換,另
一對(duì)下混頻和上混頻分別使用兩個(gè)頻率不同的DDS中頻本振信號(hào),通過在變頻過程中微調(diào)
DDS本振信號(hào)頻率來實(shí)現(xiàn)高頻信號(hào)頻率的微調(diào)。 — 、 一種利用直接數(shù)字合成技術(shù)實(shí)現(xiàn)頻率微調(diào)的方法 ①采用四級(jí)混頻,其中包括兩級(jí)下變頻與兩級(jí)上變頻; ②第一級(jí)混頻為下變頻,第四級(jí)混頻為上變頻,共用一個(gè)PLL本振電路提供的高 本振,本振信號(hào)的頻率在200MHz 2000MHz內(nèi),其作用是將高頻信號(hào)搬移到中頻頻段以便 于后級(jí)頻率微調(diào),以及將微調(diào)后的中頻信號(hào)搬移回原頻段范圍; ③第二級(jí)混頻為下變頻,第三級(jí)混頻為上變頻,各由一個(gè)DDS本振電路提供中頻 本振信號(hào),兩個(gè)DDS本振電路共用一個(gè)外部參考源,中頻本振信號(hào)頻率都在20MHz 200MHz 內(nèi),兩個(gè)本振信號(hào)的頻率可以不同,頻率之差即為頻率調(diào)整的幅度,最小可達(dá)O. lHz。
二 、 一種利用直接數(shù)字合成技術(shù)實(shí)現(xiàn)頻率微調(diào)的裝置 本裝置包括現(xiàn)有的第一級(jí)混頻器、濾波及其它功能單元、第四級(jí)混頻器、PLL本振 電路單元和控制單元; 設(shè)置有第二級(jí)混頻器、第三級(jí)混頻器和DDS本振電路單元; 第一級(jí)混頻器、第二級(jí)混頻器、濾波及其它功能單元、第三級(jí)混頻器、第四級(jí)混頻 器依次連接; PLL本振電路單元分別與第一級(jí)混頻器和第四級(jí)混頻器連接;
DDS本振電路單元分別與第二級(jí)混頻器和第三級(jí)混頻器連接;
控制單元分別與PLL本振電路單元和DDS本振電路單元連接。
其工作原理是 第一級(jí)混頻器處進(jìn)行第一次下變頻,由PLL本振電路提供本振信號(hào),將信號(hào)搬移 到中頻頻段,以便后級(jí)進(jìn)行頻率調(diào)整; 第二級(jí)混頻器處再次進(jìn)行下變頻,由一個(gè)DDS本振電路提供本振信號(hào);
濾波及其它功能單元負(fù)責(zé)濾波及其它需要實(shí)現(xiàn)的功能; 第三級(jí)混頻器處進(jìn)行第一次上變頻,由另一個(gè)DDS本振電路提供本振信號(hào),與第 二級(jí)混頻器處的第二次下變頻共同實(shí)現(xiàn)頻率的微調(diào); 第四級(jí)混頻器處進(jìn)行第二次上變頻,與第一級(jí)混頻器共用同一個(gè)本振信號(hào),負(fù)責(zé)
將調(diào)整頻率之后的中頻信號(hào)搬移回原信號(hào)頻段。 本發(fā)明具有下列優(yōu)點(diǎn)和積極效果 1、可實(shí)現(xiàn)頻率調(diào)整功能,且調(diào)整步進(jìn)最小可達(dá)0. 1Hz ; 2、與常規(guī)數(shù)字方案相比,實(shí)現(xiàn)更簡單,且成本大大降低; 3、不僅可以用于移動(dòng)通信中繼系統(tǒng)中克服和校正多普勒效應(yīng)造成的頻率偏移,增 強(qiáng)移動(dòng)通信中繼系統(tǒng)在不同環(huán)境下的適用性,還用于其它需要進(jìn)行頻率微調(diào)的應(yīng)用場景。
圖1是本裝置的結(jié)構(gòu)框 其中 10-第一級(jí)混頻器; 20-第二級(jí)混頻器; 30-濾波及其它功能單元; 40-第三級(jí)混頻器; 50-第四級(jí)混頻器; 60-PLL本振電路單元,
61-PLL外部參考源,
62-PLL本振電路,
63-功分器; 70-DDS本振電路單元,
71-DDS下變頻本振電路,
72-DDS外部參考源,
73-DDS上變頻本振電路; 80-控制單元。 英譯漢 PLL-Phase Locked Loop,鎖相環(huán)合成; DDS-Digital Direct Synthesis,直接數(shù)字合成; TCXO-T卿erature Compensated Crystal Oscillator,溫度補(bǔ)償晶體振蕩器; SAW filter-Surface Acoustic Wave filter,聲表面濾波器; IC_Integrated Circuit,集成電路; VCO-Voltage Controlled Oscillator,壓控振蕩器; LPF-Loop Filter,環(huán)路濾波器。
具體實(shí)施例方式
下面結(jié)合附圖和實(shí)施例詳細(xì)說明。
—、方法 本方法采用了四級(jí)混頻,包括兩級(jí)下混頻和兩級(jí)上混頻,第一級(jí)混頻將待調(diào)整高 頻信號(hào)f下變頻至中頻頻率fl,第二級(jí)混頻再將中頻頻率fl下變頻到中頻頻率f2,經(jīng)過中 頻濾波及其它必要處理后,第三級(jí)混頻將中頻頻率f2上變頻的同時(shí)進(jìn)行頻率微調(diào)得到中
頻頻率n',最后第四級(jí)混頻將中頻頻率n'上變頻回到信號(hào)原頻段得到頻率微調(diào)后的高
頻信號(hào)f'。 其中,第一級(jí)混頻與第四級(jí)混頻共用同一個(gè)高本振信號(hào),該本振信號(hào)由一個(gè)PLL 本振電路產(chǎn)生,高本振信號(hào)的頻率在200MHz 2000MHz內(nèi);第二級(jí)混頻與第三級(jí)混頻各自 使用一個(gè)中頻本振信號(hào),分別由兩個(gè)DDS本振電路產(chǎn)生,這兩個(gè)DDS本振電路共用一個(gè)外部 參考,中頻本振信號(hào)的頻率都在20MHz 200MHz內(nèi),兩個(gè)中頻本振信號(hào)可以相同也可以不 同,其差值即為待調(diào)整的頻率幅度,最小可達(dá)O. lHz。
二、裝置
1、總體
6
如圖l,本裝置包括現(xiàn)有的第一級(jí)混頻器10、濾波及其它功能單元30、第四級(jí)混頻 器50、 PLL本振電路單元60和和控制單元80 ; 設(shè)置有第二級(jí)混頻器20、第三級(jí)混頻器40和DDS本振電路單元70 ; 第一級(jí)混頻器10、第二級(jí)混頻器20、濾波及其它功能單元30、第三級(jí)混頻器40、第
四級(jí)混頻器50依次連接; PLL本振電路單元60包括前后依次連接的PLL外部參考源61、PLL本振電路62和
功分器63三個(gè)部分,外部分別與第一級(jí)混頻器10和第四級(jí)混頻器50連接;DDS本振電路單元70包括DDS下變頻本振電路71、DDS上變頻本振電路73和DDS
外部參考源72三個(gè)部分,外部分別與第二級(jí)混頻器20和第三級(jí)混頻器40連接; 控制單元80分別與PLL本振電路62、 DDS下變頻本振電路71和DDS上變頻本振
電路73連接。 2、功能塊 1)第一級(jí)混頻器10 第一級(jí)混頻器10將待調(diào)整高頻信號(hào)f下變頻至中頻頻率fl。采用常規(guī)無源或有
源混頻器即可。 2)第二級(jí)混頻器20 第二級(jí)混頻器20將中頻頻率fl下變頻到中頻頻率f2。由于本振信號(hào)頻率不高, 在20MHz 200MHz內(nèi),需要選用射頻端口輸入頻率低于200MHz的常規(guī)無源或有源混頻器。
3)濾波及其它功能單元30 濾波及其它功能單元30主要是對(duì)中頻信號(hào)f2進(jìn)行濾波,并對(duì)信號(hào)進(jìn)行放大以補(bǔ) 償濾波帶來的較大損耗。 實(shí)現(xiàn)中頻濾波功能的器件采用常規(guī)中頻聲表面濾波器SAW filter即可,其中心 頻率、帶寬、插入損耗及封裝形式根據(jù)實(shí)際應(yīng)用進(jìn)行訂制,一般來說其中心頻率在70MHz 160MHz之間。 實(shí)現(xiàn)信號(hào)放大功能的器件采用是常見的寬頻IC放大器即可。
4)第三級(jí)混頻器40 第三級(jí)混頻器40將中頻頻率f2上變頻得到中頻頻率fl'。同樣由于本振信號(hào)頻 率不高,在20MHz 200MHz內(nèi),需要選用射頻端口輸入頻率低于200MHz的常規(guī)無源或有源 混頻器。 5)第四級(jí)混頻器50 第四級(jí)混頻器50將中頻頻率fl'上變頻回到信號(hào)原頻段得到頻率微調(diào)后的高頻 信號(hào)f'。采用常規(guī)無源或有源混頻器即可。
6) PLL本振電路單元60 PLL本振電路單元60包括前后依次連接的PLL外部參考源61、PLL本振電路62和 功分器63 ; PLL外部參考源61為PLL本振電路62提供參考信號(hào),保證其正常工作,產(chǎn)生指定
頻率的信號(hào),然后經(jīng)功分器63將信號(hào)分為兩路分別作為第一級(jí)混頻器IO和第四級(jí)混頻器
50的本振信號(hào)。 ①PLL外部參考源61
7
PLL外部參考源61為PLL本振電路62提供參考信號(hào),該信號(hào)經(jīng)分頻后被用于鑒 頻鑒相。采用常規(guī)的表貼溫度補(bǔ)償晶體振蕩器TCXO即可,TCX0的常見頻率有l(wèi)OMHz、 12MHz 和12. 8MHz等。
②PLL本振電路62 PLL本振電路62實(shí)際上是一個(gè)模擬鎖相環(huán)電路,用于產(chǎn)生指定頻率的信號(hào),經(jīng)功 分器63后作為第一級(jí)混頻器10和第四級(jí)混頻器50的本振信號(hào)。其實(shí)現(xiàn)可以用常規(guī)的壓 控振蕩器VCO搭配不集成VCO的PLL鎖相環(huán)芯片及相關(guān)外圍電路,再加上合適的環(huán)路濾波 器LPF實(shí)現(xiàn);也可以使用常規(guī)的內(nèi)部已集成VCO的PLL芯片及相關(guān)外圍電路加上合適的環(huán) 路濾波器LPF實(shí)現(xiàn)。
③功分器63 功分器63用于將PLL本振電路62輸出的一路指定頻率信號(hào)分為兩路,分別提供 給第一級(jí)混頻器10和第四級(jí)混頻器50作為本振信號(hào)。采用常規(guī)的表貼陶瓷片狀多層混合 耦合器即可。 7) DDS本振電路單元70 DDS本振電路單元70包括DDS下變頻本振電路71、DDS上變頻本振電路73和DDS 外部參考源72。 DDS下變頻本振電路71和DDS上變頻本振電路73分別與DDS外部參考源72連 接。 DDS參考源72為DDS下變頻本振電路71和DDS上變頻本振電路73提供參考信 號(hào),保證其正常工作,分別產(chǎn)生指定頻率的信號(hào)并分別為第二級(jí)混頻器20和第三級(jí)混頻器 40提供本振信號(hào)。
①DDS下變頻本振電路71 DDS下變頻本振電路71是一個(gè)數(shù)字鎖相環(huán)電路,用于產(chǎn)生指定頻率的信號(hào),為第 二級(jí)混頻器20提供本振信號(hào)。采用常規(guī)的專用DDS芯片及相關(guān)外圍電路實(shí)現(xiàn)即可;也可以 使用常規(guī)的FPGA搭配高速DA芯片實(shí)現(xiàn)。 對(duì)于本振電路的輸出信號(hào)頻率的選取,首先注意至少應(yīng)為信號(hào)帶寬的1. 5倍,并 根據(jù)實(shí)際應(yīng)用場景合理選取,以避免輸出信號(hào)的諧波產(chǎn)物及與有用信號(hào)的混頻產(chǎn)物落入有 用頻段內(nèi)。 ②DDS上變頻本振電路73 DDS上變頻本振電路73是一個(gè)數(shù)字鎖相環(huán)電路,用于產(chǎn)生指定頻率的信號(hào),為第 三級(jí)混頻器40提供本振信號(hào)。采用常規(guī)的專用DDS芯片及相關(guān)外圍電路實(shí)現(xiàn)即可;也可以 使用常規(guī)的FPGA搭配高速DA芯片實(shí)現(xiàn)。 對(duì)于本振電路的輸出信號(hào)頻率的選取,應(yīng)與DDS下變頻本振電路71的輸出信號(hào)頻 率相同。 ③DDS外部參考源72 DDS外部參考源72同時(shí)為DDS下變頻本振電路71和DDS上變頻本振電路73提供 參考信號(hào)。采用常規(guī)的插腳溫度補(bǔ)償晶體振蕩器TCXO即可,TCXO的常見頻率有20. 48MHz、 40. 96MHz和60MHz等等,注意DDS外部參考源72的頻率一般為DDS下變頻本振電路71和 DDS上變頻本振電路73輸出信號(hào)頻率的3倍左右或3倍以上。
8
8)控制單元80控制單元80分別與PLL本振電路62、DDS下變頻本振電路71和DDS上變頻本振電 路73連接,分別控制這三個(gè)本振電路的輸出信號(hào)頻率,同時(shí)還監(jiān)控本振電路的工作狀態(tài)。
控制單元80可以采用常規(guī)的32位微處理器來實(shí)現(xiàn),也可以使用常規(guī)的FPGA來實(shí) 現(xiàn)。 控制單元80的工作流程如下 ①對(duì)PLL本振電路62、 DDS下變頻本振電路71和DDS上變頻本振電路73進(jìn)行初 始化設(shè)置,使其各自輸出指定頻率信號(hào); ②間隔一定時(shí)間,如100ms查詢PLL本振電路62、 DDS下變頻本振電路71和DDS 上變頻本振電路73的工作狀態(tài); ③若工作狀態(tài)正常,錯(cuò)誤狀態(tài)計(jì)數(shù)器清零,并回到步驟②;若出現(xiàn)失鎖,錯(cuò)誤狀態(tài)
計(jì)數(shù)器加l,若計(jì)數(shù)器不滿某一預(yù)設(shè)值,如io次,則對(duì)失鎖電路重新進(jìn)行初始化設(shè)置后回到
步驟②,若計(jì)數(shù)器已滿某一預(yù)設(shè)值,如10次,則結(jié)束程序并告警。
9
權(quán)利要求
一種利用直接數(shù)字合成技術(shù)實(shí)現(xiàn)頻率微調(diào)的方法,其特征在于①采用四級(jí)混頻,其中包括兩級(jí)下變頻與兩級(jí)上變頻;②第一級(jí)混頻為下變頻,第四級(jí)混頻為上變頻,共用一個(gè)PLL本振電路提供的高本振,本振信號(hào)的頻率在200MHz~2000MHz內(nèi),其作用是將高頻信號(hào)搬移到中頻頻段以便于后級(jí)頻率微調(diào),以及將微調(diào)后的中頻信號(hào)搬移回原頻段范圍;③第二級(jí)混頻為下變頻,第三級(jí)混頻為上變頻,各由一個(gè)DDS本振電路提供中頻本振信號(hào),兩個(gè)DDS本振電路共用一個(gè)外部參考源,中頻本振信號(hào)頻率都在20MHz~200MHz內(nèi),兩個(gè)本振信號(hào)的頻率可以不同,頻率之差即為頻率調(diào)整的幅度,最小可達(dá)0.1Hz。
2. —種利用直接數(shù)字合成技術(shù)實(shí)現(xiàn)頻率微調(diào)的裝置,包括現(xiàn)有的第一級(jí)混頻器(10)、 濾波及其它功能單元(30)、第四級(jí)混頻器(50)、PLL本振電路單元(60)和控制單元(80);其特征在于設(shè)置有第二級(jí)混頻器(20)、第三級(jí)混頻器(40)和DDS本振電路單元(70); 第一級(jí)混頻器(10)、第二級(jí)混頻器(20)、濾波及其它功能單元(30)、第三級(jí)混頻器 (40)、第四級(jí)混頻器(50)依次連接;PLL本振電路單元(60)分別與第一級(jí)混頻器(10)和第四級(jí)混頻器(50)連接; DDS本振電路單元(70)分別與第二級(jí)混頻器(20)和第三級(jí)混頻器(40)連接; 控制單元80分別與PLL本振電路單元(60)和DDS本振電路單元(70)連接。
3. 按權(quán)利要求2所述的一種利用直接數(shù)字合成技術(shù)實(shí)現(xiàn)頻率微調(diào)的裝置,其特征在于PLL本振電路單元(60)包括前后依次連接的PLL外部參考源(61)、PLL本振電路(62) 和功分器(63);PLL外部參考源(61)為PLL本振電路(62)提供參考信號(hào),保證其正常工作,產(chǎn)生指定 頻率的信號(hào),然后經(jīng)功分器(63)將信號(hào)分為兩路分別作為第一級(jí)混頻器(10)和第四級(jí)混 頻器(50)的本振信號(hào)。
4. 按權(quán)利要求2所述的一種利用直接數(shù)字合成技術(shù)實(shí)現(xiàn)頻率微調(diào)的裝置,其特征在于DDS本振電路單元(70)包括DDS下變頻本振電路(71)、 DDS上變頻本振電路(73)和 DDS外部參考源(72)。DDS下變頻本振電路(71)和DDS上變頻本振電路(73)分別與DDS外部參考源(72)連接。DDS參考源(72)為DDS下變頻本振電路(71)和DDS上變頻本振電路(73)提供參考信 號(hào),保證其正常工作,分別產(chǎn)生指定頻率的信號(hào)并分別為第二級(jí)混頻器(20)和第三級(jí)混頻 器(40)提供本振信號(hào)。
5. 按權(quán)利要求2所述的一種利用直接數(shù)字合成技術(shù)實(shí)現(xiàn)頻率微調(diào)的裝置,其特征在于控制單元80或采用32位微處理器,或采用FPGA ;控制單元(80)分別與PLL本振電路(62) 、 DDS下變頻本振電路(71)和DDS上變頻本 振電路(73)連接,分別控制這三個(gè)本振電路的輸出信號(hào)頻率,同時(shí)還監(jiān)控本振電路的工作 狀態(tài)。
6.按權(quán)利要求2所述的一種利用直接數(shù)字合成技術(shù)實(shí)現(xiàn)頻率微調(diào)的裝置,其特征在于 控制單元(80)的工作流程如下① 對(duì)PLL本振電路(62) 、 DDS下變頻本振電路(71)和DDS上變頻本振電路(73)進(jìn)行 初始化設(shè)置,使其各自輸出指定頻率信號(hào);② 間隔一定時(shí)間,如100ms查詢,PLL本振電路(62) 、 DDS下變頻本振電路(71)和DDS 上變頻本振電路(73)的工作狀態(tài);③ 若工作狀態(tài)正常,錯(cuò)誤狀態(tài)計(jì)數(shù)器清零,并回到步驟②;若出現(xiàn)失鎖,錯(cuò)誤狀態(tài)計(jì)數(shù)器加l,若計(jì)數(shù)器不滿某一預(yù)設(shè)值,如io次,則對(duì)失鎖電路重新進(jìn)行初始化設(shè)置后回到步驟②,若計(jì)數(shù)器已滿某一預(yù)設(shè)值,如10次,則結(jié)束程序并告警。
全文摘要
本發(fā)明公開了一種利用直接數(shù)字合成技術(shù)實(shí)現(xiàn)頻率微調(diào)的方法及裝置,涉及多普勒效應(yīng)中的頻率微調(diào)技術(shù)。本發(fā)明采用四級(jí)混頻方式,包括兩級(jí)下混頻和兩級(jí)上混頻,其中一對(duì)下混頻和上混頻共用一個(gè)PLL高本振信號(hào),用于待調(diào)信號(hào)在高頻與中頻之間相互倒換,另一對(duì)下混頻和上混頻分別使用兩個(gè)頻率不同的DDS中頻本振信號(hào),通過在變頻過程中微調(diào)DDS本振信號(hào)頻率來實(shí)現(xiàn)高頻信號(hào)頻率的微調(diào)。本發(fā)明可實(shí)現(xiàn)頻率調(diào)整功能,且調(diào)整步進(jìn)最小可達(dá)0.1Hz;與常規(guī)數(shù)字方案相比,實(shí)現(xiàn)更簡單,且成本大大降低;不僅可以用于移動(dòng)通信中繼系統(tǒng)中克服和校正多普勒效應(yīng)造成的頻率偏移,增強(qiáng)移動(dòng)通信中繼系統(tǒng)在不同環(huán)境下的適用性,還用于其它需要進(jìn)行頻率微調(diào)的應(yīng)用場景。
文檔編號(hào)H03L7/08GK101771382SQ200910273340
公開日2010年7月7日 申請(qǐng)日期2009年12月18日 優(yōu)先權(quán)日2009年12月18日
發(fā)明者劉全才, 呂明毅, 楊耀庭, 王志勇, 甘洪文 申請(qǐng)人:武漢虹信通信技術(shù)有限責(zé)任公司