專利名稱:解碼板抗靜電電路的制作方法
技術(shù)領(lǐng)域:
本實用新型涉及一種解碼板防護電路,尤其涉及一種解碼板抗靜電電路。
背景技術(shù):
解碼板是控制電路的核心部件,其PCB板上有大量的I/O接口、通信接口、電源接口和MCU等IC芯片。由于有大量的電源和信號線進出,焊接、裝配、調(diào)試等操作過程中,很容易造成解碼板的損壞。其中靜電造成損壞不在少數(shù),靜電在釋放時,能在極端的時間能形成高能的浪涌沖擊,解碼板中的精密元器件很容易遭受各種浪涌脈沖的損壞,同時解碼板中的電源導(dǎo)線也容易受引入的雜散高頻干擾,影響解碼板的性能,所以解碼板的防靜電設(shè)計對產(chǎn)品而言是至關(guān)重要的。
發(fā)明內(nèi)容本實用新型的目的在于提供了一種解碼板抗靜電電路,它具有保護解碼板,防靜電沖擊和干擾的優(yōu)點。本實用新型是這樣來實現(xiàn)的,它包括解碼板數(shù)據(jù)接口抗靜電電路和解碼板電源接口抗靜電電路,其特征在于解碼板數(shù)據(jù)接口抗靜電電路包括數(shù)據(jù)接口、瞬態(tài)抑制二極管、微處理器和存儲器,數(shù)據(jù)接口分別通過五根連接線與微處理器和存儲器相連,數(shù)據(jù)接口與微處理器之間的五根連接線分別與五個瞬態(tài)抑制二極管的負極相連,五個瞬態(tài)抑制二極管的正極連接在一起后接地,數(shù)據(jù)接口與存儲器之間的五根連接線分別與五個瞬態(tài)抑制二極管的負極相連,五個瞬態(tài)抑制二極管的正極連接在一起后接地,解碼板電源接口抗靜電電路包括電源處理器、電源接口和瞬態(tài)抑制二極管,電源處理器與電源接口通過兩根連接線相連,電源處理器與電源接口之間的兩根連接線分別與兩個瞬態(tài)抑制二極管的負極相連,兩個瞬態(tài)抑制二極管的正極連接在一起后接地。本實用新型的技術(shù)效果是:本實用新型能夠吸收高達數(shù)千瓦的浪涌功率的沖擊,有效地保護電子線路中的精密元器件免受各種浪涌脈沖的損壞,并具有響應(yīng)時間快、瞬態(tài)功率大、漏電流低、擊穿電壓偏差小、箝位電壓較易控制、無損壞極限、體積小等優(yōu)點,浪涌沖擊后自行恢復(fù),由于是多路組合的芯片.體積小,便于PCB板的有效接地利于電路板設(shè)計,保護了解碼板的正常工作。
圖1為本實用新型的解碼板數(shù)據(jù)接口抗靜電電路結(jié)構(gòu)示意圖。圖2為本實用新型的解碼板電源接口抗靜電電路結(jié)構(gòu)示意圖。在圖中,1、電源處理器2、電源接口 3、瞬態(tài)抑制二極管4、數(shù)據(jù)接口 5、微處理器 6、存儲器。
具體實施方式
[0009]瞬變抑制二極管3 (TVS)是一種二極管形式的高效能保護器件。當(dāng)TVS 二極管的兩極受到反向瞬態(tài)高能量沖擊時,它能以10-12秒量級的速度,將其兩極間的高阻抗變?yōu)榈妥杩?,吸收高達數(shù)千瓦的浪涌功率,使兩極間的電壓箝位于一個預(yù)定值,有效地保護電子線路中的精密元器件免受各種浪涌脈沖的損壞,TVS響應(yīng)速度快[Ins].通流量大[數(shù)十安培].極間電容小[Pf].浪涌沖擊后自行恢復(fù),由于是多路組合的芯片.體積小,便于PCB板的有效接地利于電路板設(shè)計,是理想的防護器件。如附圖1所示的解碼板數(shù)據(jù)接口抗靜電電路,在數(shù)據(jù)接口 4與微處理器5或存儲器6之間存在靜電或者高能浪涌時,它們之間的連接線會通過與其相連的瞬變抑制二極管3泄放靜電和吸收浪涌功率,由于每一根連接線上均連有瞬變抑制二極管3,使得泄放靜電和吸收浪涌功率的效果提高,有效保障微處理器5/存儲器6免受ESD.EFT騷擾,使得微處理器5/存儲器6可靠工作;如附圖2所示的解碼板電源接口抗靜電電路,通過瞬變抑制二極管3泄放靜電和吸收浪涌功率,防止了 ESD.EFT對”電源接口”的騷擾和電源導(dǎo)線引入的雜散高頻干擾。
權(quán)利要求1.一種解碼板抗靜電電路,它包括解碼板數(shù)據(jù)接口抗靜電電路和解碼板電源接口抗靜電電路,其特征在于解碼板數(shù)據(jù)接口抗靜電電路包括數(shù)據(jù)接口、瞬態(tài)抑制二極管、微處理器和存儲器,數(shù)據(jù)接口分別通過五根連接線與微處理器和存儲器相連,數(shù)據(jù)接口與微處理器之間的五根連接線分別與五個瞬態(tài)抑制二極管的負極相連,五個瞬態(tài)抑制二極管的正極連接在一起后接地,數(shù)據(jù)接口與存儲器之間的五根連接線分別與五個瞬態(tài)抑制二極管的負極相連,五個瞬態(tài)抑制二極管的正極連接在一起后接地;解碼板電源接口抗靜電電路包括電源處理器、電源接口和瞬態(tài)抑制二極管,電源處理器與電源接口通過兩根連接線相連,電源處理器與電源接口之間的兩根連接線分別與兩個瞬態(tài)抑制二極管的負極相連,兩個瞬態(tài)抑制一極管的正極連接在一起后接地。
專利摘要一種解碼板抗靜電電路,它包括解碼板數(shù)據(jù)接口抗靜電電路和解碼板電源接口抗靜電電路,數(shù)據(jù)接口與微處理器之間的五根連接線分別與五個瞬態(tài)抑制二極管的負極相連,五個瞬態(tài)抑制二極管的正極連接在一起后接地,數(shù)據(jù)接口與存儲器之間的五根連接線分別與五個瞬態(tài)抑制二極管的負極相連,五個瞬態(tài)抑制二極管的正極連接在一起后接地;電源處理器與電源接口通過兩根連接線相連,電源處理器與電源接口之間的兩根連接線分別與兩個瞬態(tài)抑制二極管的負極相連,兩個瞬態(tài)抑制二極管的正極連接在一起后接地;本實用新型能夠吸收高達數(shù)千瓦的浪涌功率的沖擊,有效地保護電子線路中的精密元器件免受各種浪涌脈沖的損壞。
文檔編號H02H9/00GK203014366SQ201220699660
公開日2013年6月19日 申請日期2012年12月18日 優(yōu)先權(quán)日2012年12月18日
發(fā)明者陳貽龍 申請人:江西鉅維科技有限公司